JPH11288251A - プラズマディスプレイパネルの駆動方法並びに駆動回路 - Google Patents

プラズマディスプレイパネルの駆動方法並びに駆動回路

Info

Publication number
JPH11288251A
JPH11288251A JP11047255A JP4725599A JPH11288251A JP H11288251 A JPH11288251 A JP H11288251A JP 11047255 A JP11047255 A JP 11047255A JP 4725599 A JP4725599 A JP 4725599A JP H11288251 A JPH11288251 A JP H11288251A
Authority
JP
Japan
Prior art keywords
scan
scan pulse
pulse
electrode line
driving
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP11047255A
Other languages
English (en)
Inventor
Young Bok Song
永復 宋
Jae Hyuck Lee
在▲赫▼ 李
文植 ▲鄭▼
Moon Shick Chung
Nam Kyu Lee
南揆 李
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
LG Electronics Inc
Original Assignee
LG Electronics Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from KR1019980005844A external-priority patent/KR100523861B1/ko
Priority claimed from KR1019980009006A external-priority patent/KR100489446B1/ko
Priority claimed from KR1019980047018A external-priority patent/KR100323690B1/ko
Application filed by LG Electronics Inc filed Critical LG Electronics Inc
Publication of JPH11288251A publication Critical patent/JPH11288251A/ja
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2018Display of intermediate tones by time modulation using two or more time intervals
    • G09G3/2022Display of intermediate tones by time modulation using two or more time intervals using sub-frames
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/291Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes
    • G09G3/294Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes for lighting or sustain discharge
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • G09G2310/0205Simultaneous scanning of several lines in flat panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • G09G2310/0216Interleaved control phases for different scan lines in the same sub-field, e.g. initialization, addressing and sustaining in plasma displays that are not simultaneous for all scan lines
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • G09G2310/0218Addressing of scan or signal lines with collection of electrodes in groups for n-dimensional addressing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • G09G2310/0221Addressing of scan or signal lines with use of split matrices
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0283Arrangement of drivers for different directions of scanning
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0266Reduction of sub-frame artefacts

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Power Engineering (AREA)
  • Plasma & Fusion (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of Gas Discharge Display Tubes (AREA)

Abstract

(57)【要約】 【課題】 プラズマディスプレイパネルの画面に発生す
るフリッカー及び疑似輪郭を低減させて安定的なプラズ
マディスプレイパネルの駆動方法並びに駆動回路を提供
する。 【解決手段】 プラズマディスプレイパネルの駆動方法
は、駆動ブロックのうち何れか一つの第1駆動ブロック
の第1のスキャン電極ラインから第nのスキャン電極ラ
インまで所定駆動周期毎に第1スキャンパルスを順次印
加する段階と、前記第1駆動ブロックに隣接する第2駆
動ブロックの第mのスキャン電極ラインから第1のスキ
ャン電極ラインまで前記第1スキャンパルスの印加時点
から所定の時差を有する第2スキャンパルスを前記第1
スキャンパルスと逆順に印加する段階とを包含する。

Description

【発明の詳細な説明】
【発明の属する技術分野】本発明はプラズマディスプレ
イパネルに関し、特にプラズマディスプレイパネルの駆
動方法並びに駆動回路に関する。
【0001】
【従来の技術】プラズマディスプレイパネルと液晶表示
装置(LCD)は、平板型表示装置の中で最も実用性高
い次世代の表示装置として注目されている。特に、プラ
ズマディスプレイパネル(Plasma Display Panel)は、液
晶表示装置よりも輝度が高く、視野角が広いので、屋外
広告塔、壁掛け用TV、劇場用の表示装置等のように薄
型の大型ディスプレイとして応用性が広い。
【0002】640×480の解像度の一般的なプラズ
マディスプレイパネルの構成は図1の通りである。図1
に示すプラズマディスプレイパネルは、640×3本の
アドレス電極ライン(R1、G1、B1、R2、G2、
B2、・・・、R639、G639、B639、R64
0、G640、B640)、該アドレス電極ラインに直
交する480本のスキャン電極ライン(S1、S2、・
・・、S480)及び同数のサステーン電極ライン15
から構成されるパネルと、アドレス電極ライン17にデ
ータパルスを印加するアドレス電極駆動部50と、スキ
ャン電極ライン14にスキャンパルス及びサステーンパ
ルスを印加するスキャン電極駆動部30と、サステーン
電極ライン15にサステーンパルスを印加するサステー
ン電極駆動部60と、アドレス電極駆動部50、スキャ
ン電極駆動部30、及びサステーン電極駆動部60を制
御するマイコン20とを備える。
【0003】パネルは、図2aに示すように、相互対向
して設けられた上部基板10と下部基板10’とが互い
に合着されて構成される。図2bは図2aに示すパネル
の断面構造を示し、説明の便宜上、下部基板を下部基板
面に直交する軸を中心として90゜回転させている。上
部基板10には、スキャン電極14、14’とサステー
ン電極15、15’とが一組になって連続的に形成され
ており、スキャン電極及びサステーン電極の形成された
基板上に誘電層11が塗布されており、誘電層上に保護
膜12が積層されている。そして、下部基板にはアドレ
ス電極17が前記スキャン電極/サステーン電極に直交
して形成されており、アドレス電極の形成された下部基
板上に下部誘電層18が塗布されている。更に、下部誘
電層において前記アドレス電極の形成された下部誘電層
領域の間々に隔壁19が形成されており、隔壁側面の一
部及びアドレス電極の形成された下部誘電層領域に蛍光
体膜13が構成されている。このような上部基板と下部
基板との間の空間に不活性ガスが封入されて放電領域に
なっている。
【0004】アドレス電極ライン17は下部基板10’
上に連結して形成されており、各アドレス電極ラインの
間は図2aに示すように隔壁19にて区分されている。
カラープラズマディスプレイパネルの場合、アドレス電
極ラインは、図1に示すように、3本のアドレス電極ラ
インR1、G1、B1が一画素(pixel)をなすように構
成される。このような3本のアドレス電極ライン17に
はそれぞれR(red)、G(Green)、B(Blue)の映像信号に
該当するデータパルスが印加される。スキャン電極ライ
ン(S1、S2、S3、・・・、S480)14、1
4’とサステーン電極ライン15、15’は、下部基板
10’に対向する上部基板10上にアドレス電極ライン
17に直交して形成されており、図3に示すようなサス
テーンパルスが印加される。スキャン電極ラインとサス
テーン電極ラインに印加されるサステーンパルスは、各
々位相は反対で、周期は同一である。
【0005】マイコン20は、外部より映像信号やクロ
ック信号等を受けて映像信号に該当する画像をパネルに
具現するようにアドレス電極駆動部50、スキャン電極
駆動部30、及びサステーン電極駆動部60を制御す
る。アドレス電極駆動部50は、スキャンパルスに同期
してマイコン20から伝送された映像データに該当する
データパルスをあらゆるアドレス電極ライン17に同時
に印加する。アドレス電極駆動部50は、映像データを
受け取り、放電セルを選択的に放電させるためのデータ
パルスを出力する。アドレス電極ライン17に印加され
るデータパルスは図3に示す通りである。
【0006】スキャン電極駆動部30は、あらゆるスキ
ャン電極ライン(S1、S2、・・・、S480)にサ
ステーンパルスを印加しながら、マイコン20からの制
御信号に基づいてスキャン電極ライン(S1、S2、・
・・、S480)に順次にスキャンパルスを印加する。
この際、印加される制御信号は、通常「BLANK」信
号と称する。この「BLANK」信号の「0」の時には
スキャン電極駆動部30はスキャンパルスを印加せず、
制御信号の「1」の時にはスキャン電極駆動部30はス
キャンパルスを出力する。スキャン電極ライン(S1、
S2、・・・、S480)に印加されるサステーンパル
ス及びスキャンパルスは図3に示す通りである。
【0007】サステーン電極駆動部60は、あらゆるサ
ステーン電極ライン15に同時にサステーンパルスを印
加する。サステーン電極ライン15に印加されるサステ
ーンパルスは、スキャン電極ライン14に印加されるサ
ステーンパルスの位相とは反対の位相を有する。
【0008】プラズマディスプレイパネルは各電極間の
放電により駆動されるが、各電極に印加されるパルスに
よりプラズマディスプレイパネルの各放電セルを初期化
するリセット放電期間と、各放電セルを選択的に一ライ
ンずつスキャニングするアドレス放電期間と、そしてア
ドレス放電期間にスキャニングされた放電セルの放電を
維持するサステーン放電期間とに分けられて駆動され
る。この際、プラズマディスプレイパネルの動作方法
は、アドレス放電期間において放電セルをスキャニング
する動作の性格に応じて選択的消去(selective erase)
方式と選択的書込(selective write)方式とに分けられ
る。
【0009】以下、選択的書込方式でのプラズマディス
プレイパネルの動作方法について説明する。リセット放
電期間に、プラズマディスプレイパネルの全てのスキャ
ン電極14及びサステーン電極15は放電電圧の印加を
受けて放電セルの放電領域に1次放電を起こし、これに
よってスキャン電極14、14’及びサステーン電極1
5、15’上の誘電層11上に形成されていた壁電荷が
全て消去される。すなわち、プラズマディスプレイパネ
ルのあらゆる放電セルが初期化される。その後、サステ
ーンパルスは、常にスキャン電極14、14’、サステ
ーン電極15、15’に印加される。しかし、スキャン
電極14、14’、サステーン電極15、15’に印加
されたサステーンパルスの電圧は、放電を起こし得る放
電開始電圧に比べて低いため、放電セルの放電領域は放
電しない。
【0010】サステーンパルスの一周期の間にスキャン
電極ライン14には図3に示すように順次にスキャンパ
ルスが印加される。この際、アドレス電極駆動部50
は、マイコン20から与えられた映像データに基づいて
放電させる放電セルに連結されたアドレス電極ライン1
7にデータパルスを印加する。その結果、スキャンパル
スの印加されたスキャン電極ライン14に連結された放
電セルのうち、データパルスの印加されたアドレス電極
ライン17と交差する部分の放電セルに放電が誘発され
ることにより、その放電セル内のスキャン電極14、1
4’及びサステーン電極15、15’上の誘電層11表
面に壁電荷が発生する。
【0011】すなわち、一つのスキャンパルスが一スキ
ャン電極ライン14に印加される間に、アドレス電極駆
動部50は、マイコン20から与えられた一ライン分の
映像データに基づいてそのスキャン電極ライン14に連
結された放電セルの放電可否を決定するデータパルスを
全てのアドレス電極ライン17に同時に印加する。例え
ば、一スキャン電極ライン14に連結された全画素に白
色(white)が具現されるためには、あらゆるアドレス電
極ライン17にデータパルスが印加されて一ラインの全
ての放電セルが放電されなければならない。
【0012】この際、サステーンパルスの一周期の間
に、全てのスキャン電極ライン14にスキャンパルスが
印加されることは不可能である。その理由は、全てのス
キャン電極ライン14にスキャンパルスが印加されるに
は、アドレス電極17に印加されるデータパルスの周期
が非常に短いため、動作が不安となり、放電セルの放電
が誘発されないこともあるからである。従って、一般的
なプラズマディスプレイパネルは、スキャン電極駆動部
30は多数個の駆動ICから構成され、各々の駆動IC
は約40乃至120本のスキャン電極ライン14に連結
されるように構成される。又、一般的なプラズマディス
プレイパネルは、サステーンパルスの一周期の間に約4
本内外のデータパルスを印加されるようにスキャンパル
スの印加時点を設定する。上述したようにリセット放電
期間、アドレス放電期間、及びサステーン放電期間に印
加される各々のサステーンパルス、スキャンパルス、及
びデータパルスは図3に示すような波形を有する。
【0013】次に、選択的消去方式でのプラズマディス
プレイパネルの動作原理について説明する。選択的消去
方式によりプラズマディスプレイパネルの各電極に印加
されるパルスは図4に示す通りである。まず、スキャン
電極14、14’に書込パルスがサステーンパルスに加
えて印加される。こうなると、書込パルスとサステーン
電極15、15’のサステーンパルス間の電圧により、
サステーン電極14、14’とスキャン電極15、1
5’との間の放電領域に放電が誘発される。なぜなら
ば、スキャン電極のスキャンパルスとサステーン電極の
サステーンパルスとの間の電圧が放電開始電圧よりも高
いからである。その結果、サステーン電極及びスキャン
電極上の誘電体層11上に壁電荷が発生する。
【0014】サステーンパルスの一周期の間にスキャン
電極ライン14には図4に示すように順次にスキャンパ
ルスが印加される。この際、アドレス電極駆動部50
は、マイコン20から与えられた映像データに基づいて
放電させる放電セルに連結されたアドレス電極ライン1
7にデータパルスを印加する。その結果、スキャンパル
スの印加されたスキャン電極ライン14に連結された放
電セルのうち、データパルスの印加されたアドレス電極
ライン17と交差する部分の放電セルに放電が誘発され
ることにより、その放電セル内のスキャン電極14、1
4’及びサステーン電極15、15’上の誘電層11に
形成された壁電荷が消去される。その結果、サステーン
パルスにより、もうそれ以上放電は維持されず、結局放
電は中断される。
【0015】すなわち、一つのスキャンパルスが一スキ
ャン電極ライン14に印加される間に、アドレス電極駆
動部50は、マイコン20から与えられた一ライン分の
映像データに基づいてそのスキャン電極ライン14に連
結された放電セルの放電可否を決定するデータパルスを
全てのアドレス電極ライン17に同時に印加する。例え
ば、一スキャン電極ライン14に連結された全画素に白
色(white)を具現するには、選択的消去方式のプラズマ
ディスプレイパネルの駆動方法によるアドレス電極駆動
部50は、あらゆるアドレス電極ライン17にデータパ
ルスを印加しない。逆に、一スキャン電極ライン14に
連結された全画素に黒色(black)を具現するには、あら
ゆるアドレス電極ライン17にデータパルスを印加す
る。
【0016】すなわち、一つの放電セルに画像を具現す
るという観点で、選択的書込方式はデータパルスにより
各放電セルに放電を誘発させて画像を具現する方法であ
り、選択的消去方式はデータパルスにより各放電セルの
進行中の放電を中断させて画像を具現する方法である。
尚、一フレームの映像を具現するという観点で、各放電
セルの画像を利用してプラズマディスプレイパネルの全
体表示領域に映像を具現する方法の中で一般的に使用さ
れる方法は、図5に示すようなサブフィールド方式であ
る。
【0017】サブフィールド方式は、上述の選択的書込
方式或いは選択的消去方式により表示される一画面を一
つの副画面と設定し、スキャン電極駆動部30、サステ
ーン電極駆動部60及びアドレス電極駆動部50を制御
して多数の副画面を重ねることで一つの完全な画面を具
現する方式である。この類のサブフィールド方式は、多
数枚の副画面を順次に集めて一つの映像をなす。この
際、副画面の個数は映像の階調ビットの数と同数であ
る。すなわち、スクリーンに8ビット階調で一フレーム
の映像が具現される場合、サブフィールド方式で具現さ
れる副画面の個数も8枚である。
【0018】まず、サブフィールド方式は、プラズマデ
ィスプレイパネルのあらゆるセルに1ビットずつのデジ
タル映像信号による電圧を印加して、全セルが同じ輝度
を有する一枚の第1副画面を生成する。そして、次のビ
ットのデジタル映像信号による電圧を印加して、再び全
セルが同じ輝度を有する一枚の第2副画面を生成する。
この際、第1副画面をなす全ての放電セルの輝度は同
じ、第2副画面をなす全ての放電セルの輝度は同一であ
る。しかし、第1副画面の輝度と第2副画面の輝度とは
相異する。1ビットずつの映像信号により生成された各
々の副画面は、最も輝度の高い最上位ビットによる最上
位副画面、最も輝度の低い最下位ビットによる最下位副
画面、そして最上位副画面と最下位副画面との間の中間
ビットによる多数枚の副画面から構成されている。例え
ば、8ビットの階調を有する映像は、最上位ビットによ
る第1副画面、最下位ビットによる第8副画面、そして
中間の6ビットにより差等的に輝度区分された第2、第
3、第4、第5、第6、第7副画面など、総8枚の副画
面を重ねて表示する。このように、サブフィールド方式
は、例えば8枚の副画面を重ねて、人の目の残像効果に
よって一つの完全な画面を具現することである。
【0019】図6はスキャン電極駆動部30を4つに分
けた4分割サブフィールド駆動方式を示す図である。図
7は図6に示す4分割プラズマディスプレイパネルを駆
動するための選択的消去方式のスキャンパルス、サステ
ーンパルス、及びデータパルスを示す図である。図6に
示す4分割サブフィールド駆動方式は、第1アドレス放
電区間で第1行のスキャン電極ラインS1に図7に示す
第1スキャンパルス(a)を印加し、第121行のスキ
ャン電極ラインS121に第2スキャンパルス(b)を
印加し、第241行のスキャン電極ラインS241に第
3スキャンパルス(c)を印加する。そして、第361
行のスキャン電極ラインS361に第4スキャンパルス
(d)を印加して各行に形成された放電セルをアドレシ
ングする。この後、第2アドレス放電区間で第2行のス
キャン電極ラインS2に第1スキャンパルス(a)を印
加し、第122行のスキャン電極ラインS122に第2
スキャンパルス(b)を印加し、第242行のスキャン
電極ラインS242に第3スキャンパルス(c)を印加
する。そして、第362行のスキャン電極ラインS36
2に第4スキャンパルス(d)を印加して各行に形成さ
れた放電セルをアドレシングする。図6に示す4分割サ
ブフィールド駆動方式は、上述と同様な方法で第120
アドレス放電区間が終わるまでアドレシングし、全ての
スキャン電極ライン(S1、S2、・・・、S480)
の放電セルをアドレシングする。
【0020】図6に示す4分割サブフィールド駆動方式
によりスキャンパルスが供給される手順、つまりアドレ
シング手順は表1の通りである。
【表1】 この際、図7に示すように、アドレス駆動部は、各アド
レス放電区間でスキャンパルスが印加される度にそのス
キャンパルスの印加されるスキャン電極ラインに連結さ
れた放電セルの放電可否を決定するデータパルスをアド
レス電極ラインに印加する。アドレス放電区間の第1期
間のうち、第1のスキャン電極ラインS1に第1スキャ
ンパルスが印加される際、アドレス駆動部は、第1のス
キャン電極ラインS1に連結された放電セルの放電可否
を決定するデータパルスをアドレス電極ラインに印加す
る。次いで、第121のスキャン電極ラインS121に
第2スキャンパルスが印加される際、アドレス駆動部は
第121のスキャン電極ラインS121に連結された放
電セルの放電可否を決定するデータパルスを印加する。
【0021】結局、アドレス駆動部は、第1のスキャン
電極ラインに連結された放電セルの映像データに該当す
るデータパルスをアドレス電極ラインに印加し、次いで
第121のスキャン電極ラインに連結された放電セルの
映像データに該当するデータパルスをアドレス電極ライ
ンに印加し、次いで第241のスキャン電極ラインに連
結された放電セルの映像データに該当するデータパル
ス、第361のスキャン電極ラインに連結された放電セ
ルの映像データに該当するデータパルス、第2のスキャ
ン電極ラインに連結された放電セルの映像データに該当
するデータパルス、第122のスキャン電極ラインに連
結された放電セルの映像データに該当するデータパル
ス、第242のスキャン電極ラインに連結された放電セ
ルの映像データに該当するデータパルス、第362のス
キャン電極ラインに連結された放電セルの映像データに
該当するデータパルスを順次にアドレス電極ラインに印
加する。
【0022】最上位ビット(以下、MSB: Most Signific
ant Bit)に該当するサブフィールド画面の具現のために
第120のスキャン電極ラインS120に第1スキャン
パルスの印加が完了すると、図6に示す4分割サブフィ
ールド駆動方式はその次のビットに該当するサブフィー
ルド画面を具現するべく第1のスキャン電極ラインS1
に第1スキャンパルス(a)を印加して表1と同手順に
再びスキャンパルスをスキャン電極ラインに印加する。
図6に示す4分割サブフィールド駆動方式は、各々のサ
ブフィールド画面を、図1に示すようにスキャンパルス
をスキャン電極ラインに印加することによりプラズマデ
ィスプレイパネルに映像を具現する。
【0023】
【発明が解決しようとする課題】しかし、図6に示す4
分割サブフィールド駆動方式には下記のような問題点が
あった。図6に示す4分割サブフィールド駆動方式は、
第1スキャンパルスによりスキャン電極ラインがアドレ
シングされる領域P1と第2スキャンパルスによりスキ
ャン電極ラインがアドレシングされる領域P2との境界
部分L1、第2スキャンパルスによりスキャン電極ライ
ンがアドレシングされる領域P2と第3スキャンパルス
によりスキャン電極ラインがアドレシングされる領域P
3との境界部分L2、第3スキャンパルスによりスキャ
ン電極ラインがアドレシングされる領域P3と第4スキ
ャンパルスによりスキャン電極ラインがアドレシングさ
れる領域P4との境界部分L3で、画面が不規則にちら
つくフリッカー(flicker)が発生する。なぜならば、各
境界部分のスキャン電極ラインに連結された放電セル
は、互いに異なるビットの階調を具現することもあり、
放電状態が互いに異なることもあるからである。例え
ば、同一のアドレス放電期間において第120のスキャ
ン電極ラインS120に連結された放電セルは7ビット
階調の画面を具現し、第121のスキャン電極ラインS
121に連結された放電セルは6ビット階調の画面を具
現する。
【0024】又、図6に示すプラズマディスプレイパネ
ルの駆動方法により駆動されるプラズマディスプレイパ
ネルの画面は、疑似輪郭を発生させるため、視聴者に安
定した画像を提供することができない。疑似輪郭とは、
表示装置の画面に具現された画像を視点を移動させなが
ら観測する際に感じ得る画像の乱れのことである。この
ような疑似輪郭は、所定の階調を有する動画像で発生す
る頻度が高い。疑似輪郭を起こす理由は、プラズマディ
スプレイパネルの画面を視聴しながら視点を移動させる
途中で、偶然に一つのフレームで互いに異なるサブフィ
ールドを観測することで画像の階調が不規則的に具現さ
れるのを感じるためである。例えば、視聴者は、画面の
上部に具現された画像を視聴する途中で瞬間的に下部に
具現された画像を視聴すると、上部に具現されたサブフ
ィールド画像と全く異なるサブフィールドの画像を感じ
ることになる。その結果、プラズマディスプレイパネル
の画面は自然に具現されているにも係わらず、視聴者は
画像がちらついていると感じる。
【0025】本発明は上記の問題点を解決するためにな
されたものであり、その目的は、プラズマディスプレイ
パネルの画面に発生するフリッカー及び疑似輪郭を低減
させて安定的に映像を具現するプラズマディスプレイパ
ネルの駆動方法並びに駆動回路を提供することにある。
【0026】
【課題を解決するための手段】本発明はプラズマディス
プレイパネルの駆動領域を複数個に区分して各駆動領域
を同時にスキャンすることを特徴とする。本発明による
プラズマディスプレイパネルの駆動方法は、複数個の駆
動ブロックのうち何れか一つの第1駆動ブロックの第1
のスキャン電極ラインから第nのスキャン電極ラインま
で所定駆動周期ごとに第1スキャンパルスを順次印加す
る段階と、第1駆動ブロックに隣接する第2駆動ブロッ
クの第mのスキャン電極ラインから第1のスキャン電極
ラインまで第1スキャンパルスの印加時点から所定の時
差を有する第2スキャンパルスを順次印加する段階とを
包含し、このことによって上記目的を達成する。本発明
は、所定周期ごとに第1駆動ブロックのスキャン電極ラ
インに第2スキャンパルスを印加し、第2駆動ブロック
のスキャン電極ラインに第1スキャンパルスを印加する
ように構成される。すなわち、本発明は、所定の順番周
期を設定し、その順番周期ごとに第1駆動ブロックと第
2駆動ブロックに印加されるスキャンパルスの印加時点
を順番回転させる。前記第1スキャンパルスと第2スキ
ャンパルスとを、所定周期毎に互いに変えて印加しても
よい。前記第1スキャンパルスと第2スキャンパルスと
を変えて印加する周期は、前記プラズマディスプレイパ
ネルの一画面を表示する一フレーム以上の整数個のフレ
ームであってもよい。前記第1スキャンパルスと第2ス
キャンパルスとを変えて印加する周期は、前記駆動周期
の整数倍であってもよい。前記第1駆動ブロックに隣接
する第3駆動ブロックに、前記第1スキャンパルス及び
第2スキャンパルスの印加時点から所定の時差を有する
第3スキャンパルスを、第kのスキャン電極ラインから
第1スキャン電極ラインまで印加する段階を更に包含し
ていてもよい。前記第1スキャンパルス、第2スキャン
パルス、および第3スキャンパルスを所定周期毎に順序
を変えて印加してもよい。前記第1スキャンパルス、第
2スキャンパルス、および第3スキャンパルスを変えて
印加する周期は、前記駆動周期の整数倍であってもよ
い。前記第3駆動ブロックに隣接する第4駆動ブロック
に、前記第1スキャンパルス、第2スキャンパルス、及
び第3スキャンパルスの印加時点から所定の時差を有す
る第4スキャンパルスを、第1のスキャン電極ラインか
ら第lのスキャン電極ラインまで印加する段階を更に包
含していてもよい。前記第1スキャンパルス、第2スキ
ャンパルス、第3スキャンパルス、および第4スキャン
パルスを、所定周期ごとに順序を変えて印加してもよ
い。前記第1スキャンパルス、第2スキャンパルス、第
3スキャンパルス、および第4スキャンパルスの順序を
変えて印加する周期は、前記駆動周期の整数倍であって
もよい。前記駆動周期は前記プラズマディスプレイパネ
ルに印加されるサステーンパルスの2周期以上であって
もよい。前記駆動周期は前記プラズマディスプレイパネ
ルに印加されるサステーンパルスの一周期であってもよ
い。前記nとmは同じ数であってもよい。前記第1駆動
ブロックの前記第1スキャンパルスの印加されたスキャ
ン電極ラインの次行のスキャン電極ラインに、前記第1
スキャンパルス及び第2スキャンパルスの印加時点から
所定の時差を有する別のスキャンパルスが1つ以上追加
されて印加されてもよい。前記第2駆動ブロックの前記
第2スキャンパルスの印加されたスキャン電極ラインの
次行のスキャン電極ラインに、前記第1スキャンパルス
及び第2スキャンパルスの印加時点から所定の時差を有
する別のスキャンパルスが1つ以上追加されて印加され
てもよい。前記複数個の駆動ブロックのうち一つ以上の
駆動ブロックに、3つのスキャンパルスをスキャン電極
ライン毎に順序を変えて印加してもよい。前記駆動周期
内において第1スキャンパルスの個数と第2スキャンパ
ルスの個数との比率は、前記第1駆動ブロックのスキャ
ン電極ラインの個数と前記第2駆動ブロックのスキャン
電極ラインの個数との比率と同じであってもよい。所定
のy番目のサブフィールドに該当する第1スキャンパル
スが前記第1駆動ブロックの第nのスキャン電極ライン
に印加される前に、前記y+1番目のサブフィールドの
第1’スキャンパルスが前記第1駆動ブロックの第1の
スキャン電極ラインに印加されてもよい。所定のy番目
のサブフィールドに該当する第2スキャンパルスが前記
第2駆動ブロックの第1のスキャン電極ラインに印加さ
れる前に、前記y+1番目のサブフィールドの第2’ス
キャンパルスが前記第2駆動ブロックの第mのスキャン
電極ラインに印加されてもよい。前記第1スキャンパル
スのj番目の印加時点とj+1番目の印加時点との間
に、前記第2スキャンパルスのj+1番目のスキャンパ
ルスに該当するスキャンデータをラッチしてもよい。
【0027】また、本発明のプラズマディスプレイパネ
ルの駆動回路は、複数個のスキャン電極ラインとサステ
ーン電極ラインとが互いに平行に形成され、スキャン電
極ラインに直交してアドレス電極ラインが形成され、ス
キャン電極ラインとアドレス電極ラインとの交差部に放
電セルが形成されるパネル部と、スキャン電極ラインを
所定の個数にグループ化して各々のグループに別々の駆
動信号を印加する複数個の駆動回路部と、サステーン電
極ラインに駆動信号を印加する共通回路部と、駆動回路
部の各々に制御信号を印加するコントローラ部とを備え
ており、このことによって上記目的を達成する。前記共
通回路部は、前記駆動回路部と同数のグループからなっ
ていてもよい。
【0028】
【発明の実施の形態】本発明によるプラズマディスプレ
イパネルの駆動方法の適用されるプラズマディスプレイ
パネルは複数個の駆動ブロックに区分されている。図8
aは、本発明のプラズマディスプレイパネルの駆動方法
を示す図であり、図8bは、図8aに示すプラズマディ
スプレイパネルに印加されるスキャンパルスを示す波形
図である。本発明は、図8aに示すように、駆動ブロッ
クのうち何れか一つの第1駆動ブロックの第1のスキャ
ン電極ラインから第1駆動ブロックの最後のスキャン電
極ラインまで第1スキャンパルスを順次印加する。同時
に、第1駆動ブロックに隣接する第2駆動ブロックの最
後のスキャン電極ラインから第2駆動ブロックの第1の
スキャン電極ラインまで第1スキャンパルスの印加時点
から所定の時差を有するように第2スキャンパルスを印
加する。この際、図8bに示すように、第1スキャンパ
ルスと第2スキャンパルスは同一の(周期の)サステー
ンパルス内で印加時点の異なるパルスである。本発明で
は、一つの駆動ブロックに印加されるスキャンパルス
を、サステーンパルス内の一定時点のみで印加すること
なく所定周期毎にスキャンパルスの印加時点を変えてや
る。本発明は、各駆動ブロックに印加するスキャンパル
スの印加周期及びスキャンパルスの印加順序に従って様
々な実施形態として具現される。なお、図8aおよび図
8bは、プラズマディスプレイパネルの駆動領域を4つ
に区分した例を示している。
【0029】(第1実施形態)図9に示すように、本発
明の第1実施形態による駆動方法は、各駆動ブロックに
印加されるスキャンパルスの印加時点を、サブフィール
ドを切り換える度に順序的に切り換えてやることを特徴
とする。即ち、まず、第1スキャンパルス(a)を第1
駆動ブロックP1に印加し、同サステーンパルス内で第
2スキャンパルス(b)を第2駆動ブロックP2に印加
してn番目のサブフィールドの映像を具現すると、次に
は、第1駆動ブロックP1に第2スキャンパルス(b)
を印加し、同サステーンパルス内で第2駆動ブロックP
2に第1スキャンパルス(a)を印加してn+1番目の
サブフィールドの映像を具現する。更に、再び第1駆動
ブロックP1に第1スキャンパルス(a)を印加し、同
サステーンパルス内で第2駆動ブロックP2に第2スキ
ャンパルス(b)を印加してn+2番目のサブフィール
ドの映像を具現する。
【0030】もしも、本発明の第1実施形態において駆
動ブロックが3つ以上に区分されている場合、本発明の
第1実施形態による駆動方法は、各駆動ブロックに印加
されるスキャンパルスの印加時点を、サブフィールドを
切り換える度に順序的に変えて印加するように構成され
る。すなわち、もし、第1スキャンパルス(a)を第1
駆動ブロックP1に印加し、同サステーンパルス内で第
2スキャンパルス(b)を第2駆動ブロックP2に印加
し第3スキャンパルス(c)を第3駆動ブロックP3に
印加してn番目のサブフィールドの映像を具現すると、
次には第1スキャンパルス(a)を第2駆動ブロックP
2に印加し、同サステーンパルス内で第2スキャンパル
ス(b)を第3駆動ブロックP3に印加し第3スキャン
パルス(c)を第1駆動ブロックP1に印加してn+1
番目のサブフィールドの映像を具現する。その次には、
第1駆動ブロックP1に第3スキャンパルス(c)を印
加し、同サステーンパルス内で第2駆動ブロックP2に
第1スキャンパルス(a)を印加し第3駆動ブロックP
3に第2スキャンパルス(b)を印加してn+2番目の
サブフィールドの映像を具現する。
【0031】もし、本発明の第1実施形態のプラズマデ
ィスプレイパネルの駆動ブロックが図9に示すように4
つに区分されている場合、もし第1スキャンパルス
(a)を第1駆動ブロックP1に印加し、第2スキャン
パルス(b)を第2駆動ブロックP2に印加し、第3ス
キャンパルス(c)を第3駆動ブロックP3に印加し、
第4スキャンパルス(d)を第4駆動ブロックP4に印
加してn番目のサブフィールドの映像を具現すると、次
には同サステーンパルス内で第1スキャンパルス(a)
を第2駆動ブロックP2に印加し、第2スキャンパルス
(b)を第3駆動ブロックP3に印加し、第3スキャン
パルス(c)を第4駆動ブロックP4に印加し、第4ス
キャンパルス(d)を第1駆動ブロックP1に印加して
n+1番目のサブフィールドの映像を具現する。その次
には、同サステーンパルス内で第1駆動ブロックP1に
第3スキャンパルス(c)を印加し、第2駆動ブロック
P2に第4スキャンパルス(d)を印加し、第3駆動ブ
ロックP3に第1スキャンパルス(a)を印加し、第4
駆動ブロックP4に第2スキャンパルス(b)を印加し
てn+2番目のサブフィールドの映像を具現する。そし
て、その次には、同じサステーンパルス内で第1駆動ブ
ロックP1に第4スキャンパルス(d)を印加し、第2
駆動ブロックP2に第1スキャンパルス(a)を印加
し、第3駆動ブロックP3に第2スキャンパルス(b)
を印加し、第4駆動ブロックP4に第3スキャンパルス
(c)を印加してn+3番目のサブフィールドの映像を
具現する。
【0032】本発明の第1実施形態により駆動されるプ
ラズマディスプレイパネルの各駆動ブロックは、同数の
スキャン電極ラインから構成されることが好ましい。そ
して、本発明の第1実施形態による駆動方法は、一フレ
ームで一つのサブフィールドが切り替わる度にスキャン
パルスの印加時点が順序的に変わることが好ましい。一
サブフィールドの代わりに一セットのサブフィールドが
変わる度にスキャンパルスの印加時点が順序的に変わる
ように、この第1実施形態の方法を拡張応用してもよ
い。
【0033】(第2実施形態)図10に示すように、本
発明の第2実施形態による駆動方法は、各駆動ブロック
に印加されるスキャンパルスの印加時点をサステーンパ
ルスの一周期ごとに順序的に変えてやることを特徴とす
る。すなわち、サステーンパルスの1番目の周期に、第
1スキャンパルスを第1駆動ブロックに印加し、第2ス
キャンパルスを第2駆動ブロックに印加してn番目のサ
ブフィールドの映像を具現すると、2番目のサステーン
パルス周期の間には第1駆動ブロックに第2スキャンパ
ルスを印加し、第2駆動ブロックに第1スキャンパルス
を印加してn+1番目のサブフィールドの映像を具現す
る。そして、再び3番目のサステーンパルスの周期には
第1駆動ブロックに第1スキャンパルスを印加し、第2
駆動ブロックに第2スキャンパルスを印加してn+2番
目のサブフィールドの映像を具現する。
【0034】もしも、本発明の第2実施形態により駆動
される駆動ブロックが3つ以上に区分されている場合、
各駆動ブロックに印加されるスキャンパルスの印加時点
を、サステーンパルスの一周期ごとに順序的に変えて印
加するように構成される。すなわち、もしサステーンパ
ルスの1番目の周期に、第1スキャンパルス(a)を第
1駆動ブロックP1に印加し、第2スキャンパルス
(b)を第2駆動ブロックP2に印加し、第3スキャン
パルス(c)を第3駆動ブロックP3に印加するとした
ら、次の周期に第1スキャンパルス(a)を第2駆動ブ
ロックP2に印加し、第2スキャンパルス(b)を第3
駆動ブロックP3に印加し、第3スキャンパルス(c)
を第1駆動ブロックP1に印加する。更に、その次の周
期には、第1スキャンパルス(a)を第3駆動ブロック
P3に印加し、第2スキャンパルス(b)を第1駆動ブ
ロックP1に印加し、第3スキャンパルス(c)を第2
駆動ブロックP2に印加する。
【0035】もし、第2実施形態により駆動される駆動
ブロックが図10に示すように4つに区分されている場
合、サステーンパルスの1番目の周期に、第1スキャン
パルス(a)を第1駆動ブロックP1に印加し、第2ス
キャンパルス(b)を第2駆動ブロックP2に印加し、
第3スキャンパルス(c)を第3駆動ブロックP3に印
加し、第4スキャンパルス(d)を第4駆動ブロックP
4に印加するとしたら、次の周期には第1スキャンパル
ス(a)を第2駆動ブロックP2に印加し、第2スキャ
ンパルス(b)を第3駆動ブロックP3に印加し、第3
スキャンパルス(c)を第4駆動ブロックP4に印加
し、第4スキャンパルス(d)を第1駆動ブロックP1
に印加する。そして、その次には、第1駆動ブロックP
1に第3スキャンパルス(c)を印加し、第2駆動ブロ
ックP2に第4スキャンパルス(d)を印加し、第3駆
動ブロックP3に第1スキャンパルス(a)を印加し、
第4駆動ブロックP4に第2スキャンパルス(b)を印
加する。更に、その次には、第1駆動ブロックP1に第
4スキャンパルス(d)を印加し、第2駆動ブロックP
2に第1スキャンパルス(a)を印加し、第3駆動ブロ
ックP3に第2スキャンパルス(b)を印加し、第4駆
動ブロックP4に第3スキャンパルス(c)を印加す
る。
【0036】本発明の第2実施形態により駆動されるプ
ラズマディスプレイパネルの各駆動ブロックは、同数の
スキャン電極ラインから構成されることが好ましい。そ
して、本発明の第2実施形態による駆動方法は、サステ
ーンパルスの毎周期ごとにスキャンパルスの印加時点を
順序的に変えることが好ましい。毎周期の代わりにサブ
フィールドのセット周期ごとにスキャンパルスの印加時
点を順序的に変えるよう、第2実施形態の方法を拡張応
用してもよい。
【0037】(第3実施形態)本発明の第3実施形態
は、一駆動ブロックに2つ以上のスキャンパルスを所定
駆動周期ごとに順序を変えて印加することを特徴とす
る。もし、一サステーンパルス周期の間に、第1駆動ブ
ロックP1の第xのスキャン電極ラインに第1スキャン
パルス(a)を印加し、第2駆動ブロックP2の第yの
スキャン電極ラインに第2スキャンパルス(a)を印加
すると、次には、第2駆動ブロックP2の第y−1のス
キャン電極ラインに第2スキャンパルス(b)を印加す
る前に、第1駆動ブロックP1の第x+1のスキャン電
極ラインに第3スキャンパルス(c)を印加する。そし
て、第1駆動ブロックP1の全てのスキャン電極ライン
にスキャンパルスを印加した後、第1スキャンパルス
(a)を印加した第1駆動ブロックP1の第xのスキャ
ン電極ラインには第3スキャンパルス(c)を印加し、
第1駆動ブロックP1の第x+1のスキャン電極ライン
には第1スキャンパルス(a)を印加する。すなわち、
第1駆動ブロックP1及び第2駆動ブロックP2の各々
のあらゆるスキャン電極ラインにスキャンパルスが印加
される全体時間が一致するように、一サステーンパルス
周期の間に第1駆動ブロックP1の第xのスキャン電極
ラインに第1スキャンパルス(a)を印加し、第1駆動
ブロックP1の第x+1のスキャン電極ラインに第2ス
キャンパルス(b)を印加し、第2駆動ブロックP1の
第yのスキャン電極ラインに第3スキャンパルス(c)
を印加する。
【0038】本発明の第3実施形態により駆動されるプ
ラズマディスプレイパネルの第1駆動ブロックP1、第
2駆動ブロックP2は、スキャン電極ラインの個数が
2:1の比率に構成されなければならない。すなわち、
所定周期内に第1駆動ブロックP1に印加されるスキャ
ンパルスの個数と、第2駆動ブロックP2に印加される
スキャンパルスの個数との比率は、第1駆動ブロックP
1に構成されたスキャン電極ラインの個数と第2駆動ブ
ロックP2に構成されたスキャン電極ラインの個数との
比率と同じである。第1駆動ブロックP1、第2駆動ブ
ロックP2に構成されたスキャン電極ラインの個数の比
率は3:1以上であってもよい。
【0039】図11に示すように、第1駆動ブロックP
1、第2駆動ブロックP2に構成されたスキャン電極ラ
インの個数の比率が3:1である場合、一サステーンパ
ルス周期の間に第1駆動ブロックP1の第xのスキャン
電極ラインに第1スキャンパルス(a)を印加し、第1
駆動ブロックP1の第x+1のスキャン電極ラインに第
2スキャンパルス(b)を印加し、第1駆動ブロックP
1の第x+2のスキャン電極ラインに第3スキャンパル
ス(c)を印加する。そして、本発明は、第1駆動ブロ
ックP1の第xのライン、第x+1のライン、第x+2
のラインにスキャンパルスを印加するサステーンパルス
周期の間に、第2駆動ブロックP2の第yのラインに第
4スキャンパルス(d)を印加する。
【0040】この後、所定駆動周期ごとに各駆動ブロッ
クに印加されるスキャンパルスの順序を変える。例え
ば、一サステーンパルス周期内に、第1駆動ブロックの
第xのラインないし第x+2のスキャン電極ラインに第
1スキャンパルス(a)、第2スキャンパルス(b)、
第3スキャンパルス(c)を順次印加し、第2駆動ブロ
ックP2の第yのスキャン電極ラインに第4スキャンパ
ルス(d)を印加してn番目のサブフレームの映像を具
現する場合、次のサステーンパルス周期では第1駆動ブ
ロックP1の第xのラインないし第x+2のスキャン電
極ラインに第2スキャンパルス(b)、第3スキャンパ
ルス(c)、第4スキャンパルス(d)を順次印加し、
第2駆動ブロックP2の第yのスキャン電極ラインに第
1スキャンパルス(a)を印加してn+1番目のフレー
ムの映像を具現する。次いで、その次のサステーンパル
ス周期では第1駆動ブロックP1の第xのラインないし
第x+2のスキャン電極ラインに第3スキャンパルス
(c)、第4スキャンパルス(d)、第1スキャンパル
ス(a)を順次印加し、第2駆動ブロックP2の第yの
スキャン電極ラインに第2スキャンパルス(b)を印加
してn+2番目のフレームの映像を具現する。
【0041】この際、各駆動ブロックに印加されるスキ
ャンパルスの順序を、上述したように毎フレームごとに
変えてもよく、毎フレームでなく一セットのフレーム或
いは一つのサブフィールドごとに変えてもよく、一セッ
トのサブフィールドごとに変えてもよい。
【0042】第1駆動ブロックP1のスキャン電極ライ
ンに印加されるスキャンパルスの個数と第2駆動ブロッ
クP2のスキャン電極ラインに印加されるスキャンパル
スの個数との比率が整数倍に構成されることが好まし
い。しかし、その比率は整数倍でなくてもよい。各スキ
ャンパルスを印加する順序は、サステーンパルス周期の
整数倍ごとに変更してもよい。
【0043】すなわち、第1駆動ブロックP1の第1の
ラインないし第3のスキャン電極ラインに第1スキャン
パルス(a)、第2スキャンパルス(b)及び第3スキ
ャンパルス(c)を順次印加し、第2駆動ブロックP2
の第1のスキャン電極ラインに第4スキャンパルス
(d)を印加すると、その次には、第1駆動ブロックP
1の第4のラインないし第6のスキャン電極ラインに第
4スキャンパルス(d)、第1スキャンパルス(a)、
及び第2スキャンパルス(b)を順次印加し、第2駆動
ブロックP2の第2のスキャン電極ラインに第3スキャ
ンパルス(c)を印加する。この後、第1駆動ブロック
P1の第7のラインないし第9のスキャン電極ラインに
第3スキャンパルス(c)、第4スキャンパルス
(d)、及び第1スキャンパルス(a)を順次印加し、
第2駆動ブロックP2の第3のスキャン電極ラインに第
2スキャンパルス(b)を印加し、第1駆動ブロックP
1の第10のラインないし第12のスキャン電極ライン
に第2スキャンパルス(b)、第3スキャンパルス
(c)、及び第4スキャンパルス(d)を印加し、第2
駆動ブロックP2の第4のスキャン電極ラインに第1ス
キャンパルス(a)を印加する。
【0044】(第4実施形態)本発明の第4実施形態で
は一つの駆動ブロックに互いに異なるサブフィールド画
面を具現するスキャンパルスを所定の時差を有して印加
することを特徴とする。図12に示すように、本発明の
第4実施形態による駆動回路が、第1駆動ブロックP1
の第xのスキャン電極ラインにn番目のサブフィールド
画面の第1スキャンパルス(a)を印加すると、同時に
第1駆動ブロックP1の第1のスキャン電極ラインにn
+1番目のサブフィールド画面の第1’スキャンパルス
(a’)を印加する。そして、第2駆動ブロックP2の
第yのスキャン電極ラインにn番目のサブフィールド画
面の第2スキャンパルス(b)を印加すると、同時に第
2駆動ブロックP2の第1のスキャン電極ラインにn+
1番目のサブフィールド画面の第2’スキャンパルス
(b’)を印加する。
【0045】この際、一サステーンパルス周期において
第1’スキャンパルス(a’)の印加時点は第1スキャ
ンパルス(a)の印加時点と同様であるが、第1’スキ
ャンパルス(a’)により具現されるサブフィールド画
面は第1スキャンパルス(a)により具現されるサブフ
ィールド画面と異なる。そして、一サステーンパルス周
期において第2’スキャンパルス(b’)の印加時点は
第2スキャンパルス(b)の印加時点と同様であるが、
第2’スキャンパルス(b’)により具現されるサブフ
ィールド画面は第2スキャンパルス(b)により具現さ
れるサブフィールド画面と異なる。
【0046】図13は本発明のプラズマディスプレイパ
ネルの駆動回路を示している。図13に示すように、本
発明によるプラズマディスプレイパネルの駆動回路は、
映像を表示するパネル部400と、パネル部にサステー
ンパルスとスキャンパルスを印加するスキャン駆動部1
00と、パネル部にスキャン駆動部から出力されるサス
テーンパルスと反対位相のサステーンパルスを印加する
共通回路部300と、パネル部400に映像データを与
えるアドレス駆動部200と、そして各部100、20
0、300に制御信号を印加する制御部500とを備え
る。
【0047】パネル部400は、複数本のスキャン電極
ライン111、121、131、141とサステーン電
極ライン301とが互いに平行に形成されており、その
スキャン電極ライン111、121、131、141に
直交してアドレス電極ライン201が形成されている。
そして、スキャン電極ライン111、121、131、
141とアドレス電極ライン201との交差部に放電セ
ルが形成されている。パネル部400は、スキャン駆動
部100から出力されるスキャンパルス、サステーンパ
ルス、及び共通回路部300から印加されるサステーン
パルスにより放電セルが放電するように動作する。
【0048】スキャン駆動部100は、スキャン電極ラ
イン111、121、131、141を所定の個数にブ
ロック化し、各ブロックP1、P2、P3、P4に別々
のスキャンパルスとサステーンパルスを印加する。すな
わち、スキャン駆動部100の各スキャン駆動装置11
0、120、130、140から、一サステーンパルス
の周期内に第1スキャンパルス(a)、第2スキャンパ
ルス(b)等が各スキャン電極ライン111、121、
131、141に印加される。
【0049】共通回路部300は、サステーン電極ライ
ン301にサステーンパルスを印加してスキャン電極ラ
イン111、121、131、141とサステーン電極
ライン301との間の放電セル内の放電を維持させる。
制御部500は、スキャンデータをラッチし、スキャン
駆動部の各スキャン駆動装置110、120、130、
140の各々に制御信号を印加して、スキャンパルスが
スキャン電極ライン111、121、131、141に
印加されることを制御する。
【0050】本発明のあらゆる実施形態は、第1駆動ブ
ロックP1に印加されるj番目の第1スキャンパルス
(a)の印加時点と、j+1番目の第1スキャンパルス
(a)の印加時点との間に、第2駆動ブロックP2に印
加されるj+1番目の第2スキャンパルス(b)のスキ
ャンデータが制御部にラッチされるように構成されてい
る。
【0051】
【発明の効果】本発明によるプラズマディスプレイパネ
ルの駆動方法は、従来の駆動方法に比べて各駆動ブロッ
クの境界面が時間的に連続性を有するため、疑似輪郭の
発生を防止することができる。更に、本発明によるPD
P駆動回路並びに駆動方法は、隣接するラインに印加さ
れるスキャンパルス間の時間差が短いため、高密度TV
(HDTV)解像度を凌ぐPDPを駆動することができ
る。
【図面の簡単な説明】
【図1】640×480の解像度の一般的なプラズマデ
ィスプレイパネルの構成を示す図である。
【図2a】プラズマディスプレイパネルの構成を示す図
であり、プラズマディスプレイパネルにおいて相互対向
して設けられた上部基板と下部基板を示す図である。
【図2b】図2aに示すパネルの断面構造図である。
【図3】従来のプラズマディスプレイパネルを駆動する
駆動パルスを示す波形図である。
【図4】選択的消去方式によりプラズマディスプレイパ
ネルの各電極に印加されるパルスを示す波形図である。
【図5】サブフィールド方式のプラズマディスプレイパ
ネルの駆動方法を示す図である。
【図6】4分割されたサブフィールド方式のプラズマデ
ィスプレイパネルの駆動方法を示す図である。
【図7】図6に示す4分割プラズマディスプレイパネル
を駆動するためのスキャンパルス、サステーンパルス、
及びデータパルスを示す波形図。
【図8a】本発明のプラズマディスプレイパネルの駆動
方法を示す図である。
【図8b】図8aに示すプラズマディスプレイパネルに
印加されるスキャンパルスを示す波形図である。
【図9】本発明の第1実施形態のプラズマディスプレイ
パネルの駆動方法を示す図である。
【図10】本発明の第2実施形態のプラズマディスプレ
イパネルの駆動方法を示す図である。
【図11】本発明の第3実施形態のプラズマディスプレ
イパネルの駆動方法を示す図である。
【図12】本発明の第4実施形態のプラズマディスプレ
イパネルの駆動方法を示す図である。
【図13】本発明のプラズマディスプレイパネルの駆動
回路を示す図である。
【符号の説明】
P1、P2、P3、P4 駆動ブロック a、b、c、d スキャンパルス
───────────────────────────────────────────────────── フロントページの続き (72)発明者 ▲鄭▼ 文植 大韓民國 慶▲尚▼北▲道▼ ▲亀▼尾市 新▲平▼1洞 エルジー電子 寄宿▲舎 ▼ エイ−217 (72)発明者 李 南揆 大韓民國 大邱廣域市 ▲寿▼城▲区▼ 泛魚洞 314−2 乙支マンション 101− 705

Claims (22)

    【特許請求の範囲】
  1. 【請求項1】 複数本のスキャン電極ラインから構成さ
    れる駆動ブロックx個を含むプラズマディスプレイパネ
    ルの駆動方法であって、 前記駆動ブロックのうち何れか一つの第1駆動ブロック
    に、所定の駆動周期ごとに第1のスキャン電極ラインか
    ら第nのスキャン電極ラインまで第1スキャンパルスを
    順次印加する段階と、 前記第1駆動ブロックに隣接する第2駆動ブロックに、
    前記第1スキャンパルスの印加時点から所定の時差を有
    する第2スキャンパルスを、第mのスキャン電極ライン
    から第1のスキャン電極ラインまで前記第1スキャンパ
    ルスとは逆順に印加する段階とを包含する、プラズマデ
    ィスプレイパネルの駆動方法。
  2. 【請求項2】 前記第1スキャンパルスと第2スキャン
    パルスとを、所定周期毎に互いに変えて印加することを
    特徴とする請求項1記載のプラズマディスプレイパネル
    の駆動方法。
  3. 【請求項3】 前記第1スキャンパルスと第2スキャン
    パルスとを変えて印加する周期は、 前記プラズマディスプレイパネルの一画面を表示する一
    フレーム以上の整数個のフレームであることを特徴とす
    る請求項2記載のプラズマディスプレイパネルの駆動方
    法。
  4. 【請求項4】 前記第1スキャンパルスと第2スキャン
    パルスとを変えて印加する周期は、前記駆動周期の整数
    倍であることを特徴とする請求項2記載のプラズマディ
    スプレイパネルの駆動方法。
  5. 【請求項5】 前記第1駆動ブロックに隣接する第3駆
    動ブロックに、前記第1スキャンパルス及び第2スキャ
    ンパルスの印加時点から所定の時差を有する第3スキャ
    ンパルスを、第kのスキャン電極ラインから第1スキャ
    ン電極ラインまで印加する段階を更に包含する請求項1
    記載のプラズマディスプレイパネルの駆動方法。
  6. 【請求項6】 前記第1スキャンパルス、第2スキャン
    パルス、および第3スキャンパルスを所定周期毎に順序
    を変えて印加することを特徴とする請求項5記載のプラ
    ズマディスプレイパネルの駆動方法。
  7. 【請求項7】 前記第1スキャンパルス、第2スキャン
    パルス、および第3スキャンパルスを変えて印加する周
    期は、前記駆動周期の整数倍であることを特徴とする請
    求項6記載のプラズマディスプレイパネルの駆動方法。
  8. 【請求項8】 前記第3駆動ブロックに隣接する第4駆
    動ブロックに、前記第1スキャンパルス、第2スキャン
    パルス、及び第3スキャンパルスの印加時点から所定の
    時差を有する第4スキャンパルスを、第1のスキャン電
    極ラインから第lのスキャン電極ラインまで印加する段
    階を更に包含する請求項5記載のプラズマディスプレイ
    パネルの駆動方法。
  9. 【請求項9】 前記第1スキャンパルス、第2スキャン
    パルス、第3スキャンパルス、および第4スキャンパル
    スを、所定周期ごとに順序を変えて印加することを特徴
    とする請求項8記載のプラズマディスプレイパネルの駆
    動方法。
  10. 【請求項10】 前記第1スキャンパルス、第2スキャ
    ンパルス、第3スキャンパルス、および第4スキャンパ
    ルスの順序を変えて印加する周期は、前記駆動周期の整
    数倍であることを特徴とする請求項9記載のプラズマデ
    ィスプレイパネルの駆動方法。
  11. 【請求項11】 前記駆動周期は前記プラズマディスプ
    レイパネルに印加されるサステーンパルスの2周期以上
    であることを特徴とする請求項1記載のプラズマディス
    プレイパネルの駆動方法。
  12. 【請求項12】 前記駆動周期は前記プラズマディスプ
    レイパネルに印加されるサステーンパルスの一周期であ
    ることを特徴とする請求項1記載のプラズマディスプレ
    イパネルの駆動方法。
  13. 【請求項13】 前記nとmは同じ数であることを特徴
    とする請求項1記載のプラズマディスプレイパネルの駆
    動方法。
  14. 【請求項14】 前記第1駆動ブロックの前記第1スキ
    ャンパルスの印加されたスキャン電極ラインの次行のス
    キャン電極ラインに、前記第1スキャンパルス及び第2
    スキャンパルスの印加時点から所定の時差を有する別の
    スキャンパルスが1つ以上追加されて印加されることを
    特徴とする請求項1記載のプラズマディスプレイパネル
    の駆動方法。
  15. 【請求項15】 前記第2駆動ブロックの前記第2スキ
    ャンパルスの印加されたスキャン電極ラインの次行のス
    キャン電極ラインに、前記第1スキャンパルス及び第2
    スキャンパルスの印加時点から所定の時差を有する別の
    スキャンパルスが1つ以上追加されて印加されることを
    特徴とする請求項1記載のプラズマディスプレイパネル
    の駆動方法。
  16. 【請求項16】 前記複数個の駆動ブロックのうち一つ
    以上の駆動ブロックに、3つのスキャンパルスをスキャ
    ン電極ライン毎に順序を変えて印加することを特徴とす
    る請求項1記載のプラズマディスプレイパネルの駆動方
    法。
  17. 【請求項17】 前記駆動周期内において第1スキャン
    パルスの個数と第2スキャンパルスの個数との比率は、
    前記第1駆動ブロックのスキャン電極ラインの個数と前
    記第2駆動ブロックのスキャン電極ラインの個数との比
    率と同じであることを特徴とする請求項1記載のプラズ
    マディスプレイパネルの駆動方法。
  18. 【請求項18】 所定のy番目のサブフィールドに該当
    する第1スキャンパルスが前記第1駆動ブロックの第n
    のスキャン電極ラインに印加される前に、前記y+1番
    目のサブフィールドの第1’スキャンパルスが前記第1
    駆動ブロックの第1のスキャン電極ラインに印加される
    ことを特徴とする請求項1記載のプラズマディスプレイ
    パネルの駆動方法。
  19. 【請求項19】 所定のy番目のサブフィールドに該当
    する第2スキャンパルスが前記第2駆動ブロックの第1
    のスキャン電極ラインに印加される前に、前記y+1番
    目のサブフィールドの第2’スキャンパルスが前記第2
    駆動ブロックの第mのスキャン電極ラインに印加される
    ことを特徴とする請求項1記載のプラズマディスプレイ
    パネルの駆動方法。
  20. 【請求項20】 前記第1スキャンパルスのj番目の印
    加時点とj+1番目の印加時点との間に、前記第2スキ
    ャンパルスのj+1番目のスキャンパルスに該当するス
    キャンデータをラッチすることを特徴とする請求項1記
    載のプラズマディスプレイパネルの駆動方法。
  21. 【請求項21】 複数本のスキャン電極ラインとサステ
    ーン電極ラインとが互いに平行に形成され、前記スキャ
    ン電極ラインに直交してアドレス電極ラインが形成さ
    れ、前記スキャン電極ラインとアドレス電極ラインとの
    交差部に放電セルが形成されるパネル部と、 前記スキャン電極ラインを所定の個数にグループ化し、
    各々のグループに別々の駆動信号を印加する複数個の駆
    動回路部と、 前記サステーン電極ラインに駆動信号を印加する共通回
    路部と、 前記駆動回路部の各々に制御信号を印加するコントロー
    ラ部と、を備えることを特徴とするプラズマディスプレ
    イパネルの駆動回路。
  22. 【請求項22】 前記共通回路部は、前記駆動回路部と
    同数のグループからなることを特徴とする請求項21記
    載のプラズマディスプレイパネルの駆動回路。
JP11047255A 1998-02-24 1999-02-24 プラズマディスプレイパネルの駆動方法並びに駆動回路 Pending JPH11288251A (ja)

Applications Claiming Priority (6)

Application Number Priority Date Filing Date Title
KR1019980005844A KR100523861B1 (ko) 1998-02-24 1998-02-24 플라즈마 표시장치의 구동방법
KR1019980009006A KR100489446B1 (ko) 1998-03-17 1998-03-17 플라즈마 표시패널 구동방법
KR1998-9006 1998-11-03
KR1998-47018 1998-11-03
KR1019980047018A KR100323690B1 (ko) 1998-11-03 1998-11-03 플라즈마 디스플레이 패널의 구동방법
KR1998-5844 1998-11-03

Related Child Applications (1)

Application Number Title Priority Date Filing Date
JP2005134652A Division JP2005266821A (ja) 1998-02-24 2005-05-02 プラズマディスプレイパネルの駆動方法

Publications (1)

Publication Number Publication Date
JPH11288251A true JPH11288251A (ja) 1999-10-19

Family

ID=27349686

Family Applications (2)

Application Number Title Priority Date Filing Date
JP11047255A Pending JPH11288251A (ja) 1998-02-24 1999-02-24 プラズマディスプレイパネルの駆動方法並びに駆動回路
JP2005134652A Pending JP2005266821A (ja) 1998-02-24 2005-05-02 プラズマディスプレイパネルの駆動方法

Family Applications After (1)

Application Number Title Priority Date Filing Date
JP2005134652A Pending JP2005266821A (ja) 1998-02-24 2005-05-02 プラズマディスプレイパネルの駆動方法

Country Status (4)

Country Link
US (1) US6340960B1 (ja)
EP (1) EP0938073A3 (ja)
JP (2) JPH11288251A (ja)
CN (1) CN1133146C (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005505786A (ja) * 2001-05-30 2005-02-24 コーニンクレッカ フィリップス エレクトロニクス エヌ ヴィ 表示パネルの駆動方法及び駆動装置
WO2007108111A1 (ja) * 2006-03-22 2007-09-27 Shinoda Plasma Corporation 3電極面放電型表示装置の駆動方法、およびその駆動方法により駆動させられる表示装置

Families Citing this family (29)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6407506B1 (en) * 1999-04-02 2002-06-18 Hitachi, Ltd. Display apparatus, display method and control-drive circuit for display apparatus
US7456808B1 (en) 1999-04-26 2008-11-25 Imaging Systems Technology Images on a display
US7911414B1 (en) 2000-01-19 2011-03-22 Imaging Systems Technology Method for addressing a plasma display panel
JP3560143B2 (ja) * 2000-02-28 2004-09-02 日本電気株式会社 プラズマディスプレイパネルの駆動方法及び駆動回路
JP3758930B2 (ja) * 2000-03-17 2006-03-22 三星エスディアイ株式会社 画像表示装置及びその駆動方法
US6492776B2 (en) 2000-04-20 2002-12-10 James C. Rutherford Method for driving a plasma display panel
JP4253422B2 (ja) * 2000-06-05 2009-04-15 パイオニア株式会社 プラズマディスプレイパネルの駆動方法
EP1172787A1 (en) * 2000-07-13 2002-01-16 Deutsche Thomson-Brandt Gmbh Gradation control of a matrix display
KR100346390B1 (ko) * 2000-09-21 2002-08-01 삼성에스디아이 주식회사 플라즈마 디스플레이 패널의 구동 방법
KR100421667B1 (ko) * 2001-03-07 2004-03-10 엘지전자 주식회사 플라즈마 디스플레이 패널의 구동방법 및 장치
JP4695770B2 (ja) * 2001-03-28 2011-06-08 パナソニック株式会社 プラズマディスプレイ装置
US6744674B1 (en) * 2003-03-13 2004-06-01 Advanced Micro Devices, Inc. Circuit for fast and accurate memory read operations
KR100477602B1 (ko) * 2002-04-22 2005-03-18 엘지전자 주식회사 플라즈마 디스플레이 패널의 구동방법
KR100917323B1 (ko) * 2002-10-30 2009-09-11 엘지디스플레이 주식회사 강유전성 액정표시장치와 그 구동방법
KR100490542B1 (ko) * 2002-11-26 2005-05-17 삼성에스디아이 주식회사 어드레스기간과 유지기간의 혼합 방식으로 동작하는패널구동방법 및 그 장치
KR100472515B1 (ko) * 2002-12-03 2005-03-10 삼성에스디아이 주식회사 어드레스기간과 유지기간의 혼합 방식으로 계조성을표현하는 패널구동방법 및 그 장치
JP4327097B2 (ja) * 2002-12-10 2009-09-09 オリオン ピーディーピー カンパニー リミテッド マルチスクリーン型プラズマディスプレイ装置
US8305301B1 (en) 2003-02-04 2012-11-06 Imaging Systems Technology Gamma correction
US8289233B1 (en) 2003-02-04 2012-10-16 Imaging Systems Technology Error diffusion
KR100542233B1 (ko) * 2003-10-16 2006-01-10 삼성에스디아이 주식회사 플라즈마 디스플레이 패널의 구동 방법 및 플라즈마 표시장치
KR100820632B1 (ko) * 2004-08-27 2008-04-10 엘지전자 주식회사 플라즈마 디스플레이 패널 구동 방법
KR100701947B1 (ko) 2005-01-13 2007-03-30 엘지전자 주식회사 플라즈마 디스플레이 패널
US20060181487A1 (en) * 2005-02-14 2006-08-17 Lg Electronics Inc. Plasma display apparatus and driving method thereof
JP2007017802A (ja) * 2005-07-08 2007-01-25 Toshiba Corp 画像データ処理装置
KR100670184B1 (ko) * 2005-07-18 2007-01-16 삼성에스디아이 주식회사 플라즈마 표시 장치 및 그 구동 방법
WO2007126937A2 (en) * 2006-03-28 2007-11-08 Stebbings David W System and method for the identification of motional media in players and recorders without internet access
US8248328B1 (en) 2007-05-10 2012-08-21 Imaging Systems Technology Plasma-shell PDP with artifact reduction
JP2011145531A (ja) * 2010-01-15 2011-07-28 Sony Corp 表示装置およびその駆動方法ならびに電子機器
KR102275709B1 (ko) 2015-03-13 2021-07-09 삼성전자주식회사 게이트 드라이버, 디스플레이 구동 회로 및 디스플레이 장치

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH01233492A (ja) 1988-03-15 1989-09-19 Fujitsu Ltd 平板型表示装置の駆動方法
JPH02291597A (ja) 1989-05-02 1990-12-03 Fujitsu Ltd ガス放電パネルの駆動方式
JP2898027B2 (ja) 1989-10-09 1999-05-31 株式会社日立製作所 表示装置及び表示装置の走査方法
JPH0418594A (ja) 1990-05-12 1992-01-22 Mitsubishi Electric Corp プラズマディスプレイ表示装置
JP2932686B2 (ja) * 1990-11-28 1999-08-09 日本電気株式会社 プラズマディスプレイパネルの駆動方法
JPH064039A (ja) 1992-06-19 1994-01-14 Fujitsu Ltd Ac型プラズマディスプレイパネル及びその駆動回路
JPH06282242A (ja) * 1993-03-25 1994-10-07 Pioneer Electron Corp ガス放電パネルの駆動方法
US5684499A (en) * 1993-11-29 1997-11-04 Nec Corporation Method of driving plasma display panel having improved operational margin
JPH07261700A (ja) 1994-03-25 1995-10-13 Matsushita Electron Corp 画像表示放電管駆動方法
JP2900834B2 (ja) 1995-04-28 1999-06-02 日本電気株式会社 プラズマディスプレイパネルの駆動方法
JPH0930054A (ja) 1995-07-18 1997-02-04 Fuji Xerox Co Ltd バーコード印刷装置
JP3233023B2 (ja) * 1996-06-18 2001-11-26 三菱電機株式会社 プラズマディスプレイ及びその駆動方法
JP3524323B2 (ja) * 1996-10-04 2004-05-10 パイオニア株式会社 プラズマディスプレイパネルの駆動装置
JPH10260655A (ja) 1997-03-19 1998-09-29 Matsushita Electric Ind Co Ltd Ac型プラズマディスプレイパネルの駆動方法
JPH1165486A (ja) 1997-08-18 1999-03-05 Nec Corp プラズマディスプレイパネルおよびその駆動方法

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005505786A (ja) * 2001-05-30 2005-02-24 コーニンクレッカ フィリップス エレクトロニクス エヌ ヴィ 表示パネルの駆動方法及び駆動装置
WO2007108111A1 (ja) * 2006-03-22 2007-09-27 Shinoda Plasma Corporation 3電極面放電型表示装置の駆動方法、およびその駆動方法により駆動させられる表示装置

Also Published As

Publication number Publication date
CN1233038A (zh) 1999-10-27
CN1133146C (zh) 2003-12-31
EP0938073A3 (en) 2000-08-02
JP2005266821A (ja) 2005-09-29
US6340960B1 (en) 2002-01-22
EP0938073A2 (en) 1999-08-25

Similar Documents

Publication Publication Date Title
JPH11288251A (ja) プラズマディスプレイパネルの駆動方法並びに駆動回路
CN1848217B (zh) 等离子显示设备及其驱动方法
US6373452B1 (en) Plasma display panel, method of driving same and plasma display apparatus
US6980179B2 (en) Display device and plasma display apparatus
US20020021264A1 (en) Driving method for plasma display panels
JP2002082650A (ja) プラズマディスプレイパネル及びその駆動方法
US7649509B2 (en) Plasma display device and driving method thereof
JPH11352941A (ja) 光変調器
KR100465547B1 (ko) 플라즈마 디스플레이패널의 구동방법 및 플라즈마디스플레이 장치
US20050068269A2 (en) Method and apparatus for driving panel by performing mixed address method
JP2007114785A (ja) プラズマディスプレイ装置の駆動方法
GB2327798A (en) Display device using time division grey scale display method
US6600463B2 (en) Method of driving a plasma display panel
US20020126069A1 (en) AC surface discharge plasma display panel and method for driving the same
JPH09305142A (ja) ディスプレイ装置
US20050280606A1 (en) Method and apparatus of driving a plasma display panel
JP4186273B2 (ja) プラズマ表示装置及びその駆動方法
JP2000200064A (ja) プラズマディスプレイ装置及びプラズマディスプレイパネル用駆動装置
JP2001236037A (ja) プラズマディスプレイパネルの駆動方法
JPH05216433A (ja) プラズマディスプレイパネルの駆動方法
KR19990008956A (ko) 피디피의 구동방법
KR100272280B1 (ko) 플라즈마 디스플레이 패널의 구동 장치
KR100826191B1 (ko) 평판 디스플레이의 고해상도 인터레이스 스캔 방법 및 그평판 디스플레이 장치
KR20020029490A (ko) 플라즈마 표시패널의 구동방법
US20010011973A1 (en) Method and apparatus for driving plasma display panel

Legal Events

Date Code Title Description
A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20010514

A601 Written request for extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A601

Effective date: 20050131

A602 Written permission of extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A602

Effective date: 20050203

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20050502