KR100701947B1 - 플라즈마 디스플레이 패널 - Google Patents

플라즈마 디스플레이 패널 Download PDF

Info

Publication number
KR100701947B1
KR100701947B1 KR1020050003472A KR20050003472A KR100701947B1 KR 100701947 B1 KR100701947 B1 KR 100701947B1 KR 1020050003472 A KR1020050003472 A KR 1020050003472A KR 20050003472 A KR20050003472 A KR 20050003472A KR 100701947 B1 KR100701947 B1 KR 100701947B1
Authority
KR
South Korea
Prior art keywords
block
panel
electrode
electrodes
blocks
Prior art date
Application number
KR1020050003472A
Other languages
English (en)
Other versions
KR20060082751A (ko
Inventor
오재영
Original Assignee
엘지전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지전자 주식회사 filed Critical 엘지전자 주식회사
Priority to KR1020050003472A priority Critical patent/KR100701947B1/ko
Priority to JP2006003806A priority patent/JP2006195465A/ja
Priority to EP06250143A priority patent/EP1696461B1/en
Priority to US11/330,389 priority patent/US7859485B2/en
Priority to CNB2006100054952A priority patent/CN100565764C/zh
Publication of KR20060082751A publication Critical patent/KR20060082751A/ko
Application granted granted Critical
Publication of KR100701947B1 publication Critical patent/KR100701947B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/22Electrodes, e.g. special shape, material or configuration
    • H01J11/26Address electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/296Driving circuits for producing the waveforms applied to the driving electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/10AC-PDPs with at least one main electrode being out of contact with the plasma
    • H01J11/12AC-PDPs with at least one main electrode being out of contact with the plasma with main electrodes provided on both sides of the discharge space
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0439Pixel structures
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/04Partial updating of the display screen
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0223Compensation for problems related to R-C delay and attenuation in electrodes of matrix panels, e.g. in gate electrodes or on-substrate video signal electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0252Improving the response speed

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Plasma & Fusion (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Materials Engineering (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Gas-Filled Discharge Tubes (AREA)
  • Control Of Gas Discharge Display Tubes (AREA)

Abstract

본 발명은 고속구동 및 고른 구동신호전압의 공급이 가능한 플라즈마 디스플레이 패널에 관한 것이다.
본 발명에 따른 플라즈마 디스플레이 패널은 표시면측의 기판에 형성된 한 쌍의 평행한 표시 전극이 복수 배치되고, 배면측의 기판에 상기 표시 전극과 교차하는 방향으로 어드레스 전극이 복수 배치되고, 상기 배면측의 기판에 방전 공간을 분할 및 규정하는 격벽이 형성되고, 상기 격벽 사이에 형광체가 형성되는 3전극 면방전형 플라즈마 디스플레이 패널에 있어서, 상기 어드레스 전극은 다수의 블럭으로 분할된다.

Description

플라즈마 디스플레이 패널{Plasma Display Panel}
도 1은 일반적인 플라즈마 디스플레이 패널의 전극 배치를 나타낸 도면.
도 2는 PDP의 구동방법을 나타낸 도면.
도 3은 본 발명에 따른 PDP를 나타낸 도면.
도 4는 도 3의 A 부분을 확대하여 나타낸 도면.
도 5는 도 4의 패널에 형성되는 방전셀을 보다 자세하게 나타낸 도면.
도 6은 중부 블럭에 형성되는 방전셀을 나타낸 도면.
도 7은 도 3의 패널을 제조하기 위한 공정을 간략하게 나타낸 도면.
도 8은 본 발명에 따른 플라즈마 디스플레이 패널의 다른 실시예를 간략하게 나타낸 도면.
<도면의 주요 부분에 대한 부호의 설명>
1, 24 : 방전셀 2, 4 : 데이터 구동부
3, 13, 64 : 스캔 및 서스테인 구동부
5, 11, 61 : 제 2 데이터 구동부 6 : 방전셀라인
7, 14, 70 : 패널 10, 60 : 제 1 데이터 구동부
12, 62 : 제 3 데이터 구동부 17 : 신호라인
18 : 링크 19 : 패드
20, 65 : 콘텍전극 21 : 표시영역
22 : 비표시영역 40 : 상부기판
42 : 투명전극 43 : 금속버스전극
44 : 상부유전체층 46 : 보호막
48 : 하부기판 52 : 하부유전체층
54 : 격벽 56 : 형광체층
58 : 절연체층 63 : 제 4 데이터 구동부
본 발명은 플라즈마 디스플레이 패널에 관한 것으로, 특히 고속구동 및 고른 구동신호전압의 공급이 가능한 플라즈마 디스플레이 패널에 관한 것이다.
최근까지도 주류를 이루고 있는 음극선관(Cathod Ray Tube : CRT) 또는 브라운관은 무게와 부피가 크다는 단점 때문에, 이러한 음극선관의 한계를 극복할 수 있는 많은 종류의 평판 표시 장치(Flat Panel Display : FPD)가 개발되고 있다.
이러한 평판 표시 장치에는 액정 표시장치(Liquid Crystal Display : LCD), 플라즈마 디스플레이 패널(Plasma Display Panel : 이하 "PDP"라 함), 전계 방출 표시장치(Field Emission Display : FED), 일렉트로 루미네센스(Elcctro Luminescence : EL) 등이 있다.
이와같은 표시 장치 중 대형 패널의 제작이 용이한 PDP가 주목받고 있다. PDP는 He+Xe, Ne+Xe, He+Ne+Xe 가스의 방전시 발생하는 147nm의 자외선에 의해 형광체를 발광시킴으로서 문자 또는 그래픽을 포함한 화상 및 동영상을 표시하게 된다. 이러한 PDP는 비디오 데이터에 따라 화소들 각각의 방전 기간을 조절함으로써 화상을 표시하며, 최근의 기술 개발에 힘입어 크게 향상된 화질을 제공한다.
특히, 3전극 교류 면방전형 PDP는 방전시 유전체층을 이용하여 벽전하를 축적함으로 인해 방전에 필요한 전압을 낮추게 되며, 플라즈마의 스퍼터링(Sputtering)으로부터 전극들을 보호하기 때문에 저전압 구동과 장수명의 장점을 지닌다.
도 1은 일반적인 플라즈마 디스플레이 패널의 전극 배치를 나타낸 도면이다.
도 1은 방전셀(1)을 포함하는 PDP의 전체적인 전극 배치 구조를 도시한 것이다. 도 1에서 방전셀(1)은 스캔전극 라인들(Y1 내지 Ym), 서스테인 전극 라인들(Z1 내지 Zm) 및 어드레스 전극 라인들(또는 데이터 전극 라인들, X1 내지 Xn)의 교차 지점마다 구성됨을 알 수 있다.
스캔전극 라인들(Y1 내지 Ym)은 스캔 펄스와 서스테인 펄스를 공급하여 방전셀들(1)이 라인 단위로 스캔되도록 함과 아울러 방전셀들(1)에서 방전이 유지되도록 한다.
서스테인전극 라인들(Z1 내지 Zm)은 공통적으로 서스테인 펄스를 공급하여 스캔전극 라인들(Y1 내지 Ym)과 함께 방전셀들(1)에서 방전이 유지되게 한다. 어드레스 전극라인들(X1 내지 Xn)은 스캔 펄스와 동기되는 데이터 펄스를 라인 단위로 공급하여 데이터 펄스의 논리값에 따라 방전이 유지될 방전셀들(1)이 선택되게 한다.
이러한 전극들의 주위에는 각 전극라인들(X, Y, Z)에 구동신호를 공급하기 위한 구동부가 위치한다. 통상 이러한 구동부는 패널의 배면에 위치하는 인쇄회로기판(미도시)에 설치되고, 이 구동부로부터 플렉서블 프린티드 케이블(Flexible Print Cable : 이하 "FPC"라 함) 또는 플랫 플렉서블 케이블(Flat Flexible Cable : FFC)등에 의해 패널의 일측에 형성된 전극들의 패드들과 접속된다. 또한, 이러한 FPC 또는 FFC는 구동부 중 일부 구동 드라이브 집적회로(Driver Integated Circuit : DIC)가 케이블 상에 형성된 칩 온 필름(Chip On Film : COF) 방식으로 제공되어, 구동부로부터의 구동 신호를 패널의 전극들에 공급한다.
도 2는 PDP의 구동방법을 나타낸 도면으로 도 2a는 싱글 스캔 방식을, 도 2b는 듀얼 스캔 방식의 일례를 나타낸 도면이다.
도 2a와 같이 싱글 스캔 방식에서는 제일 첫 라인으로부터 시작해서 제일 끝 라인까지 순차적으로 라인을 선택함과 동시에, 선택된 라인의 방전셀(1) 중 방전을 발생시킬 셀을 선택한다. 즉, 패널(7)의 좌측 상단으로부터 스캔을 시작한다고 하면, 스캔구동부(3)로부터 제 1 스캔라인(Y1)에 공급되는 스캔신호와 데이터 구동부(2)로부터 어드레스 라인들(X1 내지 Xn)에 공급되는 데이터신호에 의해 제 1 방전셀 라인(6)의 방전셀(1)들에 데이터가 공급된다.
이어서, 스캔구동부(3)로부터 제 2 스캔라인(Y2)에 공급되는 스캔신호와 어드레스 라인들(X)에 공급되는 데이터신호에 의해 제 2 방전셀 라인의 방전셀들에 데이터가 공급된다.
이와 같은 방법에 의해 한 수직기간 내에 제 1 방전셀라인(6)으로부터 제 n 방전셀 라인까지 순차적으로 선택되고, 선택된 라인들에 데이터가 공급된다.
듀얼 스캔방식은 도 2b와 같이 화면의 중앙을 기준으로 통상 2분할하여 스캔을 진행한다. 우선 제 1 스캔라인(Y1)으로부터 제 m/2 스캔라인(Ym/2)까지는 제 1 데이터 구동부(4)로부터의 신호에 의해 스캔을 진행한다. 또한, 제 (m/2)+1 스캔라인(Y(m/2)+1)으로부터 제 m 스캔라인(Ym)까지는 제 2 데이터 구동부(5)로부터의 신호에 의해 스캔을 진행한다. 즉, 패널(7)을 2분할하여 서로 다른 동기되는 서로 다른 데이터 구동부(4, 5)에 의해 데이터가 동시에 상하부분에서 공급되고, 한번에 두 방전셀라인(6)이 선택되어 각각 제 1 및 제 2 데이터 구동부(4, 5)로부터의 데이터를 방전셀에 공급하게 된다. 이 듀얼 스캔 방식은 하나의 방전셀라인(6)이 방전을 위해 할당받는 시간이 싱글스캔 방식에 비해 두배 가까이 되기 때문에, 서스테인 기간을 늘력 표시품질을 높일 수 있는 장점이 있다.
한편, 패널(7)에 형성된 전극라인(X, Y, Z)의 높은 저항값 때문에 전압강하가 심해진다. 만약, 싱글스캔 방식으로 대화면화된 PDP를 구동할 경우, 전압강하를 고려함으로 인해 구동부(2)와 가까운 곳의 방전셀에는 상대적으로 고전압 구동신호가 공급되고, 구동부(2)와 먼 곳의 방전셀에는 전압강하로 인해 상대적으로 저전압 구동신호가 공급된다. 이로인해, 고전압 구동신호 공급을 위한 구동회로의 고전압에 대한 내성이 필요하며, 말단의 방전셀에 적절한 구동신호를 공급하기 위한 별도의 수단을 필요로하는 문제점이 있다.
이를 해결하기 위해 도 2b와 같이 듀얼 스캔 방식을 사용하고 있지만, PDP의 패널(7) 크기가 더욱더 커짐에 따라 싱글 스캔에서의 문제점이 그대로 적용되고 있다. 듀얼 스캔도, 데이터 구동부(4, 5)가 패널의 상단과 하단에 위치하기 때문에 화면이 커지면 중앙 부분에는 전압강하가 발생하여 상단 또는 하단과 중앙부분의 신호전압의 크기가 달라진다. 또한, 동일한 크기의 패널(7)을 싱글 스캔 방식과 듀얼 스캔 방식으로 각각 구동할 경우, 한 수직기간 동안에 듀얼 스캔 방식이 방전에 할애된 시간을 두배로 할 수는 있다. 하지만, PDP의 패널(7) 크기가 커지거나 해상도가 높아짐에 따라, 구동시 구동회로와 방전셀 즉, 구동회로와 전극라인간의 응답속도가 느려지고, 방전에 할애된 시간이 점차로 감소하는 문제점이 있다.
따라서, 본 발명의 목적은 고속구동 및 고른 구동신호전압의 공급이 가능한 플라즈마 디스플레이 패널을 제공하는 것이다.
상기 목적을 달성하기 위하여 본 발명에 따른 플라즈마 디스플레이 패널은 표시면측의 기판에 형성된 한 쌍의 평행한 표시 전극이 복수 배치되고, 배면측의 기판에 상기 표시 전극과 교차하는 방향으로 어드레스 전극이 복수 배치되고, 상기 배면측의 기판에 방전 공간을 분할 및 규정하는 격벽이 형성되고, 상기 격벽 사이에 형광체가 형성되는 3전극 면방전형 플라즈마 디스플레이 패널에 있어서, 상기 어드레스 전극은 다수의 블럭으로 분할되고, 상기 다수의 블럭에 구동신호를 공급하는 다수의 데이터 구동부와, 상기 다수의 블럭 중 상기 패널의 중앙부에 위치하는 블럭의 어드레스 전극과 해당 데이터 구동부를 연결하는 콘텍전극을 포함한다.
상기 블럭은 상기 패널의 상부에 형성되는 제 1 블럭과, 상기 패널의 하부에 형성되는 제 2 블럭과, 상기 제 1 및 제 2 블럭의 사이에 형성되는 제 3 블럭을 구비한다.
상기 블럭은 상기 제 2 블럭과 상기 제 3 블럭의 사이에 제 4 블럭을 더 구비한다.
상기 제 1 내지 제 3 블럭 각각에 구동신호를 공급하는 제 1 내지 제 3 데이터 구동부를 구비한다.
상기 제 4 블럭에 구동신호를 공급하는 제 4 데이터 구동부를 더 구비한다.
상기 콘텍전극은 상기 패널의 상부 또는 하부 블럭의 어드레스 전극과 상기 배면측 기판 사이에 형성된다.
삭제
상기 콘텍전극과 상기 블럭의 어드레스전극을 절연하기 위한 절연층을 구비한다.
상기 어드레스 전극을 덮도록 형성되는 유전체층을 더 구비한다.
상기 목적외에 본 발명의 다른 목적 및 특징들은 첨부도면을 참조한 실시예에 대한 설명을 통해 드러나게 될 것이다.
삭제
이하, 도 3 내지 도 8을 참조하여 본 발명의 실시예에 대해 상세히 설명하기로 한다.
도 3은 본 발명에 따른 PDP를 나타낸 도면이다.
도 3을 참조하면, 본 발명에 따른 PDP는 도 3과 같이 패널(14)을 상, 중, 하 블럭(14a, 14b, 14c)로 나누어 구동한다. 이를 위해, 상부 블럭(14a)에 데이터를 공급하는 제 1 데이터 구동부(10), 중부 블럭(14b)에 데이터를 공급하는 제 2 데이터 구동부(11) 및 하부 블럭(14c)에 데이터를 공급하는 제 3 데이터 구동부(12)를 구비한다. 또한, 스캔신호 및 서스테인 신호를 공급하기 위한 스캔 및 서스테인 구동부(13)를 구비한다.
패널(14)은 상, 중, 하부 블럭(14a, 14b, 14c)로 구분되며, 제 1 내지 제 3 어드레스 전극(X1, X2, X3)이 형성된 하부기판과, 스캔전극(Y) 및 서스테인 전극(Z)이 어드레스 전극들(X1 내지 X3)와 교차하다록 형성된 상부기판을 구비한다.
제 1 어드레스 전극(X11 내지 X1n)은 패널(14)의 상부 블럭(또는 제 1 블럭, 14a)에 형성되어, 마찬가지로 상부기판의 상부블럭에 형성되는 제 1 내지 제 m/3 스캔전극(Y1 내지 Ym/3) 및 제 1 내지 제 m/3 서스테인 전극(Z1 내지 Zm/3)과의 방전에 의해 상부 블럭(14a)의 방전셀을 선택한다.
마찬가지로 제 2 어드레스 전극(X21 내지 X2n)은 패널(14)의 중부 블럭(또는 제 2 블럭, 14b)에 형성되어, 상부기판의 중부블럭에 형성되는 제 (m/3)+1 내지 제 2m/3 스캔 전극(Y(m/3)+1 내지 Y2m/3) 및 서스테인 전극(Z(m/3)+1 내지 Z2m/3)과의 방전에 의해 중부 블럭(14b)의 방전셀을 선택한다.
제 3 어드레스 전극(X31 내지 X3n)은 패널(14)의 하부 블럭(또는 제 3 블럭, 14c)에 형성되어, 상부기판의 하부블럭에 형성되는 제 (2m/3)+1 내지 제 m 스캔전극(Y(2m/3)+1 내지 Ym) 및 제 (2m/3)+1 내지 제 m 서스테인전극(Z(2m/3)+1 내지 Zm)과의 방전에 의해 하부 블럭(14c)의 방전셀을 선택한다.
제 1 데이터 구동부(10)는 제 1 어드레스전극들(X11 내지 X1n)에, 제 2 데이터 구동부(11)는 제 2 어드레스전극들(X21 내지 X2n)에, 제 3 데이터 구동부(12)는 제 3 어드레스전극들(X31 내지 X3n)에 데이터를 공급한다.
스캔 및 서스테인 구동부(13)는 스캔전극들(Y) 및 서스테인전극들(Z)에 스캔 신호 및 서스테인 신호를 공급한다. 이를 위해 스캔 및 서스테인 구동부(13)는 스캔 신호를 공급하는 스캔 구동부와 서스테인 신호를 공급하는 서스테인 구동부를 구비한다.
또한, 패널(14)은 방전셀에 의해 화상을 표시하는 표시영역과 표시영역의 주변에 형성되는 비표시영역을 구비한다. 이 비표시영역에는 각 구동부로부터의 신호라인이 접속되는 패드와, 이 패드와 전극들을 연결하기 위한 링크가 형성된다.
도 3과 같이 본 발명은 제 1 내지 제 3 데이터 구동부(10 내지 12)와 3부분으로 나뉘어지는 패널(14)에 의해 한 수평기간에 동시에 세개의 방전셀 라인에 형성된 방전셀에 데이터를 공급하게 된다. 이를 통해, 고속구동이 가능해지며 짧아진 신호전달 거리에 의해 전압강하가 적어진다.
도 4는 도 3의 A 부분을 확대하여 나타낸 도면이다.
도 4와 같이, 패널(14)에는 방전셀(24)이 형성되어 구동신호에 의해 화상을 표시하는 표시영역(21)과, 표시영역(21)의 주변에 형성되는 비표시영역(22)을 가진다.
비표시영역(22)에는 각 구동부(10, 11, 12)로부터의 신호라인(17)과 접속되는 패드(19)들과, 이 패드(19)들과 표시영역(21) 상의 전극을 연결하기 위한 링크(18)들이 형성된다.
특히, 상부 블럭(14a) 및 하부 블럭(14b)에는 중부 블럭(14c)에 형성되는 제 2 어드레스 전극(X2)에 제 2 데이터 구동부(11)로부터의 구동신호를 제공하기 위한 콘텍전극(20)이 형성된다. 이 콘텍전극(20)은 상부 블럭(14a) 및 하부 블럭(14c)에 형성되는 제 1 어드레스전극(X1) 및 제 3 어드레스전극(X3)의 하부 층에 형성된다. 이에 대해서는 도 5를 참조하여 상세히 설명하기로 한다.
도 5는 도 4의 패널에 형성되는 방전셀을 보다 자세하게 나타낸 도면이다.
도 5를 참조하면, 상부 및 하부 블럭(14a, 14c)에 형성되는 방전셀은 상부기판(40) 상에 형성되어진 스캔전극(Y) 및 서스테인전극(Z)과, 하부기판(48) 상에 형성된 어드레스전극(X)과 콘텍전극(20)을 구비한다. 스캔전극(Y)과 서스테인전극(Z) 각각은 투명전극(42Y, 42Z)과, 투명전극(42Y, 42Z)의 선폭보다 작은 선폭을 가지며 투명전극의 일측 가장자리에 형성되는 금속버스전극(43Y, 43Z)을 포함한다.
투명전극(42Y, 42Z)은 통상 인듐 틴 옥사이드(Indium Tin Oxide : ITO), 인듐 징크 옥사이드(Indium Zinc Oxide : IZO), 인듐 틴 징크 옥사이드(Indium Tin Zinc Oxide : ITZO)등의 금속으로 상부기판(40) 상에 형성된다. 금속버스전극(43Y, 43Z)은 통상 크롬(Cr) 등의 금속으로 투명전극(42Y, 42Z) 상에 형성되어 저 항이 높은 투명전극(42Y, 42Z)에 의한 전압강하를 줄이는 역할을 한다. 스캔전극(Y)과 서스테인 전극(Z)이 나란하게 형성된 상부기판(40)에는 상부 유전체층(44)과 보호막(46)이 적층된다.
보호막(46)은 플라즈마 방전시 발생된 스퍼터링에 의한 상부 유전체층(44)의 손상을 방지함과 아울러 2차 전자의 방출 효율을 높이게 된다. 보호막(46)으로는 통산 산화마그네슘(MgO)이 이용된다.
하부기판(48) 상에는 콘텍전극(20)이 형성되고 이 콘텍전극을 덮도록 절연체층(58)이 형성된다. 절연체층(58) 상에는 어드레스전극(X), 하부 유전체층(52)및 격벽(54)이 형성되며, 하부 유전체층(52)과 격벽(54) 표면에는 형광체층(56)이 도포된다. 어드레스전극(X)은 스캔전극(Y) 및 서스테인 전극(Z)과 교차되는 방향으로 형성된다.
상부 유전체층(44)과 하부 유전체층(52)에는 방전으로 형성된 벽전하들이 축적된다. 이러한, 유전체층(44, 52)과 보호막(46)은 외부에서 인가되는 방전 전압을 낮출수 있게 한다.
절연체층(58)은 절연체층(58)의 상부에 형성되는 유전체층(52) 및 제 1 또는 제 3 어드레스전극(X1, X3)과 콘텍전극(20)을 절연한다. 이 절연체층(58)과 컨텍전극에 의해 상부 및 하부 블럭(14a, 14c)를 통해 콘텍전극(20)이 중부블럭(14b)의 제 2 어드레스 전극(X2)과 접속될 수 있게 된다.
격벽(54)은 상하부 기판(40, 48)과 함께 방전 공간을 마련한다. 그리고, 격벽(54)은 어드레스 전극(X)과 나란하게 형성되어 가스 방전에 의해 생성된 자외선 및 가시광선이 이 인접한 방전셀에 누설되는 것을 방지한다. 상/하부기판(40, 48)과 격벽(54) 사이에 마련된 방전공간에는 가스 방전을 위한 He, Ne, Ar, Xe, Kr 등의 불활성 가스, 이들이 조합된 방전가스(또는 혼합가스), 또는 방전에 의해 자외선을 발생시킬 수 있는 엑시머(Excimer) 가스가 충진된다.
형광체층(56)은 플라즈마 방전시 발생된 자외선에 의해 여기되어 적색(R), 녹색(G) 또는 청색(B) 중 어느 하나의 가시광선을 발생하게 된다.
도 6은 중부 블럭에 형성되는 방전셀을 나타낸 도면이다.
중부 블럭에 형성되는 방전셀(24)은 유전체층(52)의 하부에 형성되는 콘텍전극(20)과 절연체층(58)이 없기 때문에 도 5와 같은 구성을 가진다. 도 6의 중부 블럭에 형성되는 방전셀(24)은 콘텍전극(20)과 절연체층(58)이 없는 것을 제외하고 도 5의 방전셀(24)과 동일한 특징을 지니므로 이에 대한 상세한 설명은 생략하기로 한다.
도 7은 도 3의 패널을 제조하기 위한 공정을 간략하게 나타낸 도면이다.
도 7을 참조하면, 도 7a와 같이 패널(14)의 상부 및 하부 블럭(14a, 14c)에 콘텍전극(20)이 형성됨과 아울러, 중부 블럭(14b)에 제 2 어드레스 전극(X2)이 형성된다.
콘텍전극(20)과 제 2 데이터 전극(X2)이 형성되면, 도 7b와 같이 다시 상부 및 하부 블럭(14a, 14c)에 절연체층(58)이 형성되고, 이 절연체층 상에 다시 제 1 및 제 3 어드레스 전극(X1, X3)이 형성된다.
제 1 및 제 3 어드레스 전극(X1, X3)가 형성되면, 도 7c와 같이 제 1 내지 제 3 어드레스 전극(X1 내지 X3) 상에 하부 유전체층(52)이 형성된다.
하부 유전체층(52)이 형성되면, 이 하부 유전체층(52) 상에 격벽(54) 및 형광체층(56)이 순차적으로 형성되어 배면 패널이 완성된다.
도 8은 본 발명에 따른 플라즈마 디스플레이 패널의 다른 실시예를 간략하게 나타낸 도면이다.
도 8을 참조하면, 본 발명의 다른 실시예에 따른 플라즈마 디스플레이 패널은 제 1 내지 제 4 데이터 구동부(60 내지 63), 스캔 및 서스테인 구동부(64), 4개의 블럭으로 나뉘어진 패널(70), 제 1 내지 제 4 어드레스 전극(X11 내지 X4m), 서스테인 전극(Z), 스캔전극(Y) 및 콘텍전극(70)을 구비한다.
도 8의 다른 실시예는 패널(70)을 네 개의 블럭(70a, 70b, 70c, 70d)로 구분하고, 각각의 블럭(70a, 70b, 70c, 70d)에 제 1 내지 제 4 어드레스 전극(X11 내지 X4m)을 각가 형성한다. 또한, 이들 제 1 내지 제 4 어드레스 전극(X11 내지 X4m)에 구동신호를 공급하기 위한, 제 1 내지 제 4 데이터 구동부(61 내지 63)을 배치한다.
아울러, 패널(70)의 중간부분에 형성되는 제 2 및 제 3 블럭(70b, 70c)의 제 2 및 제 3 어드레스 전극(X21 내지 X3m)과 제 2 및 제 3 데이터 구동부(61, 62)를 연결하기 위한 제 1 콘텍전극(65a) 및 제 2 콘텍전극(65b)를 제 1 블럭(70a) 및 제 4 블럭(70d)에 형성한다.
도 8의 다른 실시예는 본 발명의 기술적 사상에 의해 다양한 변경이 가능함을 보여주는 일례로, 이외의 각부 구성 및 동작은 도 3의 실시예에서 설명한 구성 과 동일하므로 상세한 설명은 생략하기로 한다. 이외에도, 패널(70)을 구분하는 수와 방법 등에 의해 다양한 구성이 가능함을 밝혀둔다.
또한, 본 발명의 플라즈마 디스플레이 패널에서는 콘텍전극과 접속되는 데이터 구동부는 콘텍전극의 전압강하를 감안하여 상승된 구동전압을 공급함으로서 패널에 형성된 전극들에 의한 구동전압의 전압강하를 보상하는 것이 가능하다.
이상 설명한 바와 같이, 본 발명에 따른 플라즈마 디스플레이 패널은 패널을 다수의 블럭으로 나누고, 각각의 블럭에 구분되는 어드레스 전극을 형성한다. 또한, 본 발명의 플라즈마 디스플레이 패널은 각 블럭의 어드레스 전극에 대응하는 데이터 구동부를 배치하여, 각각의 어드레스 전극에 구동신호를 공급한다. 아울러, 본 발명의 플라즈마 디스플레이 패널은 패널의 중앙부분에 형성된 어드레스 전극에 구동신호를 전달하기 위하여, 인접한 블럭의 하부를 통과하는 콘텍전극을 별도로 형성한다.
이에 따라, 본 발명의 플라즈마 디스플레이 패널은 다수의 구동부와 분할된 패널에 의해, 한 수직 기간에 동시에 구분된 다수의 블럭을 구동한다. 이에 따라 본 발명의 플라즈마 디스플레이 패널에는 대화면 플라즈마 디스플레이 패널에서도 고속으로 구동이 가능하며, 각 방전셀에 할당되는 방전기간을 싱글 또는 듀얼 스캔시보다 길게하여 표시 품질을 유지하는 것이 가능하다. 아울러, 본 발명에 따른 플라즈마 디스플레이는 보다 큰 화면크기의 패널에서도 적정크기의 블럭 수를 증가 하고 이에 따른 구동부를 제공하면되므로, 패널의 크기 확장시에도 적용이 가능하다.
이상 설명한 내용을 통해 당업자라면 본 발명의 기술사상을 일탈하지 아니하는 범위에서 다양한 변경 및 수정이 가능함을 알 수 있을 것이다. 따라서, 본 발명의 기술적 범위는 명세서에 기재된 발명의 상세한 설명에 한정되는 것이 아니라, 특허 청구의 범위에 의해 정해져야만 할 것이다.

Claims (10)

  1. 표시면측의 기판에 형성된 한 쌍의 평행한 표시 전극이 복수 배치되고, 배면측의 기판에 상기 표시 전극과 교차하는 방향으로 어드레스 전극이 복수 배치되고, 상기 배면측의 기판에 방전 공간을 분할 및 규정하는 격벽이 형성되고, 상기 격벽 사이에 형광체가 형성되는 3전극 면방전형 플라즈마 디스플레이 패널에 있어서,
    상기 어드레스 전극은 다수의 블럭으로 분할되고,
    상기 다수의 블럭에 구동신호를 공급하는 다수의 데이터 구동부와;
    상기 다수의 블럭 중 상기 패널의 중앙부에 위치하는 블럭의 어드레스 전극과 해당 데이터 구동부를 연결하는 콘텍전극을 포함하는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  2. 제 1 항에 있어서,
    상기 블럭은
    상기 패널의 상부에 형성되는 제 1 블럭과,
    상기 패널의 하부에 형성되는 제 2 블럭과,
    상기 제 1 및 제 2 블럭의 사이에 형성되는 제 3 블럭을 구비하는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  3. 제 2 항에 있어서,
    상기 블럭은
    상기 제 2 블럭과 상기 제 3 블럭의 사이에 제 4 블럭을 더 구비하는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  4. 제 2 항에 있어서,
    상기 제 1 내지 제 3 블럭 각각에 구동신호를 공급하는 제 1 내지 제 3 데이터 구동부를 구비하는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  5. 제 3 항에 있어서,
    상기 제 4 블럭에 구동신호를 공급하는 제 4 데이터 구동부를 더 구비하는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  6. 삭제
  7. 제 1 항에 있어서,
    상기 콘텍전극은 상기 패널의 상부 또는 하부 블럭의 어드레스 전극과 상기 배면측 기판 사이에 형성되는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  8. 제 7 항에 있어서,
    상기 콘텍전극과 상기 상부 또는 하부 블럭의 어드레스전극을 절연하기 위한 절연층을 구비하는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  9. 제 1 항에 있어서,
    상기 어드레스 전극을 덮도록 형성되는 유전체층을 더 구비하는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  10. 삭제
KR1020050003472A 2005-01-13 2005-01-13 플라즈마 디스플레이 패널 KR100701947B1 (ko)

Priority Applications (5)

Application Number Priority Date Filing Date Title
KR1020050003472A KR100701947B1 (ko) 2005-01-13 2005-01-13 플라즈마 디스플레이 패널
JP2006003806A JP2006195465A (ja) 2005-01-13 2006-01-11 プラズマディスプレイパネル
EP06250143A EP1696461B1 (en) 2005-01-13 2006-01-12 Plasma display panel
US11/330,389 US7859485B2 (en) 2005-01-13 2006-01-12 Plasma display panel
CNB2006100054952A CN100565764C (zh) 2005-01-13 2006-01-13 等离子显示面板

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020050003472A KR100701947B1 (ko) 2005-01-13 2005-01-13 플라즈마 디스플레이 패널

Publications (2)

Publication Number Publication Date
KR20060082751A KR20060082751A (ko) 2006-07-19
KR100701947B1 true KR100701947B1 (ko) 2007-03-30

Family

ID=36652596

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020050003472A KR100701947B1 (ko) 2005-01-13 2005-01-13 플라즈마 디스플레이 패널

Country Status (5)

Country Link
US (1) US7859485B2 (ko)
EP (1) EP1696461B1 (ko)
JP (1) JP2006195465A (ko)
KR (1) KR100701947B1 (ko)
CN (1) CN100565764C (ko)

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20040000578A (ko) * 2002-06-21 2004-01-07 엘지전자 주식회사 플라즈마 디스플레이 패널의 구동장치 및 방법

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5754329A (en) * 1992-12-22 1998-05-19 Monsanto Company Electrochromic display laminates
JP2907167B2 (ja) * 1996-12-19 1999-06-21 日本電気株式会社 カラープラズマディスプレイパネル
JP2950270B2 (ja) 1997-01-10 1999-09-20 日本電気株式会社 交流放電メモリ型プラズマディスプレイパネルの駆動方法
JPH10321145A (ja) * 1997-03-19 1998-12-04 Sony Corp 表示装置
JPH11306996A (ja) * 1998-02-23 1999-11-05 Mitsubishi Electric Corp 面放電型プラズマディスプレイ装置、面放電型プラズマディスプレイパネル及び面放電型プラズマディスプレイパネル用基板
US6340960B1 (en) * 1998-02-24 2002-01-22 Lg Electronics Inc. Circuit and method for driving plasma display panel
KR100666317B1 (ko) * 1999-12-15 2007-01-09 삼성전자주식회사 구동 신호 인가시점 결정모듈, 이를 포함한 액정표시패널어셈블리 및 액정표시패널 어셈블리의 구동 방법
JP2001272948A (ja) 2000-03-23 2001-10-05 Nec Corp プラズマディスプレイパネルの駆動方法およびプラズマディスプレイ装置
KR100404203B1 (ko) * 2001-08-21 2003-11-03 엘지전자 주식회사 트리플 스캔 구조의 유기 el 소자
WO2003023745A1 (fr) * 2001-09-07 2003-03-20 Matsushita Electric Industrial Co., Ltd. Appareil d'affichage et son procede de fabrication
JP2003257321A (ja) * 2002-03-06 2003-09-12 Pioneer Electronic Corp プラズマディスプレイパネル
KR100493623B1 (ko) * 2003-06-13 2005-06-10 엘지전자 주식회사 플라즈마 디스플레이 패널의 구동장치

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20040000578A (ko) * 2002-06-21 2004-01-07 엘지전자 주식회사 플라즈마 디스플레이 패널의 구동장치 및 방법

Also Published As

Publication number Publication date
CN1805101A (zh) 2006-07-19
US20060152132A1 (en) 2006-07-13
US7859485B2 (en) 2010-12-28
JP2006195465A (ja) 2006-07-27
CN100565764C (zh) 2009-12-02
EP1696461B1 (en) 2013-03-13
KR20060082751A (ko) 2006-07-19
EP1696461A1 (en) 2006-08-30

Similar Documents

Publication Publication Date Title
JP3470629B2 (ja) 面放電型プラズマディスプレイパネル
JPH11272232A (ja) プラズマディスプレイパネル及びそれを利用した装置
KR20060088670A (ko) 플라즈마 디스플레이 패널
KR100701947B1 (ko) 플라즈마 디스플레이 패널
US7768476B2 (en) Plasma display apparatus and driving method thereof
KR20070059943A (ko) 플라즈마 디스플레이 장치
KR100499761B1 (ko) 플라즈마 디스플레이 패널과 그 구동 방법
KR20020050817A (ko) 플라즈마 디스플레이 패널
KR100505984B1 (ko) 플라즈마 디스플레이 패널
US20080079363A1 (en) Plasma display panel and method of manufacturing the same
KR100516640B1 (ko) 플라즈마 디스플레이 패널 구동방법
KR100327359B1 (ko) 플라즈마 디스플레이 패널의 구조
JPWO2007108119A1 (ja) 3電極面放電型表示装置
JP2005050675A (ja) プラズマ表示装置及びプラズマディスプレイパネルの駆動方法
KR100482339B1 (ko) 플라즈마 디스플레이 패널의 구동방법
US7999761B2 (en) Plasma display apparatus and method of driving the same
KR100625541B1 (ko) 플라즈마 표시 패널 구동 방법 및 장치
KR20010097048A (ko) 플라즈마 디스플레이 패널의 공통서스테인전극
KR100680696B1 (ko) 플라즈마 표시 패널 구동 방법 및 장치
KR100499059B1 (ko) 플라즈마 디스플레이 패널
JP2006106685A (ja) データ集積回路及びこれを利用したプラズマディスプレイパネルの駆動装置
KR20040068416A (ko) 고속구동을 위한 플라즈마 디스플레이 패널 및 그 구동 방법
WO2010049975A1 (ja) プラズマディスプレイパネル
WO2009098733A1 (ja) プラズマディスプレイパネル
JP2005049750A (ja) プラズマディスプレイ装置の駆動方法

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20091230

Year of fee payment: 4

LAPS Lapse due to unpaid annual fee