JPH11238770A - 半導体集積回路の検査装置 - Google Patents

半導体集積回路の検査装置

Info

Publication number
JPH11238770A
JPH11238770A JP10040602A JP4060298A JPH11238770A JP H11238770 A JPH11238770 A JP H11238770A JP 10040602 A JP10040602 A JP 10040602A JP 4060298 A JP4060298 A JP 4060298A JP H11238770 A JPH11238770 A JP H11238770A
Authority
JP
Japan
Prior art keywords
wafer
semiconductor
semiconductor integrated
probe card
integrated circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP10040602A
Other languages
English (en)
Other versions
JP3535728B2 (ja
Inventor
Kenji Furumoto
建二 古本
Tsugio Murayama
次雄 村山
Mikiya Mai
幹也 真井
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP4060298A priority Critical patent/JP3535728B2/ja
Publication of JPH11238770A publication Critical patent/JPH11238770A/ja
Application granted granted Critical
Publication of JP3535728B2 publication Critical patent/JP3535728B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Measuring Leads Or Probes (AREA)
  • Tests Of Electronic Circuits (AREA)
  • Testing Or Measuring Of Semiconductors Or The Like (AREA)
  • Container, Conveyance, Adherence, Positioning, Of Wafer (AREA)

Abstract

(57)【要約】 【課題】 プローブカードの各バンプと半導体ウェハの
各電極との電気的接触が安定して行えるようにする。 【解決手段】 半導体集積回路の検査装置は、半導体ウ
ェハ11を保持するウェハトレイ12と、ウェハトレイ
12に保持された半導体ウェハ11と対向するように設
けられ、半導体ウェハ11の複数の半導体集積回路の各
外部電極と対応する複数のプローブ端子を有するプロー
ブカード15とを備えている。ウェハトレイ12は、半
導体ウェハ11を保持するウェハ保持部23と、周縁部
24と、ウェハ保持部23と周縁部24とを結合する弾
性部材25とからなる。ウェハトレイ12の周縁部24
には、ウェハトレイ12及びプローブカード15と共に
密封空間17を形成する環状のシール部材16が設けら
れていると共に、密封空間17を減圧するための開閉弁
22が設けられている。

Description

【発明の詳細な説明】
【0001】
【発明の属する技術分野】本発明は、半導体ウェハ上に
形成されている複数の半導体集積回路の各外部電極に電
圧を印加して、複数の半導体集積回路の電気的特性をウ
ェハレベルで一括に検査するための半導体集積回路の検
査装置に関する。
【0002】
【従来の技術】近年、半導体集積回路装置を搭載した電
子機器の小型化及び低価格化の進歩は目ざましく、これ
に伴って、半導体集積回路装置に対する小型化及び低価
格化の要求が強くなっている。
【0003】通常、半導体集積回路装置は、半導体チッ
プとリードフレームとがボンディングワイヤによって電
気的に接続された後、半導体チップが樹脂又はセラミク
スにより封止された状態で供給され、プリント基板に実
装される。ところが、電子機器の小型化の要求から、半
導体集積回路装置を半導体ウェハから切り出したままの
状態(以後、この状態の半導体集積回路装置をベアチッ
プ又は単にチップと呼ぶ。)で直接回路基板に実装する
方法が開発され、品質が保証されたベアチップを低価格
で供給することが望まれている。
【0004】ベアチップに対して品質保証を行なうため
には、半導体集積回路装置をベアチップ状態でバーンイ
ンする必要がある。
【0005】しかしながら、ベアチップに対するバーン
インは、ベアチップの取り扱いが非常に複雑になるの
で、低価格化の要求に応えられない。また、同一の半導
体ウェハ上に形成されている複数のベアチップを1個又
は数個ずつ何度にも分けてバーンインを行なうのは、多
くの時間を要するため、時間的にもコスト的にも現実的
でないので、すべてのベアチップを切り出す前のウェハ
状態で一括してバーンインを行なうことが要求される。
【0006】そこで、日経マイクロデバイス(1997
年7月号129ページ)に開示されているような、複数
の半導体集積回路をウェハ状態で一括してバーンインを
行える従来の半導体集積回路の検査装置について図5及
び図6を参照しながら説明する。図5は半導体集積回路
の検査装置の全体断面構造を示し、図6は半導体集積回
路の検査装置の部分拡大断面構造を示している。
【0007】図5及び図6に示すように、半導体ウェハ
101を保持したウェハトレイ102と、配線基板10
4に保持されたプローブカード103とが対向するよう
に設けられていると共に、ウェハトレイ102の周縁部
に環状のシール材105が設けられており、ウェハトレ
イ102とプローブカード103とを接近させると、ウ
ェハトレイ102、プローブカード103及びシール部
材105によって密封空間106が形成される。
【0008】図6に示すように、半導体ウェハ101上
の各半導体集積回路には外部電極107が形成されてい
る。
【0009】図5及び図6に示すように、プローブカー
ド103における、半導体ウェハ101上の半導体集積
回路の外部電極107と対応する部位にはバンプ108
が設けられていると共に、プローブカード103の周縁
部は剛性のリング109により配線基板104に保持さ
れている。
【0010】また、図5に示すように、配線基板104
には、電源電圧、接地電圧又は信号電圧等の検査用電圧
を供給する検査装置に接続されるコネクタ110が設け
られていると共に、ウェハトレイ102には、該ウェハ
トレイ102、プローブカード103及びシール部材1
05によって形成される密封空間106を減圧するため
の真空ポンプに接続される開閉弁111が設けられてい
る。
【0011】以下、前記従来の半導体集積回路の検査装
置を用いて行なう検査方法について説明する。
【0012】まず、ウェハトレイ102の開閉弁111
を図示しない真空ポンプに接続した後、該真空ポンプを
作動させて、ウェハトレイ102、プローブカード10
3及びシール部材105により形成される密封空間10
6を減圧すると、ウェハトレイ102とプローブカード
103とが一層接近して、半導体ウェハ101上の半導
体集積回路の外部電極107とプローブカード103の
バンプ108とが電気的に確実に接続する。
【0013】次に、図示しない検査装置を配線基板10
4のコネクタ110に接続して、検査装置から検査用電
圧をプローブカード103のバンプ108を介して半導
体ウェハ102上の各半導体集積回路の外部電極107
に印加すると共に、各半導体集積回路からの出力信号を
検査装置に入力して、該検査装置により各半導体集積回
路の電気特性を評価する。
【0014】
【発明が解決しようとする課題】ところで、ウェハバー
ンインにおいては、検査対象の半導体ウェハ101上に
形成された半導体集積回路の各外部電極107とプロー
ブカード103の各バンプ108とを完全に接触させる
必要がある。
【0015】また、従来の半導体集積回路の検査装置に
おいては、ウェハトレイ102に載置されている半導体
ウェハ101と配線基板104に保持されているプロー
ブカード103との距離は、シール部材105の変形量
によって一律に決定される。
【0016】ところが、半導体ウェハ101は、その面
内において厚さがばらついていると共に反っているた
め、ウェハトレイ102、プローブカード103及びシ
ール部材105により形成される密封空間106を減圧
したときに、プローブカード103のバンプ108と半
導体ウェハ101上の半導体集積回路の外部電極107
との接触状態が異なる。従って、互いに電気的に接続さ
れないバンプ108及び外部電極107が存在したり、
バンプ108と外部電極107との間の接触抵抗が大き
くなったりするという問題がある。
【0017】前記に鑑み、本発明は、プローブカードの
各バンプと半導体ウェハ上の半導体集積回路の各外部電
極との電気的接触が安定して行えるようにすることを目
的とする。
【0018】
【課題を解決するための手段】前記の目的を達成するた
め、本発明は、半導体ウェハを保持するウェハトレイ
に、半導体ウェハの主面に垂直な方向の弾性を持たせる
ものである。
【0019】本発明に係る半導体集積回路の検査装置
は、半導体ウェハ上に形成されている複数の半導体集積
回路の各外部電極に電圧を印加して、複数の半導体集積
回路の電気的特性をウェハレベルで一括に検査するため
の半導体集積回路の検査装置を対象とし、半導体ウェハ
を保持するウェハトレイと、ウェハトレイに保持された
半導体ウェハと対向するように設けられ、複数の半導体
集積回路の各外部電極と対応する複数のプローブ端子を
有するプローブカードと、ウェハトレイの周縁部に設け
られ、ウェハトレイ及びプローブカードと共に密封空間
を形成する環状のシール部材と、ウェハトレイの周縁部
に設けられ、密封空間を減圧するための開閉弁とを備
え、ウェハトレイは、半導体ウェハを保持するウェハ保
持部と、環状のシール部材及び開閉弁が設けられた環状
の周縁部と、ウェハ保持部と周縁部とを結合する弾性部
材とを有している。
【0020】本発明の係る半導体集積回路の検査装置に
よると、ウェハトレイがウェハ保持部、環状の周縁部及
びウェハ保持部と周縁部とを結合する弾性部材とを有し
ているため、ウェハトレイ、プローブカード及びシール
部材によって形成される密封空間が減圧されると、ウェ
ハトレイの周縁部とプローブカードとの距離はシール部
材の変形量に応じて決まり、ウェハトレイのウェハ保持
部とプローブカードとの距離は弾性部材の変形量に応じ
て決まる。そして、シール部材及び弾性部材の変形量
は、プローブカードの周縁部とシール部材との接触圧力
及びプローブカードのプローブ端子と半導体ウェハの外
部電極との接触圧力がそれぞれ独立して密封空間の減圧
力とバランスがとれるように決まる。
【0021】本発明の半導体集積回路の検査装置におい
て、弾性部材は、ウェハ保持部の外周面と周縁部の内周
面との間に設けられた環状の弾性体よりなることが好ま
しい。
【0022】また、本発明の半導体集積回路の検査装置
において、弾性部材は、ウェハ保持部の外周面と周縁部
の内周面との間に設けられた環状の薄板よりなることが
好ましい。
【0023】
【発明の実施の形態】(第1の実施形態)以下、本発明
の第1の実施形態に係る半導体集積回路の検査装置につ
いて図1〜図3を参照しながら説明する。
【0024】図1に示すように、複数の半導体集積回路
が形成された半導体ウェハ11を保持する金属製例えば
アルミニウム製のウェハトレイ12と、配線基板13に
異方導電性ゴムシート14を介して保持された例えばポ
リイミド樹脂等よりなる絶縁性のプローブカード15と
が対向するように設けられていると共に、ウェハトレイ
12の周縁部に環状のシール材16が設けられており、
ウェハトレイ12とプローブカード15とを互いに接近
させると、ウェハトレイ12、プローブカード15及び
シール部材16によって密封空間17が形成される。プ
ローブカード15の周縁部は剛性のリング18により異
方導電性ゴムシート14を介して配線基板13に固定さ
れている。
【0025】尚、図示は省略しているが、従来と同様、
プローブカード15における、半導体ウェハ11上の半
導体集積回路の外部電極と対応する部位にはバンプが設
けられている。また、配線基板13には、電源電圧、接
地電圧又は信号電圧等の検査用電圧を供給する検査装置
20に接続されるコネクタ21が設けられていると共
に、ウェハトレイ12には、該ウェハトレイ12、プロ
ーブカード15及びシール部材16によって形成される
密封空間17を減圧するための真空ポンプに接続される
開閉弁22が設けられている。
【0026】第1の実施形態の特徴として、ウェハトレ
イ12は、半導体ウェハ11が載置される中央のウェハ
保持部23と、シール部材16及び開閉弁22が設けら
れている周縁部24と、ウェハ保持部23と周縁部24
とを結合する例えばシリコンゴムよりなる弾性部材25
とから構成されている。
【0027】第1の実施形態においては、ウェハトレイ
12がウェハ保持部23、周縁部24及び弾性部材25
とから構成されているため、ウェハトレイ12、プロー
ブカード15及びシール部材16によって形成される密
封空間17を減圧すると、ウェハトレイ12の周縁部2
4とプローブカード15との距離はシール部材16の変
形量に応じて決まり、ウェハトレイ12のウェハ保持部
23とプローブカード15との距離は弾性部材25の変
形量に応じて決まる。
【0028】図2はプローブカード15に対するウェハ
トレイ12のウェハ保持部23の距離と周縁部24の距
離とが異なっている場合を示しており、弾性部材25及
びシール部材16の変形量は、プローブカード15のバ
ンプと半導体ウェハ11の外部電極との接触圧力及びプ
ローブカード15の周縁部とシール部材16との接触圧
力がそれぞれぞれ密封空間17の減圧力とバランスする
ように、互いに独立して決まり、これに伴って、プロー
ブカード15に対するウェハトレイ12のウェハ保持部
23の距離及び周縁部24の距離がそれぞれ決まる。
【0029】図3はプローブカード15とウェハトレイ
12の周縁部24との距離が部位によって異なっている
場合を示しており、プローブカード15のバンプと半導
体ウェハ11の外部電極との接触圧力が均等になるよう
に、弾性部材25及びシール部材16がそれぞれ変形
し、これに伴い、プローブカード15に対するウェハト
レイ12の周縁部24の距離がA及びBで示すように部
位によって異なる。
【0030】従って、半導体ウェハ11の厚さがばらつ
いていたり、半導体ウェハ11が反っていたりしても、
弾性部材25及びシール部材16がそれぞれ変形するこ
とにより、プローブカード15の各バンプと半導体ウェ
ハ11の各外部電極との接触圧力が均等になる。
【0031】(第2の実施形態)以下、本発明の第2の
実施形態に係る半導体集積回路の検査装置について図4
を参照しながら説明する。
【0032】第2の実施形態は、第1の実施形態に比べ
て、ウェハトレイ12における、ウェハ保持部23と周
縁部24とを結合する弾性部材が異なるのみであるか
ら、第1の実施形態と同様の部材については同一の符号
を付すことにより、説明を省略する。
【0033】第2の実施形態の特徴として、図4に示す
ように、ウェハトレイ12は、半導体ウェハ11が載置
されるウェハ保持部23と、シール部材16及び開閉弁
22が設けられている周縁部24と、ウェハ保持部23
と周縁部24とを結合する例えばステンレスの薄板より
なる弾性部材26とから構成されている。尚、ステンレ
ス薄板よりなる弾性部材26とウェハ保持部23及び周
縁部24とはシリコン樹脂によってそれぞれ接合されて
いる。
【0034】第2の実施形態においては、ウェハトレイ
12のウェハ保持部23と周縁部24とが弾性部材26
によって結合されているため、第1の実施形態と同様、
ウェハトレイ12、プローブカード15及びシール部材
16によって形成される密封空間17を減圧すると、ウ
ェハトレイ12の周縁部24とプローブカード15との
距離は弾性部材26の変形量によって決まり、ウェハト
レイ12のウェハ保持部23とプローブカード15との
距離は弾性部材26の変形量に応じて決まる。
【0035】従って、半導体ウェハ11の厚さがばらつ
いていたり、半導体ウェハ11が反っていたりしても、
弾性部材26及びシール部材16がそれぞれ独立して変
形することにより、プローブカード15の各バンプと半
導体ウェハ11の各外部電極との接触圧力が均等にな
る。
【0036】
【発明の効果】本発明の係る半導体集積回路の検査装置
によると、ウェハトレイ、プローブカード及びシール部
材によって形成される密封空間が減圧されると、シール
部材及び弾性部材は、プローブカードの周縁部とシール
部材との接触圧力及びプローブカードのプローブ端子と
半導体ウェハの外部電極との接触圧力が密封空間の減圧
力とバランスするように、それぞれ独立して変形するた
め、プローブカードの各プローブ端子と半導体ウェハの
各外部電極との接触圧力が均等になるので、プローブカ
ードの各プローブ端子と半導体集積回路の各外部電極と
の電気的接触が安定する。
【0037】従って、本発明に係る半導体集積回路の検
査装置によると、半導体ウェハの厚さのばらつき、半導
体ウェハの反り、プローブカードに設けられるプローブ
端子の突出量等に対する精度を緩和できると共に、半導
体ウェハの大径化つまり300mm半導体ウェハへの移
行にも対応することが可能になる。
【0038】本発明の半導体集積回路の検査装置におけ
る弾性部材が、ウェハ保持部の外周面と周縁部の内周面
との間に設けられた環状の弾性体よりなると、該環状の
弾性体は、ウェハトレイに保持される半導体ウェハに対
して垂直な方向及び平行な方向にそれぞれ弾性変形でき
るので、プローブカードの各プローブ端子と半導体ウェ
ハの各外部電極との接触圧力を確実に均等にすることが
できる。
【0039】また、本発明の半導体集積回路の検査装置
における弾性部材が、ウェハ保持部の外周面と周縁部の
内周面との間に設けられた環状の薄板よりなると、該環
状の薄板は、ウェハトレイに保持される半導体ウェハに
対して垂直な方向及び平行な方向にそれぞれ弾性変形で
きるので、プローブカードの各プローブ端子と半導体ウ
ェハの各外部電極との接触圧力を確実に均等にすること
ができる。
【図面の簡単な説明】
【図1】本発明の第1の実施形態に係る半導体集積回路
の検査装置の構造を示す断面図である。
【図2】本発明の第1の実施形態に係る半導体集積回路
の検査装置の作用を示す断面図である。
【図3】本発明の第1の実施形態に係る半導体集積回路
の検査装置の作用を示す断面図である。
【図4】本発明の第2の実施形態に係る半導体集積回路
の検査装置の構造を示す断面図である。
【図5】従来の半導体集積回路の検査装置の構造を示す
断面図である。
【図6】従来の半導体集積回路の検査装置の構造を示す
部分拡大断面図である。
【符号の説明】
11 半導体ウェハ 12 ウェハトレイ 13 配線基板 14 異方導電性ゴムシート 15 プローブカード 16 シール部材 17 密封空間 18 剛性のリング 20 検査装置 21 コネクタ 22 開閉弁 23 ウェハ保持部 24 周縁部 25 弾性部材 26 弾性部材

Claims (3)

    【特許請求の範囲】
  1. 【請求項1】 半導体ウェハ上に形成されている複数の
    半導体集積回路の各外部電極に電圧を印加して、前記複
    数の半導体集積回路の電気的特性をウェハレベルで一括
    に検査するための半導体集積回路の検査装置であって、 前記半導体ウェハを保持するウェハトレイと、 前記ウェハトレイに保持された半導体ウェハと対向する
    ように設けられ、前記複数の半導体集積回路の各外部電
    極と対応する複数のプローブ端子を有するプローブカー
    ドと、 前記ウェハトレイの周縁部に設けられ、前記ウェハトレ
    イ及びプローブカードと共に密封空間を形成する環状の
    シール部材と、 前記ウェハトレイの周縁部に設けられ、前記密封空間を
    減圧するための開閉弁とを備え、 前記ウェハトレイは、前記半導体ウェハを保持するウェ
    ハ保持部と、前記環状のシール部材及び開閉弁が設けら
    れた環状の周縁部と、前記ウェハ保持部と前記周縁部と
    を結合する弾性部材とを有していることを特徴とする半
    導体集積回路の検査装置。
  2. 【請求項2】 前記弾性部材は、前記ウェハ保持部の外
    周面と前記周縁部の内周面との間に設けられた環状の弾
    性体よりなることを特徴とする請求項1に記載の半導体
    集積回路の検査装置。
  3. 【請求項3】 前記弾性部材は、前記ウェハ保持部の外
    周面と前記周縁部の内周面との間に設けられた環状の薄
    板よりなることを特徴とする請求項1に記載の半導体集
    積回路の検査装置。
JP4060298A 1998-02-23 1998-02-23 半導体集積回路の検査装置 Expired - Fee Related JP3535728B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP4060298A JP3535728B2 (ja) 1998-02-23 1998-02-23 半導体集積回路の検査装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP4060298A JP3535728B2 (ja) 1998-02-23 1998-02-23 半導体集積回路の検査装置

Publications (2)

Publication Number Publication Date
JPH11238770A true JPH11238770A (ja) 1999-08-31
JP3535728B2 JP3535728B2 (ja) 2004-06-07

Family

ID=12585074

Family Applications (1)

Application Number Title Priority Date Filing Date
JP4060298A Expired - Fee Related JP3535728B2 (ja) 1998-02-23 1998-02-23 半導体集積回路の検査装置

Country Status (1)

Country Link
JP (1) JP3535728B2 (ja)

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100501019B1 (ko) * 2001-06-19 2005-07-18 마쯔시다덴기산교 가부시키가이샤 웨이퍼 레벨 번-인 스크리닝에 적용 가능한 프로브 장치
JP2006073963A (ja) * 2004-09-06 2006-03-16 Tokyo Electron Ltd ウエハチャック
JP2009231848A (ja) * 2007-11-05 2009-10-08 Elfinote Technology Corp 半導体ウェハのテスト装置、半導体ウェハのテスト方法及び半導体ウェハ用プローブカード
WO2011082183A2 (en) * 2009-12-31 2011-07-07 Formfactor, Inc. Wafer test cassette system
WO2012026036A1 (ja) * 2010-08-27 2012-03-01 株式会社アドバンテスト 半導体ウェハの試験方法、半導体ウェハ搬送装置、及び半導体ウェハ試験装置
WO2014021176A1 (ja) * 2012-07-31 2014-02-06 東京エレクトロン株式会社 プローブカードへの基板当接方法
KR101429492B1 (ko) * 2011-12-08 2014-08-12 도쿄엘렉트론가부시키가이샤 웨이퍼 검사용 인터페이스 및 웨이퍼 검사 장치
JP2017040561A (ja) * 2015-08-20 2017-02-23 三菱電機株式会社 半導体チップテスト装置および半導体チップテスト方法

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4968931A (en) * 1989-11-03 1990-11-06 Motorola, Inc. Apparatus and method for burning in integrated circuit wafers
JPH07161788A (ja) * 1993-12-03 1995-06-23 Tokyo Electron Ltd バーンイン用コンタクタ及びプローブカード
JPH08330372A (ja) * 1995-03-31 1996-12-13 Matsushita Electric Ind Co Ltd 半導体装置の検査方法

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4968931A (en) * 1989-11-03 1990-11-06 Motorola, Inc. Apparatus and method for burning in integrated circuit wafers
JPH07161788A (ja) * 1993-12-03 1995-06-23 Tokyo Electron Ltd バーンイン用コンタクタ及びプローブカード
JPH08330372A (ja) * 1995-03-31 1996-12-13 Matsushita Electric Ind Co Ltd 半導体装置の検査方法

Cited By (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100501019B1 (ko) * 2001-06-19 2005-07-18 마쯔시다덴기산교 가부시키가이샤 웨이퍼 레벨 번-인 스크리닝에 적용 가능한 프로브 장치
JP2006073963A (ja) * 2004-09-06 2006-03-16 Tokyo Electron Ltd ウエハチャック
WO2006028040A1 (ja) * 2004-09-06 2006-03-16 Tokyo Electron Limited ウエハチャック
US7411384B2 (en) 2004-09-06 2008-08-12 Tokyo Electron Limited Wafer chuck
JP4559801B2 (ja) * 2004-09-06 2010-10-13 東京エレクトロン株式会社 ウエハチャック
JP2009231848A (ja) * 2007-11-05 2009-10-08 Elfinote Technology Corp 半導体ウェハのテスト装置、半導体ウェハのテスト方法及び半導体ウェハ用プローブカード
US8872532B2 (en) 2009-12-31 2014-10-28 Formfactor, Inc. Wafer test cassette system
WO2011082183A3 (en) * 2009-12-31 2011-11-17 Formfactor, Inc. Wafer test cassette system
WO2011082183A2 (en) * 2009-12-31 2011-07-07 Formfactor, Inc. Wafer test cassette system
WO2012026036A1 (ja) * 2010-08-27 2012-03-01 株式会社アドバンテスト 半導体ウェハの試験方法、半導体ウェハ搬送装置、及び半導体ウェハ試験装置
JP5368565B2 (ja) * 2010-08-27 2013-12-18 株式会社アドバンテスト 半導体ウェハの試験方法及び半導体ウェハ試験装置
KR101429492B1 (ko) * 2011-12-08 2014-08-12 도쿄엘렉트론가부시키가이샤 웨이퍼 검사용 인터페이스 및 웨이퍼 검사 장치
US9041424B2 (en) 2011-12-08 2015-05-26 Tokyo Electron Limited Interface and apparatus for inspecting electrical characteristics of wafer
WO2014021176A1 (ja) * 2012-07-31 2014-02-06 東京エレクトロン株式会社 プローブカードへの基板当接方法
KR20150040286A (ko) * 2012-07-31 2015-04-14 도쿄엘렉트론가부시키가이샤 프로브 카드에의 기판 접촉 방법
US9863977B2 (en) 2012-07-31 2018-01-09 Tokyo Electron Limited Method of contacting substrate with probe card
JP2017040561A (ja) * 2015-08-20 2017-02-23 三菱電機株式会社 半導体チップテスト装置および半導体チップテスト方法

Also Published As

Publication number Publication date
JP3535728B2 (ja) 2004-06-07

Similar Documents

Publication Publication Date Title
KR0165154B1 (ko) 반도체집적회로장치의 시험용 캐리어 반도체집적회로의 시험방법
US5949241A (en) Method for testing interconnects and semiconductor dice
JP2002110751A (ja) 半導体集積回路装置の検査装置および製造方法
JP2002175859A (ja) スパイラルコンタクタ、これを用いた半導体検査装置及び電子部品
US5721496A (en) Method and apparatus for leak checking unpackaged semiconductor dice
JPH085666A (ja) 半導体ウェハ収納器、接続方法、接続装置及び半導体集積回路の検査方法
JP3631451B2 (ja) 半導体集積回路の検査装置および検査方法
JP4592885B2 (ja) 半導体基板試験装置
JPH11238770A (ja) 半導体集積回路の検査装置
JP2007294632A (ja) 検査用装置
JP3106102B2 (ja) 半導体装置の検査方法
US6340604B1 (en) Contactor and semiconductor device inspecting method
JP4124775B2 (ja) 半導体集積回路の検査装置及びその検査方法
JP3784148B2 (ja) ウェハカセット
JP3827427B2 (ja) 半導体集積回路の検査方法
JPH10189672A (ja) コンタクタおよび半導体装置の検査方法
JPH03102848A (ja) 半導体装置のエージング方法
JP3260309B2 (ja) プローブカード
JP3456877B2 (ja) ウェハカセット
JPH09159694A (ja) Lsiテストプローブ装置
JP3758833B2 (ja) ウェハカセット
JP3978142B2 (ja) 検査用基板
JP4069099B2 (ja) ウェハカセット
JPH10221369A (ja) コンタクトプローブおよびその製造方法、並びにコンタクトプローブを備えたプローブ装置
JP2001174507A (ja) パッケージ評価用の異方性導電シート及びそれを用いた評価方法

Legal Events

Date Code Title Description
A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20031209

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20040129

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20040309

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20040312

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080319

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090319

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100319

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110319

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110319

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120319

Year of fee payment: 8

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130319

Year of fee payment: 9

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130319

Year of fee payment: 9

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20140319

Year of fee payment: 10

S533 Written request for registration of change of name

Free format text: JAPANESE INTERMEDIATE CODE: R313533

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313111

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

LAPS Cancellation because of no payment of annual fees