JPH11184801A - インタフェース装置及びデータ処理システム - Google Patents

インタフェース装置及びデータ処理システム

Info

Publication number
JPH11184801A
JPH11184801A JP9353807A JP35380797A JPH11184801A JP H11184801 A JPH11184801 A JP H11184801A JP 9353807 A JP9353807 A JP 9353807A JP 35380797 A JP35380797 A JP 35380797A JP H11184801 A JPH11184801 A JP H11184801A
Authority
JP
Japan
Prior art keywords
data
memory
control
bus
interface
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP9353807A
Other languages
English (en)
Inventor
Tomohiro Suzuki
友弘 鈴木
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Konica Minolta Inc
Original Assignee
Konica Minolta Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Konica Minolta Inc filed Critical Konica Minolta Inc
Priority to JP9353807A priority Critical patent/JPH11184801A/ja
Priority to US09/216,443 priority patent/US6240481B1/en
Priority to CN98127174A priority patent/CN1122224C/zh
Publication of JPH11184801A publication Critical patent/JPH11184801A/ja
Pending legal-status Critical Current

Links

Abstract

(57)【要約】 【課題】データ転送に関して、制御装置のデータ処理負
担を軽減できるようにする。 【解決手段】データバス11に接続されてデータを入出
力する双方向性のインタフェース部13と、データバス
12に接続されてデータを入出力する双方向性のインタ
フェース部16と、このインタフェース部13,16間
に接続された内部データバス15a,15bと、このイ
ンタフェース部13,16、内部データバス15a,1
5bの入出力制御及びFIFOメモリ14a,14bの
書き込み読み出しを制御するための制御命令D1を一時
記録するコマンドレジスタ17aとを備え、データバス
11,12間でデータを転送するときに、コマンドレジ
スタ17aに制御命令D1が書き込まれるようになされ
たものである。

Description

【発明の詳細な説明】
【0001】
【発明の属する技術分野】この発明は複写機やプリン
タ、ファクシミリなどの画像処理装置に適用して好適な
インタフェース装置及びデータ処理システムに関する。
詳しくは、データ転送に関する制御命令をインタフェー
ス装置内に設けられた制御用のメモリに書き込み、この
制御命令が書き込まれた後は、その制御命令に基づいて
2つのデータバス間でデータ転送を行うようにして、シ
ステムの上位の制御装置などのデータ処理負担を軽減で
きるようにしたものである。
【0002】
【従来の技術】近年、原稿画像から取得した画像データ
に基づいて画像形成を行うデジタル複写機が使用される
に至っている。この種の複写機では原稿の画像情報がス
キャナ等により読み込まれ、その原稿の画像情報が一
旦、画像メモリに蓄えられる。そして、該画像メモリに
蓄えられた画像情報はユーザの要求に応じて画像の縮
小、拡大及び回転などの画像処理が施される。これによ
り、画像処理された画像データに基づいてその原稿の画
像を所定の転写紙に複写することができる。
【0003】ところで、この種のデジタル複写機では原
稿の画像情報を一旦蓄積するために大容量のメモリが設
けられ、その画像情報を効率良くデータ転送する技術が
必要になる。
【0004】図7はこの種の画像メモリを用いた従来方
式の画像形成装置500の構成例を示すブロック図であ
る。この画像形成装置500は図7に示すCPUバス1
を有している。このCPUバス1には、システム制御手
段2、画像メモリ3、ダイレクトメモリアクセスコント
ローラ(以下単にDMACという)4、画像取得手段5
及び画像再生手段6とが接続されている。
【0005】このCPUバス1に接続されたシステム制
御手段2はCPU2a,ROM2b,RAM2c及び操
作部2dを有している。CPU2aは画像形成装置50
0の全体制御を行うICで、その制御プログラムはRO
M2bに格納されている。RAM2cはCPU2aが演
算を行うときに、一時的に使用されるメモリで、制御プ
ログラムの実行上必要になるものである。
【0006】例えば、画像取得手段5や画像再生手段6
に起動指示などの制御命令が出力されたとき、CPU2
aによってRAM2cにその制御命令が書き込まれ、そ
の後、画像データの書き込み終了通知などがあった場合
にこの制御命令に対するものかが照合される。
【0007】また、操作部2dはユーザと本装置との間
のインタフェースに必要なものであり、この指示により
CPU2aは所定のデータ処理を実行する。CPUバス
1に接続された画像メモリ3は複数ページ分の容量をも
つ比較的大きな容量のメモリで、図示しないが符号化処
理を行うことにより符号データの蓄積も行われる。DM
AC4はCPU2aの介在なしに各デバイス間のデータ
転送を実行するもので、CPU2aに比べ高速にデータ
転送を行うことができる。
【0008】このCPUバス1に接続された画像取得手
段5はスキャナ用インタフェース5a、スキャナ部5b
及びページメモリ5cを有している。スキャナ用インタ
フェース5aはスキャナ部5bの駆動制御及びページメ
モリ5cにおける画像データ(DATA)の書き込み読
み出し制御を行うものである。ページメモリ5cはスキ
ャナ部5bからの画像データを1ページ分格納するメモ
リで、スキャナ部5bとCPU2aのデータ転送速度の
整合及びCPUバス1の使用効率の向上のため必要にな
るものである。
【0009】更に、CPUバス1に接続された画像再生
手段6はプリンタ用インタフェース6a,ページメモリ
6b及びプリンタ部6cを有している。プリンタ用イン
タフェース6aはプリンタ部6cの駆動制御及びページ
メモリ6bにおける画像データの書き込み読み出し制御
を行うものである。ページメモリ6bはプリンタ部6c
への書き込みデータを1ページ分格納するメモリで、プ
リンタ6cとCPU2aのデータ転送速度の整合及びC
PUバス1の使用効率の向上のため必要になるものであ
る。
【0010】次に、画像形成装置500の動作を説明す
る。始めに、単一原稿時のコピー動作について説明す
る。まず、操作部2dから1ページコピーの指示を受け
ると、CPU2aから画像取得手段5へスキャナ駆動が
指示される。この指示を受けたスキャナ用インタフェー
ス5aではスキャナ部5bが駆動されると共に、スキャ
ナ部5bから原稿の画像データが取得され、その画像デ
ータが順次ページメモリ5cに格納される。1ページ分
の画像データがページメモリ5cに格納されると、スキ
ャナ用インタフェース5aはCPU2aに対して画像デ
ータの読み取り終了を通知する。
【0011】この通知を受けたCPU2aからDMAC
4に対して、スキャナ用インタフェース5aからプリン
タ用インタフェース6aへ画像データを転送するように
指示が与えられる。そして、1ページ分の画像データが
スキャナ用のページメモリ5cからプリンタ用のページ
メモリ6bに転送される。この1ページの画像データの
転送が終わると、DMAC4からCPU2aに対して、
転送終了が通知される。この通知を受けたCPU2aか
ら画像再生手段6へプリンタ駆動が指示される。この指
示を受けたプリンタ用インタフェース6aによって、ペ
ージメモリ6bから画像データが読み出され、その画像
データがプリンタ部6cに出力される。プリンタ部6c
では1ページの画像データに基づいて、原稿の画像を転
写紙などに複写することができる。
【0012】次に、複数枚の原稿を複数部コピーすると
きの動作について説明する。まず、操作部2dからの指
示を受けたCPU2aによって画像取得手段5に対して
スキャナ駆動が指示される。この指示を受けたスキャナ
用インタフェース5aでは、スキャナ部5bによって取
得された1ページ分の画像データがページメモリ5cに
格納されると、その後、スキャナ用インタフェース5a
からCPU2aへ1ページ分の画像データの読み取り終
了が通知される。この通知を受けたCPU2aからDM
AC4にデータ転送が指示されるので、ページメモリ5
cに格納された画像データが画像メモリ3に転送され
る。
【0013】この一連の動作が原稿枚数分だけ繰り返さ
れ、全ての画像データが画像メモリ3に蓄積される。そ
の後、蓄積された画像データはCPU2aの指示により
プリンタ用インタフェース6aに転送される。このと
き、DMAC4により1ページ分の画像データが画像メ
モリ3からプリンタ用のページメモリ6dに格納される
と、CPU2aからプリンタ用インタフェース6aに対
してプリンタ起動が指示される。
【0014】この指示を受けたプリンタ用インタフェー
ス6aによって1ページ分の画像データがプリンタ部6
cに出力されると、CPU2aに対して印刷終了が通知
される。この通知を受けたCPU2aからDMAC4へ
次ページの画像データの転送が指示され、その印刷が開
始される。
【0015】この一連の動作が原稿枚数分だけ繰り返さ
れるので、最初の1部のコピーが完了する。この例では
CPU2aに対して複数部のコピーが指示されているの
で、DMAC4に対して、再度1ページ目の画像データ
を画像メモリ3からプリンタ用インタフェース6aへ転
送するように指示される。これ以降は、同一動作を設定
された部数分だけ繰り返すことにより、複数部のコピー
を行うことができる。
【0016】
【発明が解決しようとする課題】ところで、従来方式の
画像形成装置500によれば、CPU2aによって、ス
キャナ用インタフェース5aやプリンタ用インタフェー
ス6aに起動指示などの制御命令が出力され、その後、
画像データの書き込みや読み出しの終了通知などがある
と、この制御命令に対するものかを照合する方式が採ら
れる場合があるので、予めRAM2cなどにその制御命
令を書き込んで保持して置く必要がある。
【0017】従って、スキャナ用インタフェース5aや
プリンタ用インタフェース6aに起動指示などの制御命
令が出力されてから、この制御命令に対する終了通知が
あるまで、その制御命令がRAM2cに記録されている
かを常に確認しなくてはならない。これにより、スキャ
ナ用インタフェース5aやプリンタ用インタフェース6
aの入出力管理のためのフロー処理が必要となって、C
PU(以下制御装置ともいう)2aのデータ処理負担が
増加するという問題がある。
【0018】そこで、この発明は上述した課題を解決し
たものであって、データ転送に関して、システム上位の
制御装置などのデータ処理負担を軽減できるようにした
インタフェース装置及びデータ処理システムを提供する
ことを目的とする。
【0019】
【課題を解決するための手段】上記問題点を解決するた
めに、本発明に係るインタフェース装置は第1のデータ
バスに接続されてデータを入出力する双方向性の第1の
インタフェース部と、第2のデータバスに接続されてデ
ータを入出力する双方向性の第2のインタフェース部
と、第1及び第2のインタフェース部間に接続された内
部データバスと、第1のインタフェース部、第2のイン
タフェース部及び内部データバスを入出力制御するため
の制御命令を一時記録する制御用のメモリとを備え、第
1及び第2のデータバス間でデータを転送するときに、
制御用のメモリに制御命令が書き込まれるようになされ
たことを特徴とする。
【0020】本発明のインタフェース装置によれば、制
御用のメモリに一旦、制御命令が書き込まれた後は、そ
の制御命令に基づいて第1のインタフェース部、第2の
インタフェース部及び内部データバスを入出力制御する
ことができるので、本インタフェース装置に接続された
制御装置と独立して第1及び第2のデータバス間でデー
タを転送することができる。
【0021】従って、制御命令を書き込んだ後は、その
制御装置自らが本インタフェース装置の入出力を管理し
なくても済むので、システム上位の制御装置などのデー
タ処理負担を軽減することができる。
【0022】本発明に係るデータ処理システムは、デー
タ用のメモリと第1のデータバスとの間でのデータの書
き込み読み出をし、そのメモリと第2のデータバスとの
間でのデータの書き込み読み出をし、及び、第1のデー
タバスと第2のデータバスとの間でのデータ転送を行う
に際して、メモリ、第1及び第2のデータバス間に3方
向性のインタフェース手段を配置し、インタフェース手
段内に制御用のメモリを設け、制御用のメモリに制御命
令を書き込むようになされたことを特徴とする。
【0023】本発明に係るデータ処理システムによれ
ば、制御用のメモリに制御命令を書き込んだ後は、その
制御装置自らが本インタフェース装置の入出力を管理し
なくても済むので、その制御装置のデータ処理負担を軽
減することができる。
【0024】
【発明の実施の形態】以下、図面を参照しながら、この
発明の実施形態としてのインタフェース装置及びデータ
処理システムについて説明をする。
【0025】(1)インタフェース装置の構成例 図1は、この実施形態としてのインタフェース装置の構
成例を示す図である。
【0026】本実施の形態では、データ転送に関する制
御命令をインタフェース装置内に設けられた制御用のメ
モリに書き込み、この制御命令が書き込まれた後は、そ
の制御命令に基づいて2つのデータバス間でデータ転送
を行うようにして、制御装置のデータ処理負担を軽減で
きるようにしたものである。
【0027】このインタフェース装置100は図1に示
す第1のデータバス11及び第2のデータバス12の間
に接続されて使用される。データバス11には双方向性
の第1のインタフェース部13が接続され、このデータ
バス11との間でデータが入出力される。インタフェー
ス部13の内部への出力段にはデータ用の第1のメモリ
としてのFIFOメモリ14aが接続され、データバス
11から入力されたデータが一時記録される。FIFO
メモリ14aは2つのデータバス間のデータ転送速度を
整合するために必要となる。FIFOメモリ14aによ
るデータは最初に入力されたものから最初に出力され
る。
【0028】FIFOメモリ14aの出力段には内部デ
ータバス15aを介在して第2のインタフェース部16
が接続される。インタフェース部16の外部への出力段
にはデータバス12が接続され、データバス11からの
データがデータバス12に出力される。
【0029】また、インタフェース部16の内部への出
力段にはデータ用の第2のメモリとしてのFIFOメモ
リ14bが接続され、上述した理由からデータバス12
より入力されたデータが一時記録される。このデータは
最初に入力されたものから、最初に出力される。このF
IFOメモリ14bの出力段には内部データバス15b
を介在してインタフェース部13が接続される。インタ
フェース部13の外部への出力段にはデータバス11が
接続され、データバス12からのデータがデータバス1
1に出力される。
【0030】更に、上述の2つのインタフェース部13
及び16間には制御用のメモリ17が接続され、例えば
このインタフェース装置100を含めたデータ処理シス
テムを構築したときに、そのシステム上位の制御装置な
どからの制御命令D1が一時記録される。この例で制御
用のメモリ17はコマンドレジスタ17a及びステータ
スレジスタ17bを有している。上述の制御命令D1は
このコマンドレジスタ17aに記録される。
【0031】このインタフェース装置100へのアクセ
ス方法には、一義的に決めたチップセレクト信号を使用
する方法や、アドレスデコード方式を使用する方法など
が考えられる。アドレスデコード方式は予めROMなど
にマッピンクされたアドレスAddをアクセス時に制御
装置などによって、データバス11上にそのアドレスを
ドライブする。これにより、インタフェース装置100
内のアドレスレジスタに設定するようにして、そのイン
タフェース装置100内でアドレスをデコードすること
によりアクセスを受け付ける方法である。以降の説明で
は、後者の場合を想定して説明をする。
【0032】例えば、インタフェース部13又はインタ
フェース部16内にはインタフェース制御部18が設け
られ、コマンドレジスタ17aに記録された制御命令D
1に基づいてFIFOメモリ14a,14bのデータ書
き込み読み出し制御が行われ、しかも、インタフェース
部13、16、内部データバス15a,15bの入出力
が制御される。
【0033】インタフェース制御部18には図2に示す
アドレスレジスタ18a,デコーダ18b,タイミング
発生回路18cなどが設けられる。アドレスレジスタ1
8aには、アクセス時に本インタフェース装置100宛
のアドレスが設定される。本インタフェース装置100
宛のアクセスであるかは、そのアドレスがデコーダ18
bによって解読されることで判断される。このデコーダ
18bは制御命令D1の解読にも使用される。この制御
命令D1のデコード結果に基づいてタイミング発生回路
18cではスイッチ制御信号S1〜S4が発生される。
【0034】スイッチ制御信号S1はインタフェース部
13のバス切換えに使用され、スイッチ制御信号S2は
インタフェース部16のバス切換えに使用される。メモ
リ制御信号S3はFIFOメモリ14aの書き込み読み
出しに使用され、メモリ制御信号S4はFIFOメモリ
14bの書き込み読み出しに使用される。
【0035】ステータスレジスタ17bには制御通知情
報が一時記録される。この制御通知情報は制御命令D1
に関して実行されたデータ転送結果などを示す終了ステ
ータスデータD2のようなものであり、システム上位の
制御装置などはこの終了ステータスデータD2を受信す
ることで、先にインタフェース装置100に与えた制御
命令D1に対するデータ処理が終了したかを判断するこ
とができる。
【0036】次に、図2を参照しながら、インタフェー
ス装置100の動作を説明する。この例ではデータバス
11,12間でデータ転送をするときに、コマンドレジ
スタ17aに制御命令D1が書き込まれるようになされ
たものである。
【0037】例えば、データバス11からデータバス1
2へデータを転送する場合には、その旨の制御命令D1
がコマンドレジスタ17aに書き込まれる。この制御命
令D1がインタフェース制御部18に受信されると、こ
の制御命令D1がインタフェース制御部18でデコード
され、このデコード結果であるスイッチ制御信号S1に
基づいてインタフェース部13ではデータバス11が内
部データバス15aに接続され、インタフェース部16
ではスイッチ制御信号S2に基づいて内部データバス1
5aがデータバス12に接続される。
【0038】そして、データバス11から入力されたデ
ータはメモリ制御信号S3に基づいてFIFOメモリ1
4aに一時記録される。これはデータバス11上のデー
タ転送速度とデータバス12上のデータ転送速度とを整
合させるためである。このFIFOメモリ14aに最初
に記録されたデータから順にメモリ制御信号S3に基づ
いて読み出され、インタフェース部16を通過してデー
タバス12に出力される。
【0039】また、データバス12からデータバス11
へデータを転送する場合には、その旨の制御命令D1が
コマンドレジスタ17aに書き込まれる。この制御命令
D1がインタフェース制御部18に受信されると、イン
タフェース制御部18でデコードされたスイッチ制御信
号S1に基づいてインタフェース部13ではデータバス
11が内部データバス15bに接続され、インタフェー
ス部16ではスイッチ制御信号S2に基づいて内部デー
タバス15bがデータバス12に接続される。
【0040】そして、データバス12から入力されたデ
ータはメモリ制御信号S4に基づいてFIFOメモリ1
4bに一時記録され、データバス11及び12のデータ
転送速度がマッチングされる。このFIFOメモリ14
bに最初に記録されたデータから順に、メモリ制御信号
S4に基づいて読み出され、インタフェース部13を通
過してデータバス11に出力される。
【0041】このデータ転送が終了すると、ステータス
レジスタ17bには終了ステータスデータD2が書き込
まれる。なお、ステータスレジスタ17bにはインタフ
ェース装置100自身の終了ステータスデータD2が書
き込まれることは勿論のこと、この種のインタフェース
装置100をデータバスを分断する節目、節目に多数配
置してデータ処理システムを構築したときに、他のイン
タフェース装置100からの終了ステータスデータD2
をも記録するようになされている。
【0042】このようにすると、システムの制御装置に
対して最も近い位置に配置したインタフェース装置10
0のステータスレジスタ17bの記録内容を確認するこ
とで、そのデータ処理システムで端末装置に近いインタ
フェース装置100に与えた制御命令D1に対するデー
タ処理が終了したかを容易に判断することができる。
【0043】このように、本実施の形態に係るインタフ
ェース装置100によれば、コマンドレジスタ17aに
一旦、制御命令D1が書き込まれた後は、その制御命令
D1に基づいてインタフェース部13,16及び内部デ
ータバス15a,15bの入出力制御及びFIFOメモ
リ14a,14bの書き込み読み出し制御をすることが
できるので、インタフェース装置100に接続されたシ
ステム上位の制御装置などと独立してデータバス11,
12間でデータを転送することができる。
【0044】従って、制御命令D1を書き込んだ後は、
その制御装置自らがインタフェース装置100の入出力
を管理しなくても済むので、その制御装置のデータ処理
負担を軽減することができる。
【0045】また、本実施の形態では制御命令D1に関
して実行されたデータ転送結果を示す終了ステータスデ
ータD2がステータスレジスタ17bに一時記録される
ので、このコマンドレジスタ17bからそのデータD2
を読み出すことにより、制御命令D1に関して実行され
たデータの転送結果を容易に確認することができる。従
って、制御装置とインタフェース装置100との間にお
いて、ハンドシェイクによるデータ処理を行うこと、及
び、複数のインタフェース装置100間において、ハン
ドシェイクによるデータ処理を行うことができる。
【0046】続いて、本実施の形態としての3方向性の
インタフェース装置200について説明をする。図3は
本実施の形態としての3方向性のインタフェース装置2
00の構成例を示すブロック図である。
【0047】この実施形態では、内部データバス15
a,15bから分岐した分岐データバスが接続され、こ
の分岐データバスにメモリ制御手段が接続され、インタ
フェース部13,16よって入出力されるデータが制御
命令D1に基づいて書き込み読み出し制御されるように
したものである。なお、インタフェース装置100と同
じ符号及び同じ名称のものは同じ機能を有するので、そ
の説明を省略する。
【0048】この3方向性のインタフェース装置200
には図3に示す内部バスセレクタ21が設けられる。内
部バスセレクタ21は図4に示す2回路1選択用のスイ
ッチ回路21a,単一スイッチ回路21b及び21cを
有している。勿論、これらのスイッチ回路21a〜21
cは電界効果トランジスタやバイポーラトランジスタな
どにより集積化されたトランジスタ回路を用いてもよ
い。
【0049】スイッチ回路21aのa点はFIFOメモ
リ14aの出力段の内部データバス15aに接続され、
そのb点はFIFOメモリ14bの出力段の内部データ
バス15bに接続される。スイッチ回路21aの中性点
nは分岐データバスとしての書き込み用のメモリバス2
2aに接続される。このメモリバス22aにはデータ用
の第3のメモリとしてのFIFOメモリ23aに接続さ
れ、内部データバス15a又は15bから分岐された書
き込み用のデータが一時記憶される。このFIFOメモ
リ23aの出力段にはメモリ制御手段24が接続され、
内部データバス15a又は15bから分岐されたデータ
の書き込み読み出し制御が行われる。このメモリ制御手
段24の外部への出力段には画像メモリ3などのデータ
用のメモリが接続される。
【0050】また、メモリ制御手段24の内部への出力
段にはFIFOメモリ23bが接続され、内部データバ
ス15a又は15bへ出力するための読み出し用のデー
タが一時記憶される。このFIFOメモリ23bの出力
段には読み出し用のメモリバス22bが接続される。こ
のメモリバス22bはスイッチ回路21b,21cの接
点nに接続される。スイッチ回路21bのa点は内部デ
ータバス15aを通じてインタフェース部16の入力段
に接続され、スイッチ回路21cのb点は内部データバ
ス15bを通じてインタフェース部13の入力段に接続
される。
【0051】上述のインタフェース部13又はインタフ
ェース部16内にはインタフェース制御部18に代わっ
てインタフェース制御部28が設けられる。インタフェ
ース制御部28はアドレスレジスタ28a、デコーダ2
8b及びタイミング発生回路28cを有しており、これ
らの機能はインタフェース制御部18のアドレスレジス
タ18a、デコーダ18b及びタイミング発生回路18
cとほぼ同じである。このインタフェース制御部28で
は、コマンドレジスタ17aに記録された制御命令D1
に基づいてFIFOメモリ14a,14b及び23a,
23bのデータ書き込み読み出し制御と、インタフェー
ス部13、16、内部データバス15a,15bの入出
力制御と、スイッチ回路21a〜21cのスイッチ制御
などが行われる。
【0052】インタフェース制御部28ではインタフェ
ース制御部18と同様に制御命令D1をデコードしてス
イッチ制御信号S1〜S4を発生する他に、タイミング
発生回路28cによって、スイッチ回路21aのバス切
換えに使用されるスイッチ制御信号S5と、スイッチ回
路21bのバス切換えに使用されるスイッチ制御信号S
6と、FIFOメモリ23aの書き込み読み出しに使用
されるメモリ制御信号S7と、FIFOメモリ23bの
書き込み読み出しに使用されるメモリ制御信号S8と、
スイッチ回路21cのバス短絡に使用されるスイッチ制
御信号S9などが発生される。
【0053】次に、図4を参照しながら、インタフェー
ス装置200の動作を説明する。この例では以下の9つ
のデータ転送事象に関する制御命令D1がコマンドレジ
スタ17aに書き込まれるようになされたものである。
このデータ転送事象は、 データバス11からデータバス12へデータを転送
(データスルー)する場合、 データバス11から画像メモリ3へデータを書き込
む場合、 データバス11から画像メモリ3へデータを書き込
むと同時にデータバス12へ同じデータを転送する場
合、 データバス12からデータバス11へデータを転送
(データスルー)する場合、 データバス12から画像メモリ3へデータを書き込
む場合、 データバス12から画像メモリ3へデータを書き込
むと同時にデータバス11へ同じデータを転送する場
合、 画像メモリ3からデータバス11へデータを読み出
す場合、 画像メモリ3からデータバス12へデータを読み出
す場合、及び 画像メモリ3からデータバス11及びデータバス1
2へ同じデータを読み出す場合である。
【0054】例えば、データ転送事象に関する制御命
令D1がコマンドレジスタ17aに書き込まれた場合に
は、この制御命令D1がインタフェース制御部28に受
信されると、この制御命令D1がインタフェース制御部
28でデコードされ、このデコード結果であるスイッチ
制御信号S1に基づいてインタフェース部13ではデー
タバス11が内部データバス15aに接続され、インタ
フェース部16ではスイッチ制御信号S2に基づいて内
部データバス15aがデータバス12に接続される。
【0055】スイッチ回路21aではスイッチ制御信号
S5に基づいてメモリバス22aが内部データバス15
aから切り離され、同様にスイッチ回路21aではスイ
ッチ制御信号S6に基づいてメモリバス22bが内部デ
ータバス15bから切り離される。そして、データバス
11から入力されたデータはメモリ制御信号S3に基づ
いてFIFOメモリ14aに一時記録される。このFI
FOメモリ14aに最初に記録されたデータから順にメ
モリ制御信号S3に基づいて読み出され、インタフェー
ス部16を通過してデータバス12に出力される。これ
によりデータバス11からデータバス12へデータを転
送(データスルー)することができる。
【0056】また、データ転送事象に関する制御命令
D1がコマンドレジスタ17aに書き込まれた場合に
は、インタフェース制御部28でデコードされたスイッ
チ制御信号S1に基づいてデータバス11が内部データ
バス15aに接続され、スイッチ回路21aではスイッ
チ制御信号S5に基づいてメモリバス22aと内部デー
タバス15aとが接続される。
【0057】そして、データバス11から入力されたデ
ータはメモリ制御信号S3に基づいてFIFOメモリ1
4aに一時記録される。このFIFOメモリ14aに最
初に記録されたデータから順にFIFOメモリ23aに
記録される。FIFOメモリ23aに記録されたデータ
はメモリ制御信号S7に基づいて読み出され、画像メモ
リ3に書き込まれる。
【0058】このとき、メモリバス22bは内部データ
バス15bから切り離されたままである。この場合にデ
ータバス12と内部データバス15a,15bとはどの
ような接続の仕方をしていてもよい。これにより、デー
タバス11から画像メモリ3へデータを書き込むことが
できる。
【0059】更に、データ転送事象に関する制御命令
D1がコマンドレジスタ17aに書き込まれた場合に
は、インタフェース制御部28でデコードされたスイッ
チ制御信号S1に基づいてデータバス11が内部データ
バス15aに接続され、スイッチ制御信号S2に基づい
て内部データバス15aがデータバス12に接続され
る。スイッチ回路21aではスイッチ制御信号S5に基
づいてメモリバス22aと内部データバス15aとが接
続される。
【0060】そして、データバス11から入力されたデ
ータはメモリ制御信号S3に基づいてFIFOメモリ1
4aに一時記録される。このFIFOメモリ14aに最
初に記録されたデータから順にFIFOメモリ23aに
記録される。これと共に、FIFOメモリ14aに記録
されたデータがデータバス12に出力される。FIFO
メモリ23aに記録されたデータはメモリ制御信号S7
に基づいて読み出され、画像メモリ3に書き込まれる。
これにより、データバス11から画像メモリ3へデータ
を書き込むと同時にデータバス12へ同じデータを転送
することができる。
【0061】また、データ転送事象に関する制御命令
D1がコマンドレジスタ17aに書き込まれた場合に
は、インタフェース制御部28でデコードされたスイッ
チ制御信号S1に基づいてデータバス11が内部データ
バス15bに接続され、スイッチ制御信号S2に基づい
て内部データバス15bがデータバス12に接続され
る。
【0062】スイッチ回路21aではスイッチ制御信号
S5に基づいてメモリバス22aが内部データバス15
aから切り離され、同様にスイッチ回路21aではスイ
ッチ制御信号S6に基づいてメモリバス22bが内部デ
ータバス15bから切り離される。そして、データバス
12から入力されたデータはメモリ制御信号S4に基づ
いてFIFOメモリ14bに一時記録される。このFI
FOメモリ14bに最初に記録されたデータから順にメ
モリ制御信号S4に基づいて読み出され、インタフェー
ス部13を通過してデータバス11に出力される。これ
によりデータバス12からデータバス11へデータを転
送(データスルー)することができる。
【0063】次に、データ転送事象に関する制御命令
D1がコマンドレジスタ17aに書き込まれた場合に
は、インタフェース制御部28でデコードされたスイッ
チ制御信号S2に基づいてデータバス12が内部データ
バス15bに接続され、スイッチ回路21aではスイッ
チ制御信号S5に基づいてメモリバス22aと内部デー
タバス15aとが接続される。
【0064】そして、データバス12から入力されたデ
ータはメモリ制御信号S4に基づいてFIFOメモリ1
4bに一時記録される。このFIFOメモリ14bに最
初に記録されたデータから順にFIFOメモリ23aに
記録される。FIFOメモリ23aに記録されたデータ
はメモリ制御信号S7に基づいて読み出され、画像メモ
リ3に書き込まれる。
【0065】このとき、メモリバス22bは内部データ
バス15bから切り離されたままである。この場合にデ
ータバス11と内部データバス15a,15bとはどの
ような接続の仕方をしていてもよい。これにより、デー
タバス12から画像メモリ3へデータを書き込むことが
できる。
【0066】データ転送事象に関する制御命令D1が
コマンドレジスタ17aに書き込まれた場合には、イン
タフェース制御部28でデコードされたスイッチ制御信
号S1に基づいてデータバス11が内部データバス15
bに接続され、スイッチ制御信号S2に基づいて内部デ
ータバス15bがデータバス12に接続される。スイッ
チ回路21aではスイッチ制御信号S5に基づいてメモ
リバス22aと内部データバス15aとが接続される。
【0067】そして、データバス12から入力されたデ
ータはメモリ制御信号S4に基づいてFIFOメモリ1
4bに一時記録される。このFIFOメモリ14bに最
初に記録されたデータから順にFIFOメモリ23aに
記録される。これと共に、FIFOメモリ14bに記録
されたデータがデータバス11に出力される。FIFO
メモリ23aに記録されたデータはメモリ制御信号S7
に基づいて読み出され、画像メモリ3に書き込まれる。
これにより、データバス12から画像メモリ3へデータ
を書き込むと同時にデータバス11へ同じデータを転送
することができる。
【0068】データ転送事象に関する制御命令D1が
コマンドレジスタ17aに書き込まれた場合には、イン
タフェース制御部28でデコードされたスイッチ制御信
号S1に基づいてデータバス11が内部データバス15
bに接続され、スイッチ回路21bではスイッチ制御信
号S6に基づいてメモリバス22bと内部データバス1
5bとが接続される。この例ではスイッチ制御信号S9
によってスイッチ回路21cがオンされる。
【0069】そして、画像メモリ3から読み出されたデ
ータはメモリ制御信号S8に基づいてFIFOメモリ2
3bに一時記録される。このFIFOメモリ23bに最
初に記録されたデータから順にインタフェース部13を
通ってデータバス11に出力される。このとき、メモリ
バス22aは内部データバス15bから切り離された状
態である。この場合に、内部データバス15bはスイッ
チ制御信号S2に基づいてデータバス12から切り離さ
れている。これにより、画像メモリ3からデータバス1
1へデータを読み出すことができる。
【0070】データ転送事象に関する制御命令D1が
コマンドレジスタ17aに書き込まれた場合には、イン
タフェース制御部28でデコードされたスイッチ制御信
号S1に基づいてデータバス11が内部データバス15
aから切り離され、スイッチ回路21bではスイッチ制
御信号S6に基づいてメモリバス22bと内部データバ
ス15aとが接続される。
【0071】そして、画像メモリ3から読み出されたデ
ータはメモリ制御信号S8に基づいてFIFOメモリ2
3bに一時記録される。このFIFOメモリ23bに最
初に記録されたデータから順にインタフェース部16を
通ってデータバス12に出力される。このとき、メモリ
バス22aは内部データバス15bから切り離された状
態である。この場合に、内部データバス15aはスイッ
チ制御信号S1に基づいてデータバス11から切り離さ
れている。これにより、画像メモリ3からデータバス1
2へデータを読み出すことができる。なお、データ転送
事象〜,に関する制御命令D1を実行する場合に
は、スイッチ制御信号S9によってスイッチ回路21c
をオフした状態が保たれる。
【0072】に関する制御命令D1がコマンドレジス
タ17aに書き込まれた場合には、インタフェース制御
部28でデコードされたスイッチ制御信号S1に基づい
てデータバス11が内部データバス15bに接続される
と共に、スイッチ制御信号S2に基づいてデータバス1
2が内部データバス15aに接続される。しかも、スイ
ッチ回路21bではスイッチ制御信号S6に基づいてメ
モリバス22bと内部データバス15aとが接続され、
スイッチ制御信号S9に基づいてスイッチ回路21cが
オンされて内部データバス15a及び15bが短絡され
る。
【0073】そして、画像メモリ3から読み出されたデ
ータはメモリ制御信号S8に基づいてFIFOメモリ2
3bに一時記録される。このFIFOメモリ23bに最
初に記録されたデータから順にインタフェース部13を
通ってデータバス11に出力されると共に、インタフェ
ース部16を通ってデータバス12に出力される。この
とき、メモリバス22aは内部データバス15a,15
bから切り離された状態である。これにより、画像メモ
リ3からデータバス11及びデータバス12へ同じデー
タを読み出すことができる。これらのいずれかのデータ
転送事象〜が終了すると、ステータスレジスタ17
bにはデータ転送結果を通知するために終了ステータス
データD2が書き込まれる。
【0074】このように、本実施の形態としての3方向
性のインタフェース装置200によれば、システムの制
御装置からコマンドレジスタ17aに制御命令D1が書
き込まれた後は、制御装置と独立してデータバス11か
ら画像メモリ3などへデータを書き込んだり、この画像
メモリ3からデータバス12上にデータを読み出すこと
ができる。
【0075】従って、オフィースコンピユータシステム
や画像形成装置などのデータ処理システムを構築する場
合であって、1つのデータバスを2つに分断し、この2
つのデータバス11、12間でデータ転送をする場合な
どは、本実施の形態としての双方向性のインタフェース
装置100を2つのデータバス11,12の間に配置す
るように設計する。
【0076】また、唯一の画像メモリ3とデータバス1
1との間でデータの書き込み読み出をしたり、その画像
メモリ3とデータバス12との間でデータの書き込み読
み出をしたり、及び、データバス11、12間でデータ
転送をする場合などは、本実施の形態としての3方向性
のインタフェース装置200を画像メモリ3、データバ
ス11及び12間に配置するようにする。そして、これ
らのインタフェース装置100,200内にコマンドレ
ジスタ17aを設け、このコマンドレジスタ17aに制
御命令D1を書き込むようにしてインタフェース装置1
00や200の入出力を制御するようにするとよい。
【0077】続いて、インタフェース装置100や20
0を用いたデータ処理装置について説明する。
【0078】(2)データ処理装置の構成例 図5は本実施の形態としてのデータ処理装置300の構
成例を示すブロック図である。
【0079】この実施形態では図5に示す主記憶装置3
0と、2つに分断されたデータバスA,B間に3方向性
のインタフェース装置200を接続して、一方のデータ
バスBに接続された端末装置40が主記憶装置30との
間でデータの書き込み読み出しを行っているときは、他
方のデータバスAを主制御装置10に開放できるように
すると共に、各々のデータバスA又はBに接続された主
制御装置10、副制御装置20及び端末装置40,50
などによって主記憶装置30を時系列的若しくは同時に
共用できるようにしたものである。
【0080】このデータ処理装置300にはデータ用の
メモリとしての図5に示す主記憶装置30が設けられ
る。この主記憶装置30には上述した3方向性のインタ
フェース装置200が接続され、その内部のコマンドレ
ジスタ17aに書き込まれた制御命令D1によって、こ
の主記憶装置30とデータバスAとの間でデータの書き
込み読み出をしたり、主記憶装置30とデータバスBと
の間でデータの書き込み読み出をしたり、及び、2つの
データバスA,B間でデータ転送がなされる。
【0081】この例で、データバスAには2つの双方向
性のインタフェース装置101及び102が設けられ
る。一方のインタフェース装置101はデータバスAに
接続されて他方のインタフェース装置102及び3方向
性のインタフェース装置200に接続されると共に、C
PUバス1aを通じて外部機器としての主制御装置10
に接続される。
【0082】他方のインタフェース装置102は同様に
データバスAに接続されて3方向性のインタフェース装
置200に接続されると共に、CPUバス1bを通じて
外部機器としての副制御装置20に接続される。更に、
データバスAには第1の調停手段としてのバス調停手段
60が接続され、データ衝突が生じないようにインタフ
ェース装置101及び102のバス使用権の調停がなさ
れる。
【0083】また、データバスBにも2つの双方向性の
インタフェース装置103及び104が設けられる。一
方のインタフェース装置103はデータバスBに接続さ
れて他方のインタフェース装置104及び3方向性のイ
ンタフェース装置200に接続されると共に、端末用の
バス40aを通じて外部機器としての端末装置40に接
続される。
【0084】他方のインタフェース装置104は同様に
データバスBに接続されて3方向性のインタフェース装
置200に接続されると共に、端末用のバス50aを通
じて外部機器としての端末装置50に接続される。更
に、データバスBには第2の調停手段としてのバス調停
手段70が接続され、インタフェース装置103及び1
04のバス使用権の調停がなされる。
【0085】上述したインタフェース装置101〜10
4はいずれも本実施の形態としての双方向性のインタフ
ェース装置100が使用され、内部に設けられたコマン
ドレジスタ17aに書き込まれた制御命令D1によっ
て、データ転送制御がなされる。この例では、少なくと
もデータバスAと主記憶装置30の間でデータ転送を行
うとき、主記憶装置30とデータバスBとの間でデータ
転送を行うとき、または、データバスA,B間でデータ
転送を行うときに、インタフェース装置200内のコマ
ンドレジスタ17aに制御命令D1が書き込まれる。こ
の制御命令D1は主制御装置10又は副制御装置20に
よって書き込まれる。
【0086】次に、データ処理装置300の動作を説明
する。例えば、端末装置40から主記憶装置30にデー
タを書き込む場合を想定して説明をする。この場合に
は、上述したデータ転送事象に関する制御命令D1が
インタフェース装置200のコマンドレジスタ17aに
書き込まれる。
【0087】これに先立っては、まず、主制御装置10
からインタフェース装置101内の図示ないコマンドレ
ジスタ17a及びインタフェース装置200内の以下図
示ないコマンドレジスタ17aにはデータ転送事象に
関する制御命令D1が書き込まれる。次に、主制御装置
10からインタフェース装置103にデータ転送事象
に関する制御命令D1が書き込まれ、その後、インタフ
ェース装置200にデータ転送事象に関する制御命令
D1が書き込まれる。
【0088】インタフェース装置101、200及び1
03で各々の制御命令D1がデコードされると、インタ
フェース装置103ではデータバスBと端末用のバス4
0aとが接続され、インタフェース装置200ではデー
タバスBとメモリバス30aとが接続される。各々のイ
ンタフェース装置101、200及び103の内部での
動作は上述した通りである。例えば、インタフェース装
置103及び200の接続動作により、端末装置40か
らデータバスBを経由して主記憶装置30へデータを書
き込むことができる。
【0089】この例では端末装置40から主記憶装置3
0へデータを書き込んでいるとき、及び、主記憶装置3
0から端末装置50にデータを読み出しているときは、
3方向性のインタフェース装置200によって、データ
バスAがデータバスBから切り離されるので、データバ
スAを主制御装置10や副制御装置20に開放すること
ができる。これにより、データバスAに接続された主制
御装置10が、インタフェース装置101及び102を
通して副制御装置20と他のデータのやりとりを行うこ
とができる。
【0090】また、上述したデータ転送事象に関する
制御命令D1に基づいて主記憶装置30から読み出され
た同じデータを主制御装置10を始め、副制御装置20
及び端末装置50などに転送することができる。これに
より、データバスAに接続された主制御装置10や副制
御装置20と、データバスBに接続された端末装置40
及び50とで主記憶装置30を時系列的若しくは同時に
共用することができる。
【0091】このように本実施の形態としてのデータ処
理装置300によれば、双方向性のインタフェース装置
101〜104及び3方向性のインタフェース装置20
0によって2つのデータバスA,Bを時系列的に入出力
制御することができるので、従来方式の画像形成装置5
00のような1本のCPUバス1を2つに分断したデー
タ転送制御をすることができる。
【0092】続いて、データ処理装置300を応用した
画像形成装置について説明する。
【0093】(3)データ処理装置の応用例 図6は本実施の形態としての画像形成装置400の構成
例を示すブロック図である。この実施形態では、図7に
示す画像メモリ3と2つに分断されたデータバスA,B
にメモリ用のバスブリッジ201を接続し、このバスブ
リッジ201に制御命令D1を与えた後は、この制御命
令D1によってスキャナ部42及びプリンタ部52をC
PU2aとは独立して時系列的に入出力を制御させるよ
うにして、この間にCPU2aが他のデータ処理を実行
できるようになされたものである。
【0094】この画像形成装置400には3方向性のイ
ンタフェース手段としての図6に示すバスブリッジ20
1が設けられる。このバスブリッジ201には本実施の
形態に係る3方向性のインタフェース装置200が使用
される。
【0095】このバスブリッジ201には画像メモリ3
が接続され、原稿などの画像データが一時記憶される。
この例ではバスブリッジ201内のコマンドレジスタ1
7aに書き込まれた制御命令D1によって、この画像メ
モリ3とデータバスAとの間で画像データの書き込み読
み出をしたり、画像メモリ3とデータバスBとの間で画
像データの書き込み読み出をしたり、及び、2つのデー
タバスA,B間で画像データ転送がなされる。
【0096】この例で、データバスAには2つの双方向
性のバスブリッジ31及び32が設けられる。一方のバ
スブリッジ31はデータバスAに接続されて他方のバス
ブリッジ32及びメモリ用のバスブリッジ201に接続
されると共に、CPUバス1aを通じてCPU2aに接
続される。CPU2aには従来方式と同様に、ROM2
b,RAM2c及び操作部2dが接続され、画像形成装
置400の全体制御が行われる。これらの機能について
は説明を省略する(図7参照)。
【0097】他方のバスブリッジ32はデータバスAに
接続されてバスブリッジ201に接続されると共に、C
PUバス1bを通じて通信モデムなどを制御するCPU
25に接続される。CPUバス1bに接続されたROM
26及びRAM27はCPU25をサポートするもので
ある。更に、データバスAには第1の調停手段としての
バスアービタ61が接続され、データ衝突が生じないよ
うにバスブリッジ31及びバスブリッジ32のバス使用
権の調停がなされる。
【0098】また、データバスBにも2つの双方向性の
バスブリッジ33及び34が設けられる。一方のバスブ
リッジ33はデータバスBに接続されて他方のバスブリ
ッジ34及びバスブリッジ201に接続されると共に、
スキャナ用のバス41を通して画像取得手段としてのス
キャナ部42に接続される。スキャナ部41ではバスブ
リッジ33の入力制御に基づいて原稿の画像が取得さ
れ、その原稿の画像データが出力される。
【0099】他方のバスブリッジ34は同様にデータバ
スBに接続されてバスブリッジ201に接続されると共
に、プリンタ用のバス51を通して画像再生手段として
のプリンタ部52に接続される。プリンタ部52ではバ
スブリッジ34の出力制御に基づいて画像データが与え
られ、その画像データに基づいて原稿の画像が再生され
る。更に、データバスBには第2の調停手段としてのバ
スアービタ71が接続され、バスブリッジ33及び34
のバス使用権の調停がなされる。
【0100】上述したバスブリッジ101〜104はい
ずれも本実施の形態としての双方向性のインタフェース
装置100が使用され、内部に設けられたコマンドレジ
スタ17aに書き込まれた制御命令D1によって、デー
タ転送制御がなされる。この例では、少なくともデータ
バスAと画像メモリ3の間でデータ転送を行うとき、画
像メモリ3とデータバスBとの間でデータ転送を行うと
き、または、データバスA,B間でデータ転送を行うと
きに、バスブリッジ201内のコマンドレジスタ17a
に制御命令D1が書き込まれる。
【0101】この例では制御命令D1がCPU2a又は
CPU25によってバスブリッジ201に書き込まれた
後は、この制御命令D1によってスキャナ部42及びプ
リンタ部52が時系列的に入出力制御されるようにした
ものである。
【0102】次に、本実施の形態としての画像形成装置
400の動作を説明する。始めに、単一(1ページ)の
原稿をコピーする場合について説明する。この例ではス
キャナ部42で取得された原稿の画像データが一旦、画
像メモリ3に転送され、その後、画像メモリ3から画像
データが読み出されてプリンタ部52に供給される場合
を想定して説明する。
【0103】例えば、操作部2dからCPU2aに1ペ
ージのコピーが指示されると、CPU2aはスキャナ部
42を駆動するためにバスブリッジ33に対してスキャ
ナ駆動指示をする。このとき、バスブリッジ33とCP
U2aとは直接データバスA,Bが接続されていないの
で、バスブリッジ31とバスブリッジ201を介してス
キャナ駆動指示が送られる。
【0104】このスキャナ駆動指示に際して、CPU2
aからバスブリッジ31へ制御命令D1が送出される。
この際に、CPU2aで発生されるアドレスは予めマッ
ピングされたバスブリッジ31を示している。従って、
バスブリッジ31はこの制御命令D1及びアドレスをデ
ータバスAにドライブする。このデータバスAに接続さ
れたバスブリッジ201では、この制御命令D1に付さ
れたアドレスがデータバスBに接続されたバスブリッジ
33を指定するものなので、この制御命令D1及びアド
レスがデータバスBにドライブされる。これにより、バ
スブリッジ33ではバスブリッジ201からの制御命令
D1及びアドレスが受信され、スキャナ部42の駆動制
御が行われる。
【0105】次に、CPU2aからバスブリッジ33に
対して、スキャナ部42から出力される画像データの転
送先、転送バイト数などが指示される。このとき、上述
したようにCPU2aはCPUバス1aを通して、デー
タバスA上にバスブリッジ33のアドレスと画像データ
の格納先などを指示する制御命令D1がドライブされ
る。これにより、バスブリッジ31及びバスブリッジ2
01を通って、制御命令D1がバスブリッジ33に転送
される。この制御命令D1を受け取ったバスブリッジ3
3では、スキャナ部42からの画像データを指示された
画像メモリ3のアドレスに書き込むべき準備が開始され
る。
【0106】この書き込みに際して、バスブリッジ33
はバスアービタ71に対してデータバスBの使用を要求
する。バスアービタ71は内蔵する所定のアルゴリズム
に従って、その時の最優先のバス使用要求に対してデー
タバスBの使用を許可する。この場合は、バスブリッジ
201及びバスブリッジ34からバス使用要求がなされ
ていないので、バスブリッジ33に対してデータバスB
の使用が許可される。許可を受けたバスブリッジ33で
は、指定された画像メモリ3のアドレスがデータバスB
にドライブされる。
【0107】この画像メモリ3のアドレスを受けたバス
ブリッジ201では、制御命令D1をデコードすること
により、画像メモリ3に対するアクセスであることが検
知される。従って、データバスB上にドライブされた画
像データが、バスブリッジ201の上述した内部データ
バス15b及びFIFOメモリ23aを通って画像メモ
リ3に格納される(図4参照)。
【0108】ここで、CPU2aのアドレスマップ上で
画像メモリ3のアドレスとバスブリッジ34のアドレス
とを同じ値に設定すると、スキャナ部42からの画像デ
ータを画像メモリ3に格納しつつ、プリンタ部52によ
って同時に原稿の画像をプリントアウトすることができ
る。
【0109】このバスブリッジ33によって、CPU2
aより指定された転送バイト数の画像データが画像メモ
リ3に格納されている間は、CPUバス1a及びデータ
バスAは画像データの転送には使用されていないので、
CPU2aやCPU25等は新たに指示された通信処理
などのジョブを処理することができる。
【0110】そして、指定されたバイト数分の画像デー
タの転送が終了すると、バスブリッジ33はCPU2a
に対してデータ転送終了を通知する。このとき、バスブ
リッジ33ではバスブリッジ31内のステータスレジス
タ17bに終了ステータスデータD2を記録するため
に、バスブリッジ31のアドレスを指示すべくデータバ
スBがドライブされる。
【0111】このデータバスBがドライブされるので、
バスブリッジ201ではアドレスがデコードされ、バス
ブリッジ31のアドレスと終了ステータスデータD2と
がデータバスAにドライブされる。これにより、バスブ
リッジ31では当該バスブリッジ自身宛のアドレスがド
ライブされているので、終了ステータスデータD2が上
述したステータスレジスタ17bに格納される。
【0112】このバスブリッジ31ではステータスレジ
スタ17bの内容が変化するので、この内容がCPU2
aに通知される。従って、CPU2aはバスブリッジ3
1のレジスタ17bをリードすることにより、スキャナ
部42から画像メモリ3への画像データの転送が終了し
たことを検知することができる。
【0113】このデータ転送終了通知を受け取ったCP
U2aは、今度はバスブリッジ34に対してプリンタ部
52の起動を指示する。このとき、CPUバス1aにド
ライブされたアドレスはバスブリッジ34を指示するも
のである。従って、バスブリッジ34に対する制御命令
D1はバスブリッジ31及びバスブリッジ201を通っ
て、バスブリッジ34のコマンドレジスタ17aに格納
される。その後、CPU2aからバスブリッジ34に対
して、画像データの格納元、そのバイト数が指示され、
プリント開始の準備がなされる。
【0114】そして、バスブリッジ34ではデータ転送
のためにバスアービタ71に対してデータバスBの使用
が要求される。この要求を受けたバスアービタ71では
所定のアルゴリズムに従って、その時最優先のバス使用
要求に対して許可が与えられる。この場合は、バスブリ
ッジ201及びバスブリッジ33からのバス使用要求が
ないので、バスブリッジ34に対してデータバスBの使
用の許可が与えられる。この許可を受けたバスブリッジ
34では画像メモリ3のアドレスがデータバスBにドラ
イブされる。
【0115】この画像メモリ3のアドレスを受けたバス
ブリッジ201では、このアドレスがデコードされ、こ
のデコード結果によって画像メモリ3に対するアクセス
であることが検知される。これにより、バスブリッジ2
01ではCPU2aによって指定されたアドレスの画像
メモリ3から画像データが読み出され、その画像データ
がデータバスB上にドライブされる。このデータバスB
上にドライブされた画像データがバスブリッジ34によ
って取り込まれ、その画像データがプリンタ部52に出
力される。
【0116】このバスブリッジ34では、指定されたバ
イト分だけプリントアウトが済むと、上述したバスブリ
ッジ31内のステータスレジスタ17bに転送終了ステ
ータスが格納される。このように、バスブリッジ33に
起動コマンドを送ってから原稿の1ページのコピー終了
まで、CPUバス1a及びデータバスAをCPU2aの
次のジョブのために使用することができる。
【0117】次に、原稿が複数枚で、しかも、複数部の
転写紙にコピーする場合について説明する。この場合
も、操作部2dからの指示によりCPU2aはバスブリ
ッジ33に対してスキャナ部42の駆動制御のための制
御命令D1を送る。さらに、スキャナ部42で読み取ら
れた画像データの格納先アドレス及び読み込みバイト数
が設定され、画像データの読み取りが開始される。この
とき、前述したように、バスブリッジ34のアドレスを
画像メモリ3のアドレスと同一に設定することにより、
読み込まれた画像データをプリントアウトしながら画像
メモリ3に格納することもできる。
【0118】この例では原稿の第1ページ目の画像デー
タの読み込みが終了したら、CPU2aはバスブリッジ
34に対してプリンタ部52の起動を指示する。また、
このとき、画像メモリ3に1ページ分のメモリ領域に空
きがあれば、CPU2aはバスブリッジ33に対して第
2ページ目の読み込みの開始を指示する。各ブリッジ3
3、34はバスアービタ71に対してデータバスBの使
用を要求する。この許可を受け取ったバスブリッジ33
又は34が上述したようなデータ転送が行われる。上述
した同一動作を第1ページ目の原稿の枚数分だけ行われ
ると、第1ページ目の原稿の1部コピーが終了する。複
数部のコピーをとるためには、バスブリッジ34に対し
て順次起動をかけ、予め設定された部数のコピーが終了
する。
【0119】このようにして、本実施の形態としての画
像形成装置400によれば、CPU2aとは独立してメ
モリ専用のバスブリッジ201により画像データの入出
力制御を行うことができるので、スキャナ部42が画像
メモリ3に画像データを書き込んでいるときに、同時
に、スキャナ部42からの画像データに基づいてプリン
タ部42で、原稿の画像を複写することができる。従っ
て、CPU2aからバスブリッジ201へ制御命令D1
が与えられた後は、CPU2aに通信処理などの他のデ
ータ処理を実行させることができる。
【0120】この例ではCPU25に通信手段38が接
続され、スキャナ部42による原稿の画像データが通信
回線39に送信され、又は通信回線39を使用して送ら
れてくる原稿の画像データが受信される。この通信手段
38によって受信された原稿の画像データをプリンタ部
52により再生出力するようにしてもよい。
【0121】なお、CPU2aとCPU25とは同一の
ものであっても構わない。CPU2aとCPU25が同
一の場合には、バスブリッジ31とバスブリッジ32と
を同一構成とすることができる。ROM2bなどに設備
するアドレスマップ内容が簡略化する。
【0122】本実施の形態では、スキャナ部42及びプ
リンタ部52などによって画像メモリ3を共用できるの
で、従来方式のようなページメモリが不要となると共
に、画像メモリ3の使用効率が向上する。
【0123】また、従来方式のような1つのデータバス
をA、Bの2つに分けることができたので、CPU2a
との影響を懸念することなく、DMACを導入すること
ができる。従って、バスブリッジ31〜34内のインタ
フェース制御部18やバスブリッジ201内のインタフ
ェース制御部28にDMAC機能を備えることにより、
画像データなどの転送速度の高速化が図れる。
【0124】
【発明の効果】以上説明したように、本発明のインタフ
ェース装置によれば、制御命令を一時記録する制御用の
メモリが設けられ、第1及び第2のデータバス間でデー
タを転送するときに、その制御用のメモリに制御命令が
書き込まれるようになされたものである。
【0125】この構成によって、制御用のメモリに一
旦、制御命令が書き込まれた後は、その制御命令に基づ
いて第1のインタフェース部、第2のインタフェース部
及び内部データバスを入出力制御することができるの
で、本インタフェース装置に接続されたシステム上位の
制御装置などと独立して第1及び第2のデータバス間で
データを転送することができる。
【0126】また、本発明に係るデータ処理システムに
よれば、データ用のメモリ、第1及び第2のデータバス
間に3方向性のインタフェース手段を配置し、インタフ
ェース手段内に制御用のメモリを設け、この制御用のメ
モリに制御命令を書き込むようになされたものである。
【0127】この構成によって、制御用のメモリに制御
命令を書き込んだ後は、その制御装置自らが本インタフ
ェース装置の入出力を管理しなくても済むので、システ
ム上位の制御装置などのデータ処理負担を軽減すること
ができる。
【0128】この発明は複写機やプリンタ、ファクシミ
リなどの画像処理装置に適用して極めて好適である。
【図面の簡単な説明】
【図1】本発明の実施の形態としてのインタフェース装
置100の構成例を示すブロック図である。
【図2】インタフェース装置100の動作例を示す構成
図である。
【図3】本発明の実施の形態としての3方向性のインタ
フェース装置200の構成例を示すブロック図である。
【図4】インタフェース装置200の動作例を示す構成
図である。
【図5】本発明の実施の形態としてのデータ処理装置3
00の構成例を示すブロック図である。
【図6】本発明の実施の形態としての画像形成装置40
0の構成例を示すブロック図である。
【図7】従来方式の画像形成装置500の構成例を示す
ブロック図である。
【符号の説明】
1 CPUバス 2 システム制御手段 3 画像メモリ 5 画像取得手段 6 画像再生手段 10 主制御装置 13,16 インタフェース部 17 制御用のメモリ 17a コマンドレジスタ 17b ステータスレジスタ 20 副制御装置 21 内部バスセレクタ 24 メモリ制御手段 28 インタフェース制御部 30 主記憶装置 31〜34,201 バスブリッジ 60,70 バス調停手段 100,200 インタフェース装置

Claims (7)

    【特許請求の範囲】
  1. 【請求項1】 第1のデータバスに接続されてデータを
    入出力する双方向性の第1のインタフェース部と、 第2のデータバスに接続されてデータを入出力する双方
    向性の第2のインタフェース部と、 前記第1及び第2のインタフェース部間に接続された内
    部データバスと、 前記第1のインタフェース部、第2のインタフェース部
    及び内部データバスを入出力制御するための制御命令を
    一時記録する制御用のメモリとを備え、 前記第1及び第2のデータバス間でデータを転送すると
    きに、 前記制御用のメモリに制御命令が書き込まれるようにな
    されたことを特徴とするインタフェース装置。
  2. 【請求項2】 前記制御命令を記録する制御用のメモリ
    が設けられる場合であって、 前記制御命令に関して実行されたデータ転送結果を示す
    制御通知情報が前記制御用のメモリに一時記録するよう
    になされたことを特徴とする請求項1記載のインタフェ
    ース装置。
  3. 【請求項3】 前記制御命令を記録する制御用のメモリ
    と、前記第1及び第2のインタフェース部とが設けられ
    る場合であって、 前記第1のインタフェース部によって入出力されるデー
    タを一時記録するデータ用の第1のメモリと、 前記第2のインタフェース部によって入出力されるデー
    タを一時記録するデータ用の第2のメモリとが設けら
    れ、 前記制御用のメモリに記録された制御命令に基づいて前
    記第1及び第2のメモリのデータ書き込み読み出し制御
    を行うようになされたことを特徴とする請求項1記載の
    インタフェース装置。
  4. 【請求項4】 前記制御命令を記録する制御用のメモリ
    と、 前記第1及び第2のインタフェース部間を接続する内部
    データバスとが設けられる場合であって、 前記内部データバスから分岐した分岐データバスが設け
    られ、 前記分岐データバスにメモリ制御手段が接続され、 前記第1及び第2のインタフェース部によって入出力さ
    れるデータが前記制御命令に基づいて書き込み読み出し
    制御されるようにしたことを特徴とする請求項1記載の
    インタフェース装置。
  5. 【請求項5】 前記制御命令を記録する制御用のメモリ
    と、 前記第1、第2のインタフェース部及び前記メモリ制御
    手段とが設けられる場合であって、 前記第1のインタフェース部によって入出力されるデー
    タを一時記憶するデータ用の第1のメモリと、 前記第2のインタフェース部によって入出力されるデー
    タを一時記憶するデータ用の第2のメモリと、 前記メモリ制御手段によって書き込み読み出し制御され
    るデータを一時記憶するデータ用の第3のメモリとが設
    けられ、 前記制御用のメモリに記録された制御命令に基づいて、
    前記第1、第2及び第3のメモリのデータ書き込み読み
    出し制御を行うようになされたことを特徴とする請求項
    4記載のインタフェース装置。
  6. 【請求項6】 データ用のメモリと第1のデータバスと
    の間でのデータの書き込み読み出をし、前記メモリと第
    2のデータバスとの間でのデータの書き込み読み出を
    し、及び、前記第1のデータバスと第2のデータバスと
    の間でのデータ転送を行うに際して、 前記メモリ、第1及び第2のデータバス間に3方向性の
    インタフェース手段を配置し、 前記インタフェース手段内に制御用のメモリを設け、 前記制御用のメモリに制御命令を書き込むようになされ
    たことを特徴とするデータ処理システム。
  7. 【請求項7】 前記第1及び第2のデータバスに接続さ
    れる3方向性のインタフェース手段が設けられる場合で
    あって、 前記3方向性のインタフェース手段は、 前記第1のデータバスに接続されてデータを入出力する
    双方向性の第1のインタフェース部と、 第2のデータバスに接続されてデータを入出力する双方
    向性の第2のインタフェース部と、 前記第1及び第2のインタフェース部間に接続された内
    部データバスと、 前記内部データバスから分岐した分岐データバスと、 前記分岐データバスに接続されてデータの書き込み読み
    出し制御をするメモリ制御手段と、 前記第1のインタフェース部、第2のインタフェース
    部、内部データバス及びメモリ制御手段を入出力制御す
    るための制御命令を一時記録する制御用のメモリとを有
    することを特徴とする請求項6記載のデータ処理システ
    ム。
JP9353807A 1997-12-22 1997-12-22 インタフェース装置及びデータ処理システム Pending JPH11184801A (ja)

Priority Applications (3)

Application Number Priority Date Filing Date Title
JP9353807A JPH11184801A (ja) 1997-12-22 1997-12-22 インタフェース装置及びデータ処理システム
US09/216,443 US6240481B1 (en) 1997-12-22 1998-12-18 Data bus control for image forming apparatus
CN98127174A CN1122224C (zh) 1997-12-22 1998-12-22 图像形成装置以及处理数据的系统

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP9353807A JPH11184801A (ja) 1997-12-22 1997-12-22 インタフェース装置及びデータ処理システム

Publications (1)

Publication Number Publication Date
JPH11184801A true JPH11184801A (ja) 1999-07-09

Family

ID=18433353

Family Applications (1)

Application Number Title Priority Date Filing Date
JP9353807A Pending JPH11184801A (ja) 1997-12-22 1997-12-22 インタフェース装置及びデータ処理システム

Country Status (1)

Country Link
JP (1) JPH11184801A (ja)

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH11184800A (ja) * 1997-12-22 1999-07-09 Konica Corp データ処理装置及びシステム構築方法
US6418494B1 (en) * 1998-10-30 2002-07-09 Cybex Computer Products Corporation Split computer architecture to separate user and processor while retaining original user interface
JP2007164793A (ja) * 2005-12-13 2007-06-28 Arm Ltd データ処理システムの中に分散された分配型ダイレクトメモリアクセス手段
US7783820B2 (en) 2005-12-30 2010-08-24 Avocent Corporation Packet-switched split computer having disassociated peripheral controller and plural data buses
US9560371B2 (en) 2003-07-30 2017-01-31 Avocent Corporation Video compression system
US9743095B2 (en) 2002-10-01 2017-08-22 Avocent Corporation Video compression encoder

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5760424A (en) * 1980-09-30 1982-04-12 Fujitsu Ltd Data transfer controller
JPS6433658A (en) * 1987-07-30 1989-02-03 Toshiba Corp Computer system
JPH04227557A (ja) * 1990-06-04 1992-08-17 Hitachi Ltd 情報処理装置

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5760424A (en) * 1980-09-30 1982-04-12 Fujitsu Ltd Data transfer controller
JPS6433658A (en) * 1987-07-30 1989-02-03 Toshiba Corp Computer system
JPH04227557A (ja) * 1990-06-04 1992-08-17 Hitachi Ltd 情報処理装置

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH11184800A (ja) * 1997-12-22 1999-07-09 Konica Corp データ処理装置及びシステム構築方法
US6418494B1 (en) * 1998-10-30 2002-07-09 Cybex Computer Products Corporation Split computer architecture to separate user and processor while retaining original user interface
US6807639B2 (en) 1998-10-30 2004-10-19 Avocent Corporation Split computer architecture to separate user and processor while retaining original user interface
US7020732B2 (en) 1998-10-30 2006-03-28 Avocent Huntsville Corporation Split computer architecture
US9743095B2 (en) 2002-10-01 2017-08-22 Avocent Corporation Video compression encoder
US9560371B2 (en) 2003-07-30 2017-01-31 Avocent Corporation Video compression system
JP2007164793A (ja) * 2005-12-13 2007-06-28 Arm Ltd データ処理システムの中に分散された分配型ダイレクトメモリアクセス手段
US7783820B2 (en) 2005-12-30 2010-08-24 Avocent Corporation Packet-switched split computer having disassociated peripheral controller and plural data buses

Similar Documents

Publication Publication Date Title
US6240481B1 (en) Data bus control for image forming apparatus
US6092170A (en) Data transfer apparatus between devices
JPH11184801A (ja) インタフェース装置及びデータ処理システム
JPH11184800A (ja) データ処理装置及びシステム構築方法
JP4446968B2 (ja) データ処理装置
JPH11187230A (ja) 画像形成装置
JP4010310B2 (ja) 画像形成装置
JP2002259151A (ja) 通信装置
JPS6126132A (ja) 画像デ−タ転送方式
JPH0778043A (ja) 画像処理装置
JP2002314740A (ja) デジタル複写装置のネットワークシステム
JP3153257B2 (ja) ファクシミリ装置
JPH09214746A (ja) 画像出力システム及び画像形成装置
JP2002024159A (ja) 制御装置
JPH07264370A (ja) 画像形成記憶装置
JP2003333266A (ja) 画像入出力装置
US7610452B1 (en) Data processing system wherein data is stored in a memory and an external storage in parallel
JPS59135684A (ja) バツフアメモリ間のデ−タバイパス方式
JP2001167046A (ja) 画像処理装置
JPH11203059A (ja) 画像入出力処理装置および画像入出力処理装置のメモリアクセス方法およびコンピュータが読み出し可能なプログラムを格納した記憶媒体
JPH08223208A (ja) ファクシミリ蓄積交換装置
JP4158575B2 (ja) データ処理システム
JP2793305B2 (ja) イメージデータ出力装置の出力制御方式
JPH1032663A (ja) 多機能入出力装置
EP0411836A2 (en) Image processing apparatus

Legal Events

Date Code Title Description
A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20040525