JPH1117772A - 磁気カードリーダのデータ処理方法 - Google Patents
磁気カードリーダのデータ処理方法Info
- Publication number
- JPH1117772A JPH1117772A JP9163774A JP16377497A JPH1117772A JP H1117772 A JPH1117772 A JP H1117772A JP 9163774 A JP9163774 A JP 9163774A JP 16377497 A JP16377497 A JP 16377497A JP H1117772 A JPH1117772 A JP H1117772A
- Authority
- JP
- Japan
- Prior art keywords
- magnetic card
- card reader
- data
- lsi
- processing method
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Landscapes
- Communication Control (AREA)
Abstract
(57)【要約】
【課題】 専用のLSIを開発することなしに調歩同期
通信LSIで同期クロック式のシリアルデータを処理す
る 【解決手段】 データ通知方式として同期用クロックと
データを出力する磁気カードリーダ装置を接続するイン
タフェースとして調歩同期シリアルインタフェースを使
用する。磁気力一ドリーダ1と調歩同期通信LSI4と
CPU5とにより構成されている。磁気カードリーダ1
から読み出されたデータは、調歩同期通信LSI4にあ
る制御線I/O7に通知され、CPU5で処理される。
通信LSIで同期クロック式のシリアルデータを処理す
る 【解決手段】 データ通知方式として同期用クロックと
データを出力する磁気カードリーダ装置を接続するイン
タフェースとして調歩同期シリアルインタフェースを使
用する。磁気力一ドリーダ1と調歩同期通信LSI4と
CPU5とにより構成されている。磁気カードリーダ1
から読み出されたデータは、調歩同期通信LSI4にあ
る制御線I/O7に通知され、CPU5で処理される。
Description
【0001】
【発明の属する技術分野】本発明は、同期用クロックと
データを出力する磁気カードリーダのデータ処理方法に
関する。
データを出力する磁気カードリーダのデータ処理方法に
関する。
【0002】
【従来の技術】従来方式の一例が、実開昭60−039
13号公報に記載されている。この公報に記載されてい
る内容は、インタフェース部にシリアル通信用LSIを
使用し、図4の構成で作られている。このLSIは、磁
気カードリーダのデータを磁気カードリーダからデータ
といっしょに出力される同期クロックによりデータを処
理する方式であり、同期クロックを使用しない調歩同期
通信用LSIで磁気カードリーダのデータを処理する方
法とは異なる処理方法である。
13号公報に記載されている。この公報に記載されてい
る内容は、インタフェース部にシリアル通信用LSIを
使用し、図4の構成で作られている。このLSIは、磁
気カードリーダのデータを磁気カードリーダからデータ
といっしょに出力される同期クロックによりデータを処
理する方式であり、同期クロックを使用しない調歩同期
通信用LSIで磁気カードリーダのデータを処理する方
法とは異なる処理方法である。
【0003】
【発明が解決しようとする課題】従来の技術においてク
ロックに同期したシリアルデータの処理には専用にシフ
トレジスタを利用したシリアルパラレル変換回路を接続
するか、この回路を内蔵したLSIを利用する場合がほ
とんどであった。現在、情報処理機器の小型軽量化が進
み、1つのLSIでCPUに周辺回路を取り込んだもの
が利用されるようになった。しかしながら内蔵されるの
は調歩同期シリアルインタフェースであり、クロックに
同期したシリアルデータ処理用の機能は盛り込まれてい
ない。
ロックに同期したシリアルデータの処理には専用にシフ
トレジスタを利用したシリアルパラレル変換回路を接続
するか、この回路を内蔵したLSIを利用する場合がほ
とんどであった。現在、情報処理機器の小型軽量化が進
み、1つのLSIでCPUに周辺回路を取り込んだもの
が利用されるようになった。しかしながら内蔵されるの
は調歩同期シリアルインタフェースであり、クロックに
同期したシリアルデータ処理用の機能は盛り込まれてい
ない。
【0004】それは、最近、クロック同期式のシリアル
データ処理はあまり使われなくなってきたため、汎用性
を要求されるLSIには搭載されないためである。
データ処理はあまり使われなくなってきたため、汎用性
を要求されるLSIには搭載されないためである。
【0005】また、磁気カードリーダに調歩同期式のも
のを採用すれば実現できるが、当社で現状使われている
カードリーダは、調歩同期式ではないため、使用するこ
とができない。
のを採用すれば実現できるが、当社で現状使われている
カードリーダは、調歩同期式ではないため、使用するこ
とができない。
【0006】本発明の目的は、小型、低価格化で、本来
なら専用のLSIを作るか、専用の通信回路を増設しな
ければならないが、本発明により専用のLSIや回路が
必要なくなる磁気カードリーダのデータ処理方法を提供
することにある。
なら専用のLSIを作るか、専用の通信回路を増設しな
ければならないが、本発明により専用のLSIや回路が
必要なくなる磁気カードリーダのデータ処理方法を提供
することにある。
【0007】
【課題を解決するための手段】本発明は、データ通知方
式として同期用クロックとデータを出力する磁気カード
リーダ装置を接続するインタフェースとして調歩同期シ
リアルインタフェースを使用することを特徴とする。
式として同期用クロックとデータを出力する磁気カード
リーダ装置を接続するインタフェースとして調歩同期シ
リアルインタフェースを使用することを特徴とする。
【0008】また、本発明は、調歩同期シリアルインタ
フェースとして調歩同期通信用LSIを使用し、磁気カ
ードリーダのデータを調歩同期通信LSIの制御線I/
Oから読み込むことを特徴とする。
フェースとして調歩同期通信用LSIを使用し、磁気カ
ードリーダのデータを調歩同期通信LSIの制御線I/
Oから読み込むことを特徴とする。
【0009】
【発明の実施の形態】次に、本発明の実施の形態を図面
を参照して説明する。
を参照して説明する。
【0010】図1は、本発明の磁気カードリーダのデー
タ処理方式の実施の形態を示すブロック図である。図1
に示すデータ処理方式は、大きなブロックとしては、磁
気カードリーダ1と調歩同期通信LSI4とCPU5と
により構成されている。
タ処理方式の実施の形態を示すブロック図である。図1
に示すデータ処理方式は、大きなブロックとしては、磁
気カードリーダ1と調歩同期通信LSI4とCPU5と
により構成されている。
【0011】磁気カードリーダ1から読み出されたデー
タは、調歩同期通信LSI4にある制御線I/O7通知
され、CPU5で処理される。調歩同期通信LSI4に
内蔵されるシリアル−パラレル変換回路6は、本構成で
は未使用である。
タは、調歩同期通信LSI4にある制御線I/O7通知
され、CPU5で処理される。調歩同期通信LSI4に
内蔵されるシリアル−パラレル変換回路6は、本構成で
は未使用である。
【0012】次に、本発明の一実施例について説明す
る。図2は、本発明の一実施例を示すブロック図であ
り、図3は、磁気カードリーダにカードを通した際に出
力される信号波形を示す図である。
る。図2は、本発明の一実施例を示すブロック図であ
り、図3は、磁気カードリーダにカードを通した際に出
力される信号波形を示す図である。
【0013】図2に示すデータ処理方式は、大きなブロ
ックとしては、磁気カードリーダ1とCPU周辺一体型
LSI10とにより構成されている。
ックとしては、磁気カードリーダ1とCPU周辺一体型
LSI10とにより構成されている。
【0014】CPU周辺一体型LSI10は、図1に示
す調歩同期通信LSI4とCPU5を1つのLSIにし
たものである。CPU周辺一体型LSI10は、他にも
いろいろな機能があるが、本発明に関係するところのみ
抜粋している。
す調歩同期通信LSI4とCPU5を1つのLSIにし
たものである。CPU周辺一体型LSI10は、他にも
いろいろな機能があるが、本発明に関係するところのみ
抜粋している。
【0015】同期クロック出力式磁気カードリーダのイ
ンタフェースは、通常、図4の回路構成で実現されてい
る。磁気カードリーダは、クロックに同期した図3のよ
うなデータ出力をするため、クロック同期対応通信LS
Iで処理することが可能である。しかしながら、図1お
よび図2で使用される調歩同期通信ブロックのデータ入
力端子に接続することは通信ブロック内部のクロックと
磁気カードリーダのクロックが同期されていないために
不可能であるため、通常は使用できない。しかしなが
ら、制御線I/Oを使用すればCPUでデータの状態を
監視することができる。本実施例では、CPUにて図3
に示される磁気カードリーダのデータを調歩同期通信L
SIの制御線I/Oから読み込み、データを処理する。
ンタフェースは、通常、図4の回路構成で実現されてい
る。磁気カードリーダは、クロックに同期した図3のよ
うなデータ出力をするため、クロック同期対応通信LS
Iで処理することが可能である。しかしながら、図1お
よび図2で使用される調歩同期通信ブロックのデータ入
力端子に接続することは通信ブロック内部のクロックと
磁気カードリーダのクロックが同期されていないために
不可能であるため、通常は使用できない。しかしなが
ら、制御線I/Oを使用すればCPUでデータの状態を
監視することができる。本実施例では、CPUにて図3
に示される磁気カードリーダのデータを調歩同期通信L
SIの制御線I/Oから読み込み、データを処理する。
【0016】磁気カードリーダ1から読み込まれる信号
には、図2および図3に示すように、データ信号(DA
TA)2と同期クロック信号(CLK)3がある。デー
タの読み込み手順として、なにもしないときは、同期ク
ロック信号は0のままで、データがくると、1つのデー
タで30μSのパルスが生成され、このパルスが0から
1になる変化点をCPUがとらえ、1から0になるのを
検知したらデータを読み込む。すべてのデータがリード
されると、再び同期クロック信号は0に戻るので、CP
Uは処理を終了する。
には、図2および図3に示すように、データ信号(DA
TA)2と同期クロック信号(CLK)3がある。デー
タの読み込み手順として、なにもしないときは、同期ク
ロック信号は0のままで、データがくると、1つのデー
タで30μSのパルスが生成され、このパルスが0から
1になる変化点をCPUがとらえ、1から0になるのを
検知したらデータを読み込む。すべてのデータがリード
されると、再び同期クロック信号は0に戻るので、CP
Uは処理を終了する。
【0017】
【発明の効果】以上説明したように本発明は、通常なら
クロック同期通信LSIを使用するか、磁気カードリー
ダ側で調歩同期に変換する回路を入れる必要があるが、
専用のLSIを開発することなしに調歩同期通信LSI
で同期クロック式のシリアルデータを処理することがで
きるという効果を有する。
クロック同期通信LSIを使用するか、磁気カードリー
ダ側で調歩同期に変換する回路を入れる必要があるが、
専用のLSIを開発することなしに調歩同期通信LSI
で同期クロック式のシリアルデータを処理することがで
きるという効果を有する。
【図1】本発明の磁気カードリーダのデータ処理方式の
実施の形態を示すブロック図である。
実施の形態を示すブロック図である。
【図2】本発明の一実施例を示すブロック図である。
【図3】磁気カードリーダの信号波形を示す図である。
【図4】従来方式を示すブロック図である。
1 磁気力一ドリーダ 2 データ信号(DATA) 3 同期クロック信号(CLK) 4 通信LSI 5 CPU 6 シリアル−パラレル変換回路 7 制御線I/O 8 クロック生成回路 9 クロック切り替え 10 CPU周辺一体型LSI 11 RXD(シリアルデータ信号) 12 DSR(Data Set Ready) 13 CTS(Clear To Send)
Claims (3)
- 【請求項1】データ通知方式として同期用クロックとデ
ータを出力する磁気カードリーダ装置を接続するインタ
フェースとして調歩同期シリアルインタフェースを使用
することを特徴とする磁気カードリーダのデータ処理方
法。 - 【請求項2】前記調歩同期シリアルインタフェースとし
て調歩同期通信用LSIを使用し、磁気カードリーダの
データを調歩同期通信LSIの制御線I/Oから読み込
むことを特徴とする請求項1記載の磁気カードリーダの
データ処理方法。 - 【請求項3】前記調歩同期通信用LSIが、CPUを内
部に含むCPU周辺一体型LSIであることを特徴とす
る請求項2記載の磁気カードリーダのデータ処理方法。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP16377497A JP3408402B2 (ja) | 1997-06-20 | 1997-06-20 | 磁気カードリーダのデータ処理方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP16377497A JP3408402B2 (ja) | 1997-06-20 | 1997-06-20 | 磁気カードリーダのデータ処理方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPH1117772A true JPH1117772A (ja) | 1999-01-22 |
JP3408402B2 JP3408402B2 (ja) | 2003-05-19 |
Family
ID=15780471
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP16377497A Expired - Fee Related JP3408402B2 (ja) | 1997-06-20 | 1997-06-20 | 磁気カードリーダのデータ処理方法 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP3408402B2 (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2006040098A (ja) * | 2004-07-29 | 2006-02-09 | Matsushita Electric Ind Co Ltd | 情報読取装置および情報読取システム |
-
1997
- 1997-06-20 JP JP16377497A patent/JP3408402B2/ja not_active Expired - Fee Related
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2006040098A (ja) * | 2004-07-29 | 2006-02-09 | Matsushita Electric Ind Co Ltd | 情報読取装置および情報読取システム |
Also Published As
Publication number | Publication date |
---|---|
JP3408402B2 (ja) | 2003-05-19 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP2781815B2 (ja) | 専用コントローラ無しで動作する集積化modem | |
US5878234A (en) | Low power serial protocol translator for use in multi-circuit board electronic systems | |
KR100434833B1 (ko) | 직렬/병렬 변환 회로, 데이터 전송 제어 장치 및 전자 기기 | |
JPH10154021A (ja) | クロック切換装置およびクロック切換方法 | |
JPH1117772A (ja) | 磁気カードリーダのデータ処理方法 | |
JPH10207591A (ja) | インターフェイスボード | |
JP2001236303A (ja) | ユニバーサル・シリアル・バス制御回路 | |
JPH07131504A (ja) | データ転送装置 | |
KR100664852B1 (ko) | 2개의 핀을 이용한 시리얼 인터페이스 | |
KR100446282B1 (ko) | 시스템 버스 인터페이스 회로 | |
JP2000353939A (ja) | クロック信号同期式フリップフロップ回路 | |
KR890002144Y1 (ko) | 레이저 프린터의 그래픽용 메모리 보오드 | |
JP3335926B2 (ja) | リードアンドクリア回路 | |
JPH11134486A (ja) | 画像読取方法及び装置 | |
JPS593621A (ja) | 高速回線制御方式 | |
JPH06104875A (ja) | シリアルポート | |
JPH05108564A (ja) | データ転送バスシステム | |
JPS6344267A (ja) | モジユ−ル間バス方式 | |
JPH0421231A (ja) | シリアル入出力通信方法 | |
JPH04262442A (ja) | 入出力装置のシリアル通信制御装置 | |
JPS6326136A (ja) | デ−タ信号変換方式 | |
JPH03148741A (ja) | バス拡張機構の制御方式 | |
KR20010035969A (ko) | 키폰시스템의 중앙처리장치와 주변장치간의 동기화장치 | |
JP2001195348A (ja) | マイクロコンピュータ | |
JPS63695A (ja) | キヤツシユドロア |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20080314 Year of fee payment: 5 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20090314 Year of fee payment: 6 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20100314 Year of fee payment: 7 |
|
LAPS | Cancellation because of no payment of annual fees |