KR890002144Y1 - 레이저 프린터의 그래픽용 메모리 보오드 - Google Patents

레이저 프린터의 그래픽용 메모리 보오드 Download PDF

Info

Publication number
KR890002144Y1
KR890002144Y1 KR2019860002443U KR860002443U KR890002144Y1 KR 890002144 Y1 KR890002144 Y1 KR 890002144Y1 KR 2019860002443 U KR2019860002443 U KR 2019860002443U KR 860002443 U KR860002443 U KR 860002443U KR 890002144 Y1 KR890002144 Y1 KR 890002144Y1
Authority
KR
South Korea
Prior art keywords
address
output
storage unit
central processing
memory board
Prior art date
Application number
KR2019860002443U
Other languages
English (en)
Other versions
KR870015287U (ko
Inventor
김정열
Original Assignee
주식회사 금성사
허신구
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 주식회사 금성사, 허신구 filed Critical 주식회사 금성사
Priority to KR2019860002443U priority Critical patent/KR890002144Y1/ko
Publication of KR870015287U publication Critical patent/KR870015287U/ko
Application granted granted Critical
Publication of KR890002144Y1 publication Critical patent/KR890002144Y1/ko

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/22Read-write [R-W] timing or clocking circuits; Read-write [R-W] control signal generators or management 
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/10Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers

Landscapes

  • Digital Computer Display Output (AREA)

Abstract

내용 없음.

Description

레이저 프린터의 그래픽용 메모리 보오드
제1도는 종래의 메모리 보오드 회로도.
제2도는 본 고안의 메모리 보오드 회로도.
제3도는 본 고안에 의한 카운터부의 회로도.
* 도면의 주요부분에 대한 부호의 설명
1 : 중앙연산처리장치 2 : 어드레스버스제어회로
3 : 기억부제어회로 4 : 기억부
5 : 영상신호발생부 6 : 카운터부
7 : 제어부 BC1-BC4: 버퍼용카운터
AND1: 앤드게이트
본 고안은 컴퓨터의 주변장치로 사용되는 레이저 프린터에 있어서, 프린트할 화상의 그래픽 정보신호를 저장하는 기억부의 어드레스를 간단히 제어할 수 있게 한 레이저 프린터의 그래픽용 메모리 보오드에 관한 것이다.
종래에는 제1도에 도시한 바와 같이 중앙연산처리장치(1)가 플린트할 화상의 그래픽 정보 신호를 기억부(4)에 저장시킬 경우에 시스템 어드레스버스로 어드레스신호를 출력시키면, 그 어드레스신호는 어드레스버스제어회로(2)의 제어로 기억부제어회로(3)를 통해 기억부(4)에 입력되어 데이타버스(8)를 통해 입력되는 그래픽 정보신호가 저장될 기억부(4)의 어드레스를 저장하고, 기억부(4)에 저장된 그래픽 정보신호를 출력시킬 경우에는 영상신호발생부(5)에서 출력되는 클럭신호를 카운터부(6)에서 카운트한 후 어드레스버스제어회로(2) 및 기억부제어회로(3)를 통해 기억부(4)에 입력되어 기억부(4)의 어드레스를 지정하고, 그 지정된 어드레스내에 저장된 그래픽정보신호는 영상신호발생부(5)를 통해 출력되게 하였다.
그러나, 이와 같은 종래의 메모리 보오드는 고가의 DMA(Direct Memory Access)소자를 사용하여 어드레스버스제어회로를 구성하였으므로 메모리 보오드의 생산원가가 상승됨은 물론 메모리 보오드의 레이아우트(lay-out)를 증가시키는 결함이 있었다.
본 고안은 이와 같은 종래의 결함을 감안하여, 버퍼용 카운터를 이용한 간단한 구성으로 기억부의 어드레스를 제어하게 안출한 것으로, 이를 첨부된 제2도 및 제3도의 도면에 의하여 상세히 설명하면 다음과 같다.
제2도에 도시한 바와 같이 중앙연산처리장치(1) 및 기억부 제어회로(3), 기억부(4), 영상신호발생부(5)로 구성된 메모리 보오드에 있어서, 상기 중앙연산처리장치(1)와 기억부제어회로(3)의 어드레스버스 사이에 제어부(7)를 접속하고, 그 제어부(7)에 중앙연산처리장치(1)의 제어신호출력단자(A)(B) 및 영상 신호발생부(5)의 클럭신호출력단자(CLK)를 접속하여 구성한 것으로, 제3도를 참조하여 보다 상세히 설명하면 다음과 같다.
중앙연산처리장치(1)의 어드레스 출력단자(AD0-AD15)를 버퍼카운터(BC1)(BC2)(BC3)(BC4)의 입력단자(D10-D13)(D20-D23)(D30-D33)(D40-D43)에 각기 접속하여 버퍼용 카운터(BC1)(BC2)(BC3)(BC4)의 출력단자(Q10-Q13)(Q20-Q23)(Q30-Q33)(Q40-Q43)를 기억제어회로(3)의 어드레스단자(AR0-AR15)에 각기 접속하고, 버퍼용카운터(BC1-BC4)의 로우드단자()에는 중앙연산처리장치(1)의 제어신호출력단자(A)(B)를 앤드게이트(AND1)를 통해 접속하며, 버퍼용 카운터(BC1-BC4)의 클럭단자(CP1-CP4)에는 영상신호발생부(5)의 클럭신호 출력단자(CLK) 및 버퍼용 카운터(BC1-BC3)의 출력단자(TC1-TC3)를 각기 접속하여 구성한 것으로, 상기에서 로우드단자()에 저전위가 인가될 때 버퍼용 카운터(BC1-BC4)는 버퍼로 동작 즉, 입력단자(D10-D13)(D20-D23)(D30-D33)(D40-D43)로 입력되는 신호를 출력단자(Q10-Q13)(Q20-Q23)(Q30-Q33)(Q40-Q43)로 각기 출력한다.
이와 같이 구성된 본 고안의 작용효과를 상세히 설명하면 다음과 같다.
중앙연산처리장치(1)가 기억부(4)에 그래픽 정보신호를 저장하기 위하여 어드레스를 지정할 경우에 중앙연산처리장치(1)가 어드레스출력단자(AD0-AD15)로 어드레스신호를 출력함과 아울러 제어신호출력단자(A)로 저전위를 출력하면, 앤드게이트(AND1)의 출력측에는 저전위가 출력되어 버퍼용 카운터(BC1-BC4)의 로우드단자()에 인가되므로 버퍼용 카운터(BC1-BC4)는 버퍼로 동작되고, 이에따라 중앙연산처리장치(1)의 어드레스출력단자(AD0-AD15)에서 출력된 어드레스 신호는 버퍼용카운터(BC1-BC4)를 통해 기억부제어회로(3)에 입력된 후 기억부(4)에 입력되어 어드레스를 지정하고, 그 지정된 어드레스내에는 데이타 버스를 통해 입력되는 그래픽 정보신호가 저장된다.
한편, 기억부(4)에 저장된 그래픽 정보신호를 출력시킬 경우에 중앙연산처리장치(1)의 제어신호출력단자(A)(B)에 모두 고전위가 출력됨과 아울러 영상신호 발생부(5)의 클럭신호출력단자(CLK)에 클럭신호가 출력되면, 앤드게이트가(AND1)의 출력측에 고전위가 출력되어 버퍼용 카운터(BC1-BC4)의 로우드 단자()에 인가되므로 버퍼용 카운터(BC1-BC4)는 카운터로 동작되고, 이에따라 버퍼용 카운터 (BC1-BC4)는 영상신호발생부(5)의 클럭신호 출력단자(CLK)로 출력되는 클럭신호를 카운트하고, 그 카운트된 수는 기억부 제어회로(3)를 통해 기억부(4)에 입력되어 어드레스를 지정하며, 지정된 어드레스에 저장된 그래픽 정보신호는 영상신호발생부(5)를 통해 출력된다.
그리고, 기억부(4)의 중간 어드레스부터 그래픽 정보신호를 출력시킬 경우에 중앙연산처리장치(1)의 어드레스 출력단자(AD0-AD15)로 어드레스신호를 출력하여 버퍼용 카운터(BC1-BC4)의 입력단자(D10-D13)(D20-D23)(D30-D33)(D40-D43)로 입력함과 아울러 제어신호출력단자(A)(B)로 저전위를 출력하면, 앤드게이트(AND1)의 출력측에 저전위가 출력되어 버퍼용 카운터(BC1-BC4)의 로우드단자()에 인가되면서 상기의 입력단자(D10-D13)(D20-D23)(D30-D33)(D40-D43)로 입력된 어드레스출력단자(AD0-AD15)의 어드레스신호를 저장하고, 다음에 제어신호출력단자(A)(B)로 저전위를 출력하며 로우드단자()에 고전위가 인가되면 버퍼용 카운터(BC1-BC4)는 카운터로 동작되어 상기의 저장된 어드레스신호에 영상신호 발생부(5)의 출력클럭신호를 카운트하면서 가산하고, 그 클럭신호가 가산된 어드레스 신호는 기억부제어회로(3)를 통해 기억부(4)에 입력되므로 기억부(4)는 지정된 중간 어드레스 내에 저장된 그래픽 정보신호를 출력하게 된다.
이상에서 설명한 바와 같이 비교적 가격이 저렴한 버퍼용 카운터를 이용하여 기억부의 어드레스를 제어하므로 메모리 보오드의 생산원가를 절감할 수 있음은 물론 회로의 구성을 단순화 하게 되는 효과가 있다.

Claims (1)

  1. 중앙연산처리장치(1) 및 기억부제어회로(3), 기억부(4), 영상신호 발생부(5)로된 메모리 보오드에 있어서, 상기 중앙연산처리장치(1)의 어드레스 출력단자(AD0-AD15)를 버퍼용 카운터(BC1)(BC2)(BC3)(BC4)의 입력단자(D10-D13)(D20-D23)(D30-D33)(D40-D43)에 각기 접속하여 그의 출력단자(Q10-Q13)(Q20-Q23)(Q30-Q33)(Q40-Q43)를 상기 기억부제어회로(3)의 어드레스단자(AD0-AD15)에 접속하고, 카운터(BC1-BC4)의 로우드단자()에는 중앙연산처리장치(1)의 제어신호출력단자(A)(B)를 앤드게이트(AND1)를 통해 접속하며, 카운터(BC1-BC4)의 클럭단자(CP1-CP4)에는 상기 영상신호발생부(5)의 클럭신호출력단자(CLK) 및 카운터(BC2-BC4)의 출력단자(TC1-TC3)를 각기 접속하여 구성함을 특징으로 하는 레이저 프린터의 그래픽 메모리 보오드.
KR2019860002443U 1986-03-03 1986-03-03 레이저 프린터의 그래픽용 메모리 보오드 KR890002144Y1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019860002443U KR890002144Y1 (ko) 1986-03-03 1986-03-03 레이저 프린터의 그래픽용 메모리 보오드

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019860002443U KR890002144Y1 (ko) 1986-03-03 1986-03-03 레이저 프린터의 그래픽용 메모리 보오드

Publications (2)

Publication Number Publication Date
KR870015287U KR870015287U (ko) 1987-10-24
KR890002144Y1 true KR890002144Y1 (ko) 1989-04-12

Family

ID=19249192

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019860002443U KR890002144Y1 (ko) 1986-03-03 1986-03-03 레이저 프린터의 그래픽용 메모리 보오드

Country Status (1)

Country Link
KR (1) KR890002144Y1 (ko)

Also Published As

Publication number Publication date
KR870015287U (ko) 1987-10-24

Similar Documents

Publication Publication Date Title
US5079693A (en) Bidirectional FIFO buffer having reread and rewrite means
KR890002330B1 (ko) 멀티프로세서 시스템
KR890002144Y1 (ko) 레이저 프린터의 그래픽용 메모리 보오드
JPS6420143A (en) Data input/output device controlled by processor
US6784929B1 (en) Universal two dimensional (frame and line) timing generator
JPH0736162B2 (ja) 図形処理装置
KR890003240Y1 (ko) 레이저 프린터의 고해상도 화상확대장치
KR920006870A (ko) 데이터 처리장치
KR890006185Y1 (ko) 메모리 낭비가 없는 40×40 폰트장치
KR910006338Y1 (ko) 문자발생기에 의한 확대문자표시회로
KR910010286A (ko) 비디오 디스플레이 어뎁터
KR900003527Y1 (ko) 데이타 송수신 집적회로용 디엠에이회로
JPH0545038B2 (ko)
KR900006013Y1 (ko) 문자 발생메모리 데이타의 충돌 방지회로
KR900000112B1 (ko) 키보드의 키 입력 판독 회로
JPH0432592B2 (ko)
KR920008274B1 (ko) 그래픽 시스템의 16/256 컬러 스위칭 장치
KR930000483Y1 (ko) 그래픽 보드의 아날로그 고해상도 비데오 신호 및 비데오 그래픽 어레이 신호 출력회로
JPS59151371A (ja) 半導体メモリ素子
KR940003320B1 (ko) 마이크로 프로세서에 있어 동작 안정화 회로 및 방법
KR940008120Y1 (ko) 디스플레이용 메모리 제어회로
JP2526042Y2 (ja) メモリ・レジスタ制御回路
JPS6410377A (en) Inter-module communication system
JPS61190389A (ja) 文字表示装置
JPH04109332A (ja) メモリ集積回路

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 19940326

Year of fee payment: 6

LAPS Lapse due to unpaid annual fee