KR910010286A - 비디오 디스플레이 어뎁터 - Google Patents

비디오 디스플레이 어뎁터 Download PDF

Info

Publication number
KR910010286A
KR910010286A KR1019890017153A KR890017153A KR910010286A KR 910010286 A KR910010286 A KR 910010286A KR 1019890017153 A KR1019890017153 A KR 1019890017153A KR 890017153 A KR890017153 A KR 890017153A KR 910010286 A KR910010286 A KR 910010286A
Authority
KR
South Korea
Prior art keywords
memory
graphics
video
frame memory
personal computer
Prior art date
Application number
KR1019890017153A
Other languages
English (en)
Other versions
KR920004392B1 (ko
Inventor
노영수
Original Assignee
정용문
삼성전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 정용문, 삼성전자 주식회사 filed Critical 정용문
Priority to KR1019890017153A priority Critical patent/KR920004392B1/ko
Publication of KR910010286A publication Critical patent/KR910010286A/ko
Application granted granted Critical
Publication of KR920004392B1 publication Critical patent/KR920004392B1/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/14Digital output to display device ; Cooperation and interconnection of the display device with other functional units
    • G06F3/1423Digital output to display device ; Cooperation and interconnection of the display device with other functional units controlling a plurality of local displays, e.g. CRT and flat panel display
    • G06F3/1431Digital output to display device ; Cooperation and interconnection of the display device with other functional units controlling a plurality of local displays, e.g. CRT and flat panel display using a single graphics controller
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/02Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the way in which colour is displayed
    • G09G5/04Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the way in which colour is displayed using circuits for interfacing with colour displays
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Computer Graphics (AREA)
  • Human Computer Interaction (AREA)
  • General Engineering & Computer Science (AREA)
  • Controls And Circuits For Display Device (AREA)
  • Digital Computer Display Output (AREA)

Abstract

내용 없음.

Description

비디오 디스플레이 어뎁터
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제 1 도는 종래의 회로도.
제 2 도는 본 발명에 따른 블럭도.
제 3 도 (a)-(c)도는 본 발명에 따른 제 2 도의 각부 구체회로도.

Claims (1)

  1. 퍼스널 컴퓨터(10)와, 퍼스널 컴퓨터 인터페이스부(20)와 접속되는 비디오 디스플레이 장치의 비디오 어댑터 카드에 있어서, 메모리, 스크린, 타이밍도를 제어하는 기능과 그래픽 프로세서를 내장하고 있으며 상기 퍼스널 컴퓨터(10)로부터 입력되는 데이타에 의해 그래픽으로 처리하는 그래픽 시스템 프로세서(45)와, 시스템 프로그램을 내장하고 있는 시스템 메모리(65)와, 화면의 디스플레이용 데이타를 프레임 단위로 저장하고 있는 프레임 메모리(75)와, 상기 그래픽 시스템 프로세서(45)로부터 출력되는 제어명령 및 데이타가 상기 그래픽 시스템 메모리(65) 및 프레임 메모리(75)에 잘 저장될 수 있도록 인터페이싱하는 메모리 인터페이스부(55)와, 상기 프레임 메모리(75)의 출력 데이타를 해상도와 칼라수에 맞게 제어에 따라 변화 처리하여 출력하는 비디오 출력부(95)와, 상기 그래픽 시스템 프로세서(45), 프레임메모리(75), 비디오출력부(95)에 제어타이밍신호를 공급하기 위한 비디오 타이밍 발생기(85)로 구성됨을 특징으로 하는 비디오 디스플레이 어뎁터.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019890017153A 1989-11-24 1989-11-24 비디오 디스플레이 어뎁터 KR920004392B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019890017153A KR920004392B1 (ko) 1989-11-24 1989-11-24 비디오 디스플레이 어뎁터

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019890017153A KR920004392B1 (ko) 1989-11-24 1989-11-24 비디오 디스플레이 어뎁터

Publications (2)

Publication Number Publication Date
KR910010286A true KR910010286A (ko) 1991-06-29
KR920004392B1 KR920004392B1 (ko) 1992-06-04

Family

ID=19292041

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019890017153A KR920004392B1 (ko) 1989-11-24 1989-11-24 비디오 디스플레이 어뎁터

Country Status (1)

Country Link
KR (1) KR920004392B1 (ko)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100537884B1 (ko) * 1998-01-21 2006-03-03 삼성전자주식회사 듀얼 스캔용 그래픽 카드
KR100789712B1 (ko) * 2001-12-03 2008-01-02 삼성전자주식회사 컴퓨터시스템 및 그 제어방법

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100537884B1 (ko) * 1998-01-21 2006-03-03 삼성전자주식회사 듀얼 스캔용 그래픽 카드
KR100789712B1 (ko) * 2001-12-03 2008-01-02 삼성전자주식회사 컴퓨터시스템 및 그 제어방법

Also Published As

Publication number Publication date
KR920004392B1 (ko) 1992-06-04

Similar Documents

Publication Publication Date Title
KR880008228A (ko) 표시장치
KR880002383A (ko) 영상 표시장치
KR910010286A (ko) 비디오 디스플레이 어뎁터
KR930013973A (ko) 커서처리회로
KR870002499A (ko) C.r.t. 디스플레이장치
KR980004063A (ko) 피씨(pc)와 통신 가능한 모니터
KR910005782B1 (ko) 컴퓨터 그래픽 영상 처리장치
JPS6470823A (en) Screen control system
KR890002144Y1 (ko) 레이저 프린터의 그래픽용 메모리 보오드
SU712799A1 (ru) Проекционное устройство дл отображени информации
TW286381B (en) Control device for video and graphic data
KR910012994A (ko) 평판용 모니터회로
KR930006537A (ko) 고속 데이타처리 시스템의 그래픽처리 서브 시스템
KR970012172A (ko) 멀티 마이크로 프로세서용 버스제어(bus controller)장치
JPS5866991A (ja) カ−ソル表示制御方式
KR920020319A (ko) 칼라그래픽어댑터 에뮬레이션회로
KR970022724A (ko) 다중화면 표시를 하나의 시스템에서 제어하는 장치 및 방법
KR930011682A (ko) 무신호시 메모리 화면 디스플레이 방법
KR880008645A (ko) 텍스트/그래픽겸용 디스플레이 회로
JPS54109331A (en) Character display unit
KR920003147A (ko) 문자의 폰트라이트 구현 방법 및 장치
JPS59152487A (ja) デイスプレイ装置
KR920021425A (ko) 엘리베이터의 정보 표시 방식
KR970004733A (ko) 메모리 어드레스를 이용한 다수화면분할 및 정지화면 구현 방법
KR920013118A (ko) 단말기의 통신 데이타 모니터링 방법

Legal Events

Date Code Title Description
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 19970529

Year of fee payment: 6

LAPS Lapse due to unpaid annual fee