JPH1092947A - 半導体装置及びその製造方法 - Google Patents

半導体装置及びその製造方法

Info

Publication number
JPH1092947A
JPH1092947A JP8245048A JP24504896A JPH1092947A JP H1092947 A JPH1092947 A JP H1092947A JP 8245048 A JP8245048 A JP 8245048A JP 24504896 A JP24504896 A JP 24504896A JP H1092947 A JPH1092947 A JP H1092947A
Authority
JP
Japan
Prior art keywords
layer
silicon
silicon germanium
germanium layer
region
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP8245048A
Other languages
English (en)
Other versions
JP3311940B2 (ja
Inventor
Seiji Imai
聖支 今井
Atsushi Kurobe
篤 黒部
Naoharu Sugiyama
直治 杉山
Tsutomu Tezuka
勉 手塚
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Toshiba Corp
Original Assignee
Toshiba Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toshiba Corp filed Critical Toshiba Corp
Priority to JP24504896A priority Critical patent/JP3311940B2/ja
Priority to US08/931,411 priority patent/US5847419A/en
Publication of JPH1092947A publication Critical patent/JPH1092947A/ja
Application granted granted Critical
Publication of JP3311940B2 publication Critical patent/JP3311940B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
  • Thin Film Transistor (AREA)
  • Insulated Gate Type Field-Effect Transistor (AREA)

Abstract

(57)【要約】 【課題】 同一基板上に薄膜層構造を用いて引っ張り歪
み状態のSi層と圧縮歪み状態のSiGe層とを整合性
良く作製することができ、高速・高性能な集積化トラン
ジスタを実現する。 【解決手段】 チャネルにおける結晶の歪みを利用して
素子動作の高速化を図った半導体装置において、Si基
板11と、Si基板11上に形成された圧縮歪み状態の
第1のSiGe層12と、第1のSiGe層12の一部
に形成されたpMOSFETと、第1のSiGe層12
のpMOSFET形成領域以外の領域に酸化膜14を介
して形成され、かつ一部が該酸化膜14の開口を介して
第1のSiGe層12に直に接続された格子緩和状態の
第2のSiGe層15と、第2のSiGe層15上に形
成された引っ張り歪み状態のSi層16と、Si層16
に形成されたnMOSFETとを備えた。

Description

【発明の詳細な説明】
【0001】
【発明の属する技術分野】本発明は、MOSトランジス
タを有する半導体装置に係わり、特にチャネルにおける
結晶の歪みを利用して高速化を図った半導体装置及びそ
の製造方法に関する。
【0002】
【従来の技術】近年、MOSトランジスタの高速化を図
るために、シリコン(Si)とゲルマニウム(Ge)の
ヘテロ構造を利用する試みがなされている。例えば、n
チャネルMOSトランジスタ(以下、nMOSFETと
略記する)の高速化を図るために、Si基板上に格子緩
和させたSiGeバッファ層を介して、この上に引っ張
り歪み状態のSi層を形成し、この引っ張り歪み状態の
Si層をチャネルとして利用する方法が提案されてい
る。この引つ張り歪み状態のSi層ではバルクSiと比
較して電子移動度が増大するため、MOSトランジスタ
を高速化できることが知られている(IEDM Tech.Diges
t,1994,p373-376)。
【0003】しかしながら、この技術を用いて引っ張り
歪み状態のSi層を得るためには、SiGeバッファ層
を格子緩和状態にするために、2μm程度と厚く形成す
る必要がある。このような厚い膜を用いて作製したMO
SFETでは、ソース・ドレイン間の寄生容量が増大
し、結果的に高速化が困難となる。
【0004】一方、pチャネルMOSトランジスタ(以
下、pMOSFETと略記する)の高速化を図るために
は、Si基板上に圧縮歪み状態のSiGe層を形成し、
これをチャネルとして利用する方法が知られている。こ
の圧縮歪み状態のSiGe層はバルクSiと比較して正
孔移動度が増大するため、pMOSFETの高速化を図
ることが可能となる(IEEE ELECTRON DEVICE LETTERS,V
OL15,NO.10,1994,P402-405)。ここで、圧縮歪み状態の
SiGe層を形成するためには、SiGe層の膜厚をG
eの組成比と成長温度により決定される臨界膜厚以下に
する必要がある(J.Appl.Phys,vol70,No.4,1991,P2136-
2151)。
【0005】ところで、高集積で低消費電力のLSIを
製造するためには、nMOSFETとpMOSFETと
を組み合わせて集積化トランジスタを形成しなければな
らない。このとき、引っ張り歪み状態のSi層を用いた
nMOSFETでは、下地としてのSiGe層は格子緩
和状態であることが必要でその膜厚が厚いことが要求さ
れ、圧縮歪み状態のSiGe層を用いたpMOSFET
では、SiGeの膜厚が薄いことが要求される。つま
り、nMOSFETとpMOSFETで必要とされるS
iGe層の膜厚(歪み状態)が異なることから、これら
を同一基板上に集積化しても満足する特性は得られな
い。
【0006】なお、pMOSFETとnMOSFETを
全く独立の層で形成することも考えられるが、この場
合、成膜回数が増えると共に製造工程の大幅な複雑化を
招き、両者を同一基板に集積化する意味がなくなる。ま
た、nMOSFETにはSiGe層の厚膜層構造に起因
する高速化に不利であるという問題も残っている。
【0007】
【発明が解決しようとする課題】このように従来、引っ
張り歪み状態のSi層を用いたnMOSFETと、圧縮
歪み状態のSiGe層を用いたpMOSFETでは、n
MOSFETの厚膜層構造に起因する高速化に不利であ
るという問題と、さらに両MOSFETで必要とされる
SiGe層の歪み状態が異なることから、同一基板上に
集積化することが困難であるという問題があった。
【0008】本発明は、上記問題に鑑みてなされたもの
で、その目的とするところは、同一基板上に薄膜層構造
を用いて引っ張り歪み状態のSi層と圧縮歪み状態のS
iGe層とを整合性良く作製することができ、高速・高
性能な集積化トランジスタの実現に寄与する半導体装置
及びその製造方法を提供することにある。
【0009】
【課題を解決するための手段】
(構成)上記課題を解決するために本発明は、次のよう
な構成を採用している。即ち、本発明(請求項1)は、
同一基板上にpMOSFETとnMOSFETを集積化
した半導体装置において、Si基板と、このSi基板上
に形成された圧縮歪み状態の第1のSiGe層と、この
第1のSiGe層の所定領域に形成されたpMOSFE
Tと、第1のSiGe層のpMOSFET形成領域以外
の領域に絶縁膜を介して形成され、かつ一部が該絶縁膜
の開口を介して第1のSiGe層に直に接続された格子
緩和状態の第2のSiGe層と、この第2のSiGe層
上に形成された引っ張り歪み状態のSi層と、このSi
層に形成されたnMOSFETとを具備してなることを
特徴とする。
【0010】また、本発明(請求項2)は、上記半導体
装置の製造方法において、Si基板上に圧縮歪み状態の
第1のSiGe層をエピタキシャル成長する工程と、第
1のSiGe層上に一部開口を有する絶縁膜(Si酸化
膜)を形成する工程と、前記絶縁膜上及び該絶縁膜の開
口内にCVD法で非晶質SiGe層を堆積する工程と、
前記非晶質SiGe層に熱処理を施し、該層を前記絶縁
膜の開口部から結晶化して格子緩和状態の第2のSiG
e層を形成する工程と、第2のSiGe層上に引っ張り
歪み状態のSi層をエピタキシャル成長する工程と、前
記Si層及び第2のSiGe層の一部を除去する工程と
を含み、前記Si層及び第2のSiGe層を除去した領
域では第1のSiGe層にpMOSFET形成し、前記
Si層及び第2のSiGe層を残した領域では該Si層
にnチャネルMOSトランジスタを形成することを特徴
とする。
【0011】ここで、本発明の望ましい実施態様として
は、次のものがあげられる。 (1) 引っ張り歪み状態のSi層中に形成されたチャネル
領域を主に電子の流れる領域とし、圧縮歪み状態の第1
のSiGe中に形成されたチャネル領域を主に正孔の流
れる領域とすること。 (2) 第1のSiGe層上に形成する絶縁膜は、第1のS
iGe層上にSi層をエピタキシャル成長した後、熱酸
化により該Si層を酸化膜化することにより得られる。 (3) シリコン酸化膜上に非晶質のSiGe層を形成する
前に、シリコン酸化膜の開口部に選択エピタキシャルに
より単結晶SiGeを形成する。 (作用)本発明によれば、第1のSiGe層/第2のS
iGe層/Si層の僅か3層の少ない層構造でありなが
ら、pMOSFETは圧縮歪み状態の第1のSiGe層
に形成することができ、nMOSFETは引っ張り歪み
状態のSi層に形成することができる。このため、pM
OSFET及びnMOSFETの両方の高速化を図るこ
とができる。
【0012】ここで、引っ張り歪み状態のSi層を形成
するためには、その下地として格子緩和状態のSiGe
層を形成する必要があり、一般にはSiGe層の膜厚を
厚くしなければならない。本発明では、SiGe層を非
晶質SiGe層の堆積後のアニールにより結晶化して得
ることにより、SiGe層の膜厚を薄くしても格子緩和
状態に保持している。これは、nMOSFETにおける
ソース・ドレイン間の寄生容量の低減につながり、高速
化により有効となる。
【0013】
【発明の実施の形態】以下、本発明の詳細を図示の実施
形態によって説明する。 (第1の実施形態)図1〜図3は、本発明の第1の実施
形態に係わる半導体装置の製造工程を示す断面図であ
る。
【0014】まず、図1(a)に示すように、Si基板
11を例えばRCA法において洗浄した後、エピタキシ
ャルプロセスにより厚さ50nm程度のSi0.7 Ge
0.3 層(第1のシリコンゲルマニウム層)12を成長温
度500℃で形成する。このとき形成したSiGe層1
2を圧縮歪み状態にするために、その膜厚をGe組成比
と成長温度で決まる臨界膜厚以下にする必要がある。
【0015】ここで、SiGe層12のGe百分率は、
20〜50%の範囲が望ましい。Ge百分率20%未満
では、SiGe層12において移動度の増大が望めない
からである。一方、50%より大きい場合には、SiG
e層12の膜質及びモフォロジーが低下し、やはり電気
的特性の向上は望むことができないからである。
【0016】また、SiGe層12の膜厚は、成長温度
を500℃程度としたときGe百分率20〜50%に対
応して、40〜300nmの範囲が好ましい。それは、
上記範囲より大きい場合には、SiGe層12を圧縮歪
み状態にすることが困難だからである。
【0017】次いで、同じくエピタキシャルプロセスに
より成長温度500℃で、SiGe層12上に厚さ10
nmのSi層13を形成する。ここで、Si層13の膜
厚を10nm以下にすることが望ましい。その理由は、
後にSi層13を熱酸化してできるだけ薄いゲート酸化
膜を形成することにより、MOSFETの短チャネル効
果の抑制と駆動電流の向上を図るために必要だからであ
る。
【0018】ここで、Si層及びSiGe層のエピタキ
シャルプロセスについては、例えばB.S.Meyerson らの
文献("Low temperature silicom epitaxy by UHV/CVD"
Appl.Phys.Lett,vol.48,p797-799,1986及び "Cooperat
ive growth phenomena in silicon/germanium low-temp
erature epitaxy" Appl.Phys.Lett,vol.53,p2555-2557,
1988)に記載されている。
【0019】次いで、図1(b)に示すように、表面全
体を熱酸化して厚さ20nm程度のpMOSFETのゲ
ート酸化膜となる熱酸化膜14を形成する。このとき、
pMOSFET形成領域の熱酸化膜14は、圧縮歪み状
態のSiGe層12まで熱酸化が及ぶことなく形成され
ることが望ましい。一般に、SiGe層を熱酸化してゲ
ート絶縁膜を形成した場合、界面準位密度が高くなりデ
バイス動作時にリーク電流増大の原因となるからであ
る。この後、チャネル層には熱酸化膜を介して、しきい
値調整用のイオン注入を行い、pチャネル領域(不図
示)を形成する。
【0020】次いで、図1(c)に示すように、熱酸化
膜14を選択エッチングにより一部除去して開口部を形
成する。次いで、図1(d)に示すように、基板表面全
体にCVD法により厚さ200nm程度の非晶質Si
0.7 Ge0.3 層15´を形成する。この後、この基板を
例えば電気炉を用いてN2 雰囲気中で600℃程度の熱
処理を行う。その結果、非晶質SiGe層15´が開口
部から結晶化され、僅か200nm程度と薄膜の格子緩
和したSiGe層(第2のシリコンゲルマニウム層)1
5を作製することができる。
【0021】ここで得られた薄膜の格子緩和したSiG
e層15は、Si基板上に通常のエピタキシャルプロセ
スにより形成する方法では達成困難なものであり、固相
エピタキシャル法で初めて容易に作製されるものであ
る。
【0022】次いで、エピタキシャルプロセスにより成
長温度500℃で、SiGe層15上に厚さ30nmの
Si層16を形成する。この結果、格子緩和したSiG
e層15上には、引っ張り歪み状態のSi層16が形成
される。
【0023】次いで、図2(e)に示すように、レジス
トを塗布し、露光,現像を行って、nMOSFETの形
成予定領域にレジストパターン17を形成する。このレ
ジストパターン17をマスクとして、pMOSFET形
成予定領域の表面のSi層16とSiGe層15を通常
のCDE(ケミカル・ドライ・エッチング)やRIE
(反応性イオンエッチング)を用いて除去する。
【0024】次いで、図2(f)に示すように、レジス
トパターン17を除去した後、再度レジストを塗布し、
露光,現像を行って、素子分離予定領域以外にレジスト
パターン18を形成する。このレジストパターン18を
マスクとして、素子分離予定領域の表面の熱酸化膜14
とSiGe層12を通常のCDE(ケミカル・ドライ・
エッチング)やRIE(反応性イオンエッチング)を用
いて除去する。
【0025】次いで、図2(g)に示すように、レジス
トパターン18を除去した後、LOCOS分離法、或い
はトレンチ分離法により素子分離領域19を形成し、n
MOSFETの形成予定領域とpMOSFETの形成予
定領域とを素子分離する。
【0026】次いで、図2(h)に示すように、表面全
体を熱酸化してnMOSFETの形成予定領域に厚さ1
0nm程度のゲート酸化膜20を形成する。この後、n
チャネル層にはゲート酸化膜20を介して、しきい値調
整用のイオン注入を行い、nチャネル領域(不図示)を
形成する。
【0027】次いで、図3(i)に示すように、ゲート
酸化膜14,20上に減圧CVD法により多結晶シリコ
ン層を形成した後、この多結晶シリコン層をRIEによ
り加工して、pMOSFET及びnMOSFETの各領
域にゲート電極21をそれぞれ形成する。このとき、同
時にRIEによりゲート酸化膜14,20も同時にパタ
−ニングする。
【0028】次いで、図3(j)に示すように、ゲート
電極21をマスクとして、nMOSFET形成領域にリ
ンを選択的にイオン注入して、n型ソース領域22,n
型ドレイン領域23を形成し、またpMOSFET形成
予定領域にボロンを選択的にイオン注入して、p型ソー
ス領域24,p型ドレイン領域25を形成する。この
後、800℃程度の熱処理によって不純物の活性化を行
う。
【0029】次いで、図3(k)に示すように、全面に
Si酸化膜などの層間絶縁膜26をCVD法により形成
した後、この層間絶縁膜26に各MOSFET領域に対
するコンタクトホールを開口する。最後に、全面にAl
膜等の導電膜を堆積した後、この導電膜をパターニング
して、nMOSFET側のソース電極27,ドレイン電
極28,ゲート引き出し電極(不図示)、pMOSFE
T側のソース電極29,ドレイン電極30,ゲート引き
出し電極(不図示)を形成して、集積化トランジスタが
完成する。
【0030】図4はこの集積化トランジスタの平面図で
ある。同図において、pMOSFETのチャネル領域
(横縞)は主に圧縮歪みSiGe層から形成されてい
る。また同図で、nMOSFETのチャネル領域(斜
線)は引っ張り歪みSi層から形成されている。なお、
図には示していないが、両MOSFETを共にノーマリ
オフ型に形成し、両MOSFETの各ゲートを共通接続
して入力端子となし、各ドレインを共通接続して出力端
子となし、各々のソースを電源,接地端に接続すること
により、CMOSインバータを構成することができる。
【0031】本実施形態によれば、引っ張り歪み状態の
Si層16をチャネル領域に用いたnMOSFETと圧
縮歪み状態のSiGe層12をチャネル領域に用いたp
MOSFETを同一基板上に薄膜層構造を用いて作製で
きるため、その結果、両歪み層の特性を十分引き出し、
集積化トランジスタの高速・高性能化を図ることができ
る。
【0032】また、本実施形態ではnMOSFET形成
領域にSOI構造を利用しているため、その特長を活か
してデバイスの寄生容量の大幅な低減も可能となり、そ
の結果、集積化トランジスタの高速・高性能化をより促
進することができる。 (第2の実施形態)図5は、本発明の第2の実施形態に
係わる半導体装置の製造工程を示す断面図である。な
お、図1〜図3と対応する部分には同一符号を付してあ
り、詳細な説明は省略する。
【0033】本実施形態が先に説明した第1の実施形態
と異なる点は、格子緩和状態のSiGe層15を選択エ
ピタキシャルプロセスと固相エピタキシャルプロセスと
により形成する点である。
【0034】まず、図5(a)に示すように、表面にS
0.7 Ge0.3 層12と熱酸化膜14を有するSi基板
11を準備する。次いで、図5(b)に示すように、熱
酸化膜14を選択エッチングにより一部除去して開口部
を形成する。ここまでは、第1の実施形態における図1
(a)〜(c)の工程と同様である。
【0035】次いで、図5(c)に示すように、熱酸化
膜14の開口部に選択エピタキシャルプロセスにより単
結晶Si0.7 Ge0.3 層31を埋込み形成する。次い
で、図5(d)に示すように、基板表面全体にCVD法
により厚さ20nm程度の非晶質Si0.7 Ge0.3 層1
5´を形成する。その後、この基板を例えば電気炉を用
いてN2 雰囲気中で600℃程度の熱処理を行い、非晶
質SiGe層15´を単結晶SiGe層31からの固相
成長で結晶化することにより、格子緩和状態のSiGe
層15を作製することができる。
【0036】これ以降は、第1の実施形態に示した製造
工程に従えば、同様な集積化トランジスタを作製するこ
とができる。なお、本発明は上述した各実施形態に限定
されるものではない。第1及び第2のシリコンゲルマニ
ウム層,シリコン層の厚さは、実施形態で示した値に何
等限定されるものではなく、仕様に応じて適宜変更可能
である。即ち、第1のシリコンゲルマニウム層は50n
mに限らず、圧縮歪み状態にするためにGe組成比と成
長温度で決まる臨界膜厚以下にすればよい。第2のシリ
コンゲルマニウム層は200nmに限らず、非晶質の状
態で形成した後のアニールにより再結晶化した後に、格
子緩和状態となる厚さであればよい。シリコン層は、引
っ張り歪み状態が維持される厚さ以下であればよい。
【0037】また、実施形態ではゲート絶縁膜として熱
酸化によるシリコン酸化膜を用いているが、必ずしもこ
れに限らず、熱酸化以外の酸化膜、更には酸化膜以外の
絶縁膜を用いることも可能である。その他、本発明の要
旨を逸脱しない範囲で、種々変形して実施することがで
きる。
【0038】
【発明の効果】以上説明したように本発明によれば、同
一基板上に薄膜層構造を基本とした引っ張り歪みSi層
を用いたnチャネルMOSトランジスタと圧縮歪みSi
Ge層を用いたpチャネルMOSトランジスタを整合性
良く形成できるため、それら2つの歪み層の特性を十分
に引き出した高速・高性能な集積化トランジスタを実現
することができる。
【図面の簡単な説明】
【図1】第1の実施形態に係わる半導体装置の製造工程
を示す断面図。
【図2】第1の実施形態に係わる半導体装置の製造工程
を示す断面図。
【図3】第1の実施形態に係わる半導体装置の製造工程
を示す断面図。
【図4】第1の実施形態に係わる半導体装置の概略構成
を示す平面図。
【図5】第2の実施形態に係わる半導体装置の製造工程
を示す断面図。
【符号の説明】
11…Si基板 12…Si0.7 Ge0.3 層(第1のシリコンゲルマニウ
ム層) 13…酸化膜形成用のSi層 14…熱酸化膜 15´…非晶質Si0.7 Ge0.3 層 15…Si0.7 Ge0.3 層(第2のシリコンゲルマニウ
ム層) 16…素子形成用のSi層 17…レジストパターン 18…レジストパターン 19…素子分離領域 20…ゲート酸化膜 21…ゲート電極 22…n型ソース領域 23…n型ドレイン領域 24…p型ソース領域 25…p型ドレイン領域 26…層間絶縁膜 27…nMOS側ソース電極 28…nMOS側ドレイン電極 29…pMOS側ソース電極 30…pMOS側ドレイン電極 31…埋込みSi0.7 Ge0.3
───────────────────────────────────────────────────── フロントページの続き (72)発明者 手塚 勉 神奈川県川崎市幸区小向東芝町1番地 株 式会社東芝研究開発センター内

Claims (2)

    【特許請求の範囲】
  1. 【請求項1】シリコン基板と、このシリコン基板上に形
    成された圧縮歪み状態の第1のシリコンゲルマニウム層
    と、この第1のシリコンゲルマニウム層の所定領域に形
    成されたpチャネルのMOSトランジスタと、第1のシ
    リコンゲルマニウム層のpチャネルMOSトランジスタ
    形成領域以外の領域に絶縁膜を介して形成され、かつ一
    部が該絶縁膜の開口を介して第1のシリコンゲルマニウ
    ム層に直に接続された格子緩和状態の第2のシリコンゲ
    ルマニウム層と、この第2のシリコンゲルマニウム層上
    に形成された引っ張り歪み状態のシリコン層と、このシ
    リコン層に形成されたnチャネルMOSトランジスタと
    を具備してなることを特徴とする半導体装置。
  2. 【請求項2】シリコン基板上に圧縮歪み状態の第1のシ
    リコンゲルマニウム層をエピタキシャル成長する工程
    と、第1のシリコンゲルマニウム層上に一部開口を有す
    る絶縁膜を形成する工程と、前記絶縁膜上及び該絶縁膜
    の開口内にCVD法で非晶質シリコンゲルマニウム層を
    堆積する工程と、前記非晶質シリコンゲルマニウム層に
    熱処理を施し、該層を前記絶縁膜の開口部から結晶化し
    て格子緩和状態の第2のシリコンゲルマニウム層を形成
    する工程と、第2のシリコンゲルマニウム層上に引っ張
    り歪み状態のシリコン層をエピタキシャル成長する工程
    と、前記シリコン層及び第2のシリコンゲルマニウム層
    の一部を除去する工程とを含み、 前記シリコン層及び第2のシリコンゲルマニウム層を除
    去した領域では第1のシリコンゲルマニウム層にpチャ
    ネルMOSトランジスタを形成し、前記シリコン層及び
    第2のシリコンゲルマニウム層を残した領域では該シリ
    コン層にnチャネルMOSトランジスタを形成すること
    を特徴とする半導体装置の製造方法。
JP24504896A 1996-09-17 1996-09-17 半導体装置及びその製造方法 Expired - Fee Related JP3311940B2 (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
JP24504896A JP3311940B2 (ja) 1996-09-17 1996-09-17 半導体装置及びその製造方法
US08/931,411 US5847419A (en) 1996-09-17 1997-09-16 Si-SiGe semiconductor device and method of fabricating the same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP24504896A JP3311940B2 (ja) 1996-09-17 1996-09-17 半導体装置及びその製造方法

Publications (2)

Publication Number Publication Date
JPH1092947A true JPH1092947A (ja) 1998-04-10
JP3311940B2 JP3311940B2 (ja) 2002-08-05

Family

ID=17127811

Family Applications (1)

Application Number Title Priority Date Filing Date
JP24504896A Expired - Fee Related JP3311940B2 (ja) 1996-09-17 1996-09-17 半導体装置及びその製造方法

Country Status (1)

Country Link
JP (1) JP3311940B2 (ja)

Cited By (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2002001641A1 (fr) * 2000-06-27 2002-01-03 Matsushita Electric Industrial Co., Ltd. Dispositif semi-conducteur
JP2004282091A (ja) * 2000-06-27 2004-10-07 Matsushita Electric Ind Co Ltd 半導体デバイス
KR100495023B1 (ko) * 2000-12-28 2005-06-14 가부시끼가이샤 도시바 반도체 장치 및 그 제조 방법
WO2005112097A1 (ja) * 2004-05-13 2005-11-24 Fujitsu Limited 半導体装置およびその製造方法、半導体基板およびその製造方法
US6982465B2 (en) 2000-12-08 2006-01-03 Renesas Technology Corp. Semiconductor device with CMOS-field-effect transistors having improved drain current characteristics
JP2006108206A (ja) * 2004-10-01 2006-04-20 Seiko Epson Corp 半導体基板、半導体装置、半導体基板の製造方法および半導体装置の製造方法
US7109568B2 (en) 2002-08-26 2006-09-19 Hitachi, Ltd. Semiconductor device including n-channel fets and p-channel fets with improved drain current characteristics
JP2006287006A (ja) * 2005-04-01 2006-10-19 Renesas Technology Corp 半導体基板、半導体装置及びその製造法
US7315063B2 (en) 2005-02-28 2008-01-01 Samsung Electronics Co., Ltd. CMOS transistor and method of manufacturing the same
JP2008504695A (ja) * 2004-06-24 2008-02-14 インターナショナル・ビジネス・マシーンズ・コーポレーション CMOSにおいてキャリア移動度を向上させる方法(MOSFETデバイスの圧縮SiGe<110>成長および構造)
JP2008505488A (ja) * 2004-06-30 2008-02-21 アドバンスト・マイクロ・ディバイシズ・インコーポレイテッド 特徴の異なる結晶性半導体領域を有する基板の形成技術
JP2008511173A (ja) * 2004-08-24 2008-04-10 フリースケール セミコンダクター インコーポレイテッド 移動度を半導体素子において増加させる方法及び装置
US7678634B2 (en) 2008-01-28 2010-03-16 International Business Machines Corporation Local stress engineering for CMOS devices
US7691688B2 (en) 2004-04-22 2010-04-06 International Business Machines Corporation Strained silicon CMOS on hybrid crystal orientations

Cited By (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6674131B2 (en) 2000-06-27 2004-01-06 Matsushita Electric Industrial Co., Ltd. Semiconductor power device for high-temperature applications
JP2004282091A (ja) * 2000-06-27 2004-10-07 Matsushita Electric Ind Co Ltd 半導体デバイス
WO2002001641A1 (fr) * 2000-06-27 2002-01-03 Matsushita Electric Industrial Co., Ltd. Dispositif semi-conducteur
US6982465B2 (en) 2000-12-08 2006-01-03 Renesas Technology Corp. Semiconductor device with CMOS-field-effect transistors having improved drain current characteristics
KR100495023B1 (ko) * 2000-12-28 2005-06-14 가부시끼가이샤 도시바 반도체 장치 및 그 제조 방법
US7109568B2 (en) 2002-08-26 2006-09-19 Hitachi, Ltd. Semiconductor device including n-channel fets and p-channel fets with improved drain current characteristics
US7691688B2 (en) 2004-04-22 2010-04-06 International Business Machines Corporation Strained silicon CMOS on hybrid crystal orientations
WO2005112097A1 (ja) * 2004-05-13 2005-11-24 Fujitsu Limited 半導体装置およびその製造方法、半導体基板およびその製造方法
WO2005112129A1 (ja) * 2004-05-13 2005-11-24 Fujitsu Limited 半導体装置およびその製造方法、半導体基板の製造方法
US7910415B2 (en) 2004-05-13 2011-03-22 Fujitsu Semiconductor Limited Semiconductor device and method of manufacturing the same, and semiconductor substrate and method of manufacturing the same
JP2008504695A (ja) * 2004-06-24 2008-02-14 インターナショナル・ビジネス・マシーンズ・コーポレーション CMOSにおいてキャリア移動度を向上させる方法(MOSFETデバイスの圧縮SiGe<110>成長および構造)
JP2008505488A (ja) * 2004-06-30 2008-02-21 アドバンスト・マイクロ・ディバイシズ・インコーポレイテッド 特徴の異なる結晶性半導体領域を有する基板の形成技術
JP2008511173A (ja) * 2004-08-24 2008-04-10 フリースケール セミコンダクター インコーポレイテッド 移動度を半導体素子において増加させる方法及び装置
JP2006108206A (ja) * 2004-10-01 2006-04-20 Seiko Epson Corp 半導体基板、半導体装置、半導体基板の製造方法および半導体装置の製造方法
US7315063B2 (en) 2005-02-28 2008-01-01 Samsung Electronics Co., Ltd. CMOS transistor and method of manufacturing the same
JP2006287006A (ja) * 2005-04-01 2006-10-19 Renesas Technology Corp 半導体基板、半導体装置及びその製造法
US7678634B2 (en) 2008-01-28 2010-03-16 International Business Machines Corporation Local stress engineering for CMOS devices

Also Published As

Publication number Publication date
JP3311940B2 (ja) 2002-08-05

Similar Documents

Publication Publication Date Title
JP3372158B2 (ja) 半導体装置及びその製造方法
JP3512701B2 (ja) 半導体装置及びその製造方法
KR100697141B1 (ko) 반도체 장치 및 그 제조 방법
US6583000B1 (en) Process integration of Si1-xGex CMOS with Si1-xGex relaxation after STI formation
US5847419A (en) Si-SiGe semiconductor device and method of fabricating the same
US8012820B2 (en) Ultra-thin SOI CMOS with raised epitaxial source and drain and embedded SiGe PFET extension
US6844227B2 (en) Semiconductor devices and method for manufacturing the same
JPH09321307A (ja) 半導体装置
JP3678661B2 (ja) 半導体装置
JP2002237590A (ja) Mos型電界効果トランジスタ
WO2000060671A1 (fr) Dispositif a semi-conducteur et substrat de semi-conducteur
JPS5856409A (ja) 半導体装置の製造方法
JP2005277420A (ja) テンシル歪み有する局所「Silicon―On―Nothing」ウエーハもしくは「Silicon―On―Insulator」を形成する方法
JP3311940B2 (ja) 半導体装置及びその製造方法
JP2000031491A (ja) 半導体装置,半導体装置の製造方法,半導体基板および半導体基板の製造方法
TW200539425A (en) Integrated circuit with strained and non-strained transistors, and method of forming thereof
JP2001160594A (ja) 半導体装置
JP2004063780A (ja) 半導体装置の製造方法
US7863141B2 (en) Integration for buried epitaxial stressor
JPH11163343A (ja) 半導体装置およびその製造方法
JP2002270834A (ja) 半導体装置及びその製造方法
JP2002280568A (ja) 半導体装置及びその製造方法
JP2004128254A (ja) 半導体装置
JP3901957B2 (ja) 半導体基板の製造方法及びその方法により製造された半導体装置
US7238567B2 (en) System and method for integrating low schottky barrier metal source/drain

Legal Events

Date Code Title Description
FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090524

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090524

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100524

Year of fee payment: 8

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110524

Year of fee payment: 9

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110524

Year of fee payment: 9

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120524

Year of fee payment: 10

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120524

Year of fee payment: 10

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130524

Year of fee payment: 11

LAPS Cancellation because of no payment of annual fees