JPH10242808A - 半導体集積回路装置 - Google Patents

半導体集積回路装置

Info

Publication number
JPH10242808A
JPH10242808A JP9040540A JP4054097A JPH10242808A JP H10242808 A JPH10242808 A JP H10242808A JP 9040540 A JP9040540 A JP 9040540A JP 4054097 A JP4054097 A JP 4054097A JP H10242808 A JPH10242808 A JP H10242808A
Authority
JP
Japan
Prior art keywords
circuit
clock signal
reset
signal
reset signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP9040540A
Other languages
English (en)
Other versions
JP3493111B2 (ja
Inventor
Masanori Kuwabara
原 正 規 桑
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Toshiba Corp
Original Assignee
Toshiba Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toshiba Corp filed Critical Toshiba Corp
Priority to JP04054097A priority Critical patent/JP3493111B2/ja
Priority to US09/022,747 priority patent/US6219393B1/en
Publication of JPH10242808A publication Critical patent/JPH10242808A/ja
Application granted granted Critical
Publication of JP3493111B2 publication Critical patent/JP3493111B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/24Resetting means
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Communication Control (AREA)
  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Abstract

(57)【要約】 【課題】 リセット動作を可能にする。 【解決手段】 リセット信号SR に基づいてリセットさ
れ、クロック信号fi を生成する第1の回路2と、リセ
ット信号を受けて遅延されたリセット信号SDRを出力す
る遅延回路4と、生成されたクロック信号fi に同期し
て動作し、生成されたクロック信号fi に同期して、遅
延されたリセット信号SDRを取り込むフリップフロップ
を有する第2の回路6と、を備えていることを特徴とす
る。

Description

【発明の詳細な説明】
【0001】
【発明の属する技術分野】本発明は、リセット信号をク
ロック信号に同期して取り込むフリップフロップを備え
ている半導体集積回路装置に関する。
【0002】
【従来の技術】一般に、リセット信号をクロック信号に
同期して取り込むフリップフロップを備えている半導体
集積回路装置40は、図7に示すようにクロック生成回
路2と、動作回路6とを有している。クロック生成回路
2は外部から送られてくるクロック信号fexに基づいて
このクロック信号fexの周波数とは異なる周波数のクロ
ック信号fi を生成する。動作回路6はクロック信号f
i に同期して動作する部分を含む回路である。
【0003】今、クロック生成回路2および動作回路6
は、それぞれフリップフロップを含んでいるものとす
る。特に、動作回路6には、動作回路のリセット時にク
ロックパルスの印加を必要とするようなフリップフロッ
プが必ず含まれており、そのクロックはクロック生成回
路2から供給されるものとする。このようなフリップフ
ロップは、クリア動作やプリセット動作を行うためのリ
セット信号をクロックに同期して取り込む。一方、クロ
ック生成回路2に含まれるフリップフロップがリセット
動作にクロックパルスの印加を必要とするかしないかは
どちらでもよい。
【0004】以降は、リセット時に行われるフリップフ
ロップのクリア動作やプリセット動作をまとめて“リセ
ット動作”と呼ぶことにする。また、リセット信号をク
ロックに同期して取り込むようなフリップフロップを
“同期リセット式フリップフロップ”と呼ぶことにす
る。
【0005】上記のように構成された従来の半導体集積
回路装置40は次のように使用される。例えば、クロッ
ク信号fexの周波数が高過ぎるために動作回路6がクロ
ック信号fexに同期して動作することが性能上不可能で
ある場合は、クロック生成回路2によってクロック信号
exを分周し、低い周波数のクロック信号fi を生成し
た上で、このクロック信号fi を用いて動作回路6を動
作させるというように使用される。この場合、クロック
生成回路2は分周回路として実現される。また、クロッ
ク信号fexを高速化したクロックをクロック信号fi
して生成し、このクロック信号fi を用いて動作回路6
を動作させるというようにも使用される。この場合は、
クロック生成回路2は逓倍回路として実現される。
【0006】次に図7に示す半導体集積回路装置40
に、外部からリセット信号を入力することを考える。
【0007】図7の半導体集積回路装置40にリセット
信号線SR を加えた場合の半導体集積回路装置50を図
8に示す。リセット信号SR は、クロック生成回路2お
よび動作回路6に含まれるフリップフロップを初期化す
るために、クロック生成回路2と動作回路6の両方に配
られる。
【0008】
【発明が解決しようとする課題】しかし、図8に示すよ
うに構成された半導体集積回路装置50では、動作回路
6においてリセット動作が正しく行われないことが次の
ようにして示される。リセット信号SR がイネーブルの
期間、クロック生成回路2が初期化されるため、動作回
路6にはクロックパルスが出力されない。このため、動
作回路6の内部にある同期リセット式フリップフロップ
はリセット信号SR を取り込むことができない。動作回
路6にクロックパルスfi が出力されるのは、リセット
信号SR が解除されて、クロック生成回路2が動作を始
めてからである。このため、動作回路6はリセット信号
をクロック信号fi によって取り込むことができず、よ
って動作回路6に関してはリセット動作が行われないこ
とになる。すなわち、動作回路6の内部の同期リセット
式フリップフロップをリセットするためには、リセット
信号とそれを同期化して取り込むためのクロックの両方
が動作回路6に供給される必要があるが、図8の回路構
成では、リセット信号が発生している間は、クロック信
号fi が生成されないためリセット動作が行われないの
である。
【0009】本発明は上記事情を考慮してなされたもの
であって、リセット動作を行うことのできる半導体集積
回路装置を提供することを目的とする。
【0010】
【課題を解決するための手段】本発明による半導体集積
回路装置は、リセット信号に基づいてリセットされ、ク
ロック信号を生成する第1の回路と、前記リセット信号
を受けて遅延されたリセット信号を出力する遅延回路
と、前記生成されたクロック信号に同期して動作し、前
記生成されたクロック信号に同期して、前記遅延された
リセット信号を取り込むフリップフロップを有する第2
の回路と、を備えていることを特徴とする。
【0011】なお、前記第1の回路は、外部から供給さ
れる外部クロック信号を分周することにより、前記クロ
ック信号を生成する分周回路であっても良い。
【0012】また、前記第1の回路は、外部から供給さ
れる外部クロック信号を逓倍することにより前記クロッ
ク信号を生成する逓倍回路であっても良い。
【0013】また、前記第1の回路は、外部から供給さ
れる入力データから前記クロック信号を抽出するPLL
回路であっても良い。
【0014】また本発明の半導体集積回路装置は、通信
の階層プロトコルにおける物理層の制御を行う通信制御
装置であって、前記第2の回路は、前記PLL回路から
出力されるクロック信号に同期して、前記入力データに
所定の処理を行い、この処理されたデータを上位のプロ
トコル階層の制御装置に供給するデータ処理装置である
ように構成することも可能である。
【0015】また本発明の半導体集積回路装置は、リセ
ット信号によってリセットされ、外部から送られてくる
外部クロック信号をn分周する分周器と、前記リセット
信号によってリセットされ、前記外部クロック信号に同
期して送られてくるシリアルな受信データを、前記外部
クロック信号および前記分周器の出力である分周された
クロック信号に基づいてnビットパラレルデータに変換
するパラレル化回路と、前記リセット信号を受けて遅延
されたリセット信号を出力する遅延回路と、前記分周さ
れたクロック信号に同期して前記遅延されたリセット信
号を取り込むフリップフロップを有し、前記分周された
クロック信号に同期して前記nビットパラレルデータに
所定の処理を行って上位のプロトコル階層の制御装置に
供給するデータ処理回路と、を有している通信制御装置
を備えていることを特徴とする。
【0016】また、前記遅延回路は、RC微分回路また
はインバータチェーンから構成することも可能である。
【0017】また、前記遅延回路は、クロック信号に同
期して動作するシフトレジスタから構成することも可能
である。
【0018】
【発明の実施の形態】本発明による半導体集積回路装置
の第1の実施の形態の構成を図1に示す。この実施の形
態の半導体集積回路装置1は、クロック生成回路2と、
遅延回路4と、動作回路6とを備えている。
【0019】クロック生成回路2は、外部から送られて
くるリセット信号SR によってリセットされ、外部から
送られてくるクロック信号fexに基づいてこのクロック
信号fexの周波数とは異なる周波数のクロック信号fi
を生成する。遅延回路4は上記リセット信号SR を遅延
したリセット信号SDRを生成し、動作回路6に供給す
る。なお、この遅延回路はRC微分回路や、インバータ
チェーンから構成することができる。動作回路6は、ク
ロック信号fi に同期して動作し、このクロック信号f
i に同期して上記遅延されたリセット信号SDRを取り込
むフリップフロップを有している。
【0020】次に第1の実施の形態の半導体集積回路装
置の動作を図2を参照して説明する。
【0021】図2において、リセット信号SR および遅
延されたリセット信号SDRはロウイネーブルの信号とし
て示されている。リセット信号SR は時刻t1 まではイ
ネーブル(ロウ)で、時刻t1 でディスイネーブル(ハ
イ)になるように入力されたとする。リセット信号がロ
ウの期間は、クロック生成回路2がリセットされていて
動作しないので、クロック生成回路2の出力であるクロ
ック信号fi はロウで変化しない。
【0022】一方、遅延されたリセット信号SDRは、時
刻t1 よりも後の時刻t4 においてディスイネーブルと
なる。遅延時間(=t4 −t1 )は、遅延回路4を構成
する遅延素子を適当に選ぶことにより調節できる。
【0023】時刻t1 でリセット信号SR がディスイネ
ーブル(ハイ)となると、クロック生成回路2が動作を
開始し、時刻t2 でクロック信号fi が発生される。遅
延されたリセット信号SDRがイネーブル(ロウ)である
期間に、クロック信号fi が発生し、クロックの立上が
りが2回、現われている(時刻t2 ,t3 参照)。これ
により動作回路6に含まれる同期リセット式フリップフ
ロップは、時刻t2 またはt3 においてリセット信号を
取り込んでリセット動作を行うことができる。
【0024】以上説明したように本実施の形態によれば
リセット動作を行うことができる。
【0025】次に本発明による半導体集積回路装置の第
2の実施の形態の構成を示す。この実施の形態の半導体
集積回路装置1は、図1に示す第1の実施の形態におい
て遅延回路4を遅延回路4Aに置換えたものである。
【0026】この遅延回路4Aはクロック信号fexに同
期して動作するシフトレジスタからなっており、外部か
ら供給されるリセット信号SR を遅延させ、遅延された
リセット信号SDRを生成する。この遅延回路4Aの具体
的な構成を図4に示す。この遅延回路4Aは直列に接続
されたn個のフリップフロップ51 〜5n からなってお
り、クロック信号fexに同期してリセット信号SR を、
図面上では左から右へ転送する。
【0027】この第2の実施の形態も第1の実施の形態
と同様の効果を奏することは云うまでもない。
【0028】なお上記第2の実施の形態においては、遅
延回路4にとってクロック信号fexが高速で動作が追従
できない場合は、クロック信号fexを分周したものを用
いる。
【0029】次に本発明による半導体集積回路装置の第
3の実施の形態を図5を参照して説明する。この実施の
形態の半導体集積回路装置は、通信の階層プロトコルに
おいて最下層にあたる物理層の制御を行う通信制御装置
であって、受信側部分の概略の構成を図5に示す。なお
物理層は、通信端末と伝送路とのインタフェースを行う
働きを有する。
【0030】この第3の実施の形態の通信制御装置10
はPLL回路12と、遅延回路14と、データ処理回路
16とを備えている。PLL回路12は外部からのリセ
ット信号SR によってリセットされ、受信データ11か
らクロック信号fi を抽出再生する。遅延回路14はリ
セット信号SR を所定時間、遅延し、遅延されたリセッ
ト信号SDRを出力する。
【0031】データ処理回路16はPLL回路12から
のクロック信号fi に同期してリセット信号SDRを取り
込む同期リセット式フリップフロップを有し、上記クロ
ック信号fi に同期して受信データ11に所定の処理を
施し、処理が施されたデータ17を、上位のプロトコル
階層の制御装置に出力する。上記所定の処理とは例え
ば、データ形式の変換や誤りの検出/訂正等である。
【0032】この第3の実施の形態においては、PLL
回路12がリセット信号SR によってリセットされてい
る期間、再生クロック信号fi は出力されない。しか
し、第1の実施の形態の場合と同様にリセット信号SR
を遅延回路14によってデータ処理回路16の内部の同
期リセット式フリップフロップをリセットすることによ
り、データ処理回路16、ひいては半導体集積回路装置
全体のリセット動作すなわち初期化を行うことができ
る。
【0033】次に本発明による半導体集積回路装置の第
4の実施の形態を図6を参照して説明する。この実施の
形態の半導体集積回路装置は、第3の実施の形態の場合
と同様に通信の階層プロトコルの物理層の制御を行う通
信制御装置であって、受信側の部分の概略の構成を図6
に示す。
【0034】この第4の実施の形態の通信制御装置は、
第3の実施の形態の通信制御装置のように受信データか
らクロック信号を再生するものではなく、シリアルな受
信データ21とこの受信データ21に同期したクロック
信号fとを別々に受け取る通信制御装置である。
【0035】この第4の実施の形態の通信制御装置は、
分周器22と、遅延回路24と、パラレル化回路26
と、データ処理回路28とを備えている。
【0036】分周器22は受信データ21に同期して送
られてくるクロック信号fをn分周し、分周したクロッ
ク信号fi をデータ処理回路28に送出する。なお、分
周器22は外部からのリセット信号SR によってリセッ
トされる。遅延回路24はリセット信号SR を遅延し、
遅延された信号SDRをデータ処理回路28に送出する。
パラレル化回路26はリセット信号SR によってリセッ
トされ、クロック信号f,fi に基づいて受信データ2
1をnビットパラレルデータに変換する。データ処理回
路28は、分周器22からのクロック信号fi に同期し
てリセット信号SDRを取り込む同期リセット式フリップ
フロップを有し、上記クロック信号fiに同期して、n
ビットパラレルデータに所定の処理を施し、処理された
データを上位のプロトコル階層の制御装置に出力する。
なお、所定の処理とは例えば、データ形式の変換や誤り
の検出/訂正等である。
【0037】この実施の形態の通信制御装置において
は、分周器22がリセット信号SR によってリセットさ
れている期間は、分周されたクロック信号fi は出力さ
れない。しかし、遅延されたリセット信号SDRによって
データ処理回路28の内部の同期リセット式フリップフ
ロップをリセットすることが可能となり、データ処理回
路28、ひいては通信制御装置全体のリセット動作、す
なわち初期化を行うことができる。
【0038】さらにこの制御装置では、分周器22によ
ってクロックをn分周するとともにパラレル化回路26
によって受信データ21をシリアルからnビットパラレ
ル化している。このようにすることにより、受信データ
をシリアル処理する場合に比べて、データ処理回路28
を低速で動作させることができるようになり、特に転送
レートが高い通信を制御する通信制御装置のタイミング
設計を容易化することが可能になる。
【0039】
【発明の効果】以上述べたように本発明によれば、リセ
ット動作を行うことができる。
【図面の簡単な説明】
【図1】本発明の第1の実施の形態の構成を示すブロッ
ク図。
【図2】第1の実施の形態の動作を説明するタイミング
チャート。
【図3】本発明の第2の実施の形態の構成を示すブロッ
ク図。
【図4】第2の実施の形態にかかる遅延回路の具体例を
示す回路図。
【図5】本発明の第3の実施の形態の構成を示すブロッ
ク図。
【図6】本発明の第4の実施の形態の構成を示すブロッ
ク図。
【図7】従来の半導体集積回路装置の構成を示すブロッ
ク図。
【図8】従来の半導体集積回路装置の他の構成を示すブ
ロック図。
【符号の説明】
1 半導体集積回路装置 2 クロック発生回路 4,14,24 遅延回路 4A シフトレジスタ 6 動作回路 10,20 通信制御装置 11 受信データ 12 PLL回路 16,28 データ処理回路 17,29 処理されたデータ 21 シリアル受信データ 22 分周器 26 パラレル化回路 f 受信データに同期したクロック信号 fex,fi クロック信号 SDR 遅延されたリセット信号 SR リセット信号

Claims (8)

    【特許請求の範囲】
  1. 【請求項1】リセット信号に基づいてリセットされ、ク
    ロック信号を生成する第1の回路と、 前記リセット信号を受けて遅延されたリセット信号を出
    力する遅延回路と、 前記生成されたクロック信号に同期して動作し、前記生
    成されたクロック信号に同期して、前記遅延されたリセ
    ット信号を取り込むフリップフロップを有する第2の回
    路と、 を備えていることを特徴とする半導体集積回路装置。
  2. 【請求項2】前記第1の回路は、外部から供給される外
    部クロック信号を分周することにより、前記クロック信
    号を生成する分周回路であることを特徴とする請求項1
    記載の半導体集積回路装置。
  3. 【請求項3】前記第1の回路は、外部から供給される外
    部クロック信号を逓倍することにより前記クロック信号
    を生成する逓倍回路であることを特徴とする請求項1記
    載の半導体集積回路装置。
  4. 【請求項4】前記第1の回路は、外部から供給される入
    力データから前記クロック信号を抽出するPLL回路で
    あることを特徴とする請求項1記載の半導体集積回路装
    置。
  5. 【請求項5】前記半導体集積回路装置は、通信の階層プ
    ロトコルにおける物理層の制御を行う通信制御装置であ
    って、 前記第2の回路は、前記PLL回路から出力されるクロ
    ック信号に同期して、前記入力データに所定の処理を行
    い、この処理されたデータを上位のプロトコル階層の制
    御装置に供給するデータ処理装置であることを特徴とす
    る請求項4記載の半導体集積回路装置。
  6. 【請求項6】リセット信号によってリセットされ、外部
    から送られてくる外部クロック信号をn分周する分周器
    と、 前記リセット信号によってリセットされ、前記外部クロ
    ック信号に同期して送られてくるシリアルな受信データ
    を、前記外部クロック信号および前記分周器の出力であ
    る分周されたクロック信号に基づいてnビットパラレル
    データに変換するパラレル化回路と、 前記リセット信号を受けて遅延されたリセット信号を出
    力する遅延回路と、 前記分周されたクロック信号に同期して前記遅延された
    リセット信号を取り込むフリップフロップを有し、前記
    分周されたクロック信号に同期して前記nビットパラレ
    ルデータに所定の処理を行って上位のプロトコル階層の
    制御装置に供給するデータ処理回路と、 を有している通信制御装置を備えていることを特徴とす
    る半導体集積回路装置。
  7. 【請求項7】前記遅延回路は、RC微分回路またはイン
    バータチェーンから構成されることを特徴とする請求項
    1乃至6のいずれかに記載の半導体集積回路装置。
  8. 【請求項8】前記遅延回路は、クロック信号に同期して
    動作するシフトレジスタであることを特徴とする請求項
    1乃至6のいずれかに記載の半導体集積回路装置。
JP04054097A 1997-02-25 1997-02-25 半導体集積回路装置 Expired - Fee Related JP3493111B2 (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
JP04054097A JP3493111B2 (ja) 1997-02-25 1997-02-25 半導体集積回路装置
US09/022,747 US6219393B1 (en) 1997-02-25 1998-02-12 Semiconductor integrated circuit device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP04054097A JP3493111B2 (ja) 1997-02-25 1997-02-25 半導体集積回路装置

Publications (2)

Publication Number Publication Date
JPH10242808A true JPH10242808A (ja) 1998-09-11
JP3493111B2 JP3493111B2 (ja) 2004-02-03

Family

ID=12583292

Family Applications (1)

Application Number Title Priority Date Filing Date
JP04054097A Expired - Fee Related JP3493111B2 (ja) 1997-02-25 1997-02-25 半導体集積回路装置

Country Status (2)

Country Link
US (1) US6219393B1 (ja)
JP (1) JP3493111B2 (ja)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3109465B2 (ja) * 1997-12-04 2000-11-13 日本電気株式会社 ディジタルpll回路及び信号再生方法

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4450572A (en) * 1982-05-07 1984-05-22 Digital Equipment Corporation Interface for serial data communications link
JP2533192B2 (ja) * 1989-06-12 1996-09-11 富士通株式会社 マルチプロセッサシステムにおけるパワ―オンリセット回路
US5122694A (en) * 1990-12-26 1992-06-16 Tektronix, Inc. Method and electrical circuit for eliminating time jitter caused by metastable conditions in asynchronous logic circuits
DE69227867T2 (de) * 1991-08-30 1999-05-27 Nec Corp Schaltungsanordnung zur Detektion eines Synchronisationssignals in einer Datenübertragung mit Rahmensynchronisation
JPH0738560B2 (ja) * 1993-02-23 1995-04-26 日本電気株式会社 自動等化器
US5510740A (en) * 1993-04-21 1996-04-23 Intel Corporation Method for synchronizing clocks upon reset
US5886582A (en) * 1996-08-07 1999-03-23 Cypress Semiconductor Corp. Enabling clock signals with a phase locked loop (PLL) lock detect circuit
US5825706A (en) * 1997-10-27 1998-10-20 Motorola, Inc. Circuit and method for retaining data in DRAM in a portable electronic device

Also Published As

Publication number Publication date
JP3493111B2 (ja) 2004-02-03
US6219393B1 (en) 2001-04-17

Similar Documents

Publication Publication Date Title
US7936854B2 (en) Method and system of cycle slip framing in a deserializer
US5335337A (en) Programmable data transfer timing
JPH08237142A (ja) 並直列データ変換回路
US7194057B2 (en) System and method of oversampling high speed clock/data recovery
JP2011066621A (ja) データ転送装置
JP2003208400A (ja) クロック切替回路
JPH0575594A (ja) パラレルビツト同期方式
JPH10242808A (ja) 半導体集積回路装置
JP2744094B2 (ja) ディジタルシステム
JP3039441B2 (ja) 異クロック間同期エッジ検出方法および異クロック間同期エッジ検出方式
KR100418017B1 (ko) 데이터 및 클럭 복원회로
KR100734521B1 (ko) 시스템 온 칩을 위한 ip 모듈
JPH07168652A (ja) 同期リセット回路
JPS61288643A (ja) 内部同期化装置
JPH0735475Y2 (ja) データ伝送装置
JP2643523B2 (ja) ビット多重装置
JP2002108809A (ja) ソースシンクロナスデータ転送方法及びソースシンクロナスデータ転送装置
JP2665257B2 (ja) クロック乗せ換え回路
JPH1056362A (ja) ディジタル信号処理集積回路
JP2586340B2 (ja) 試験信号挿入回路
JP2581023B2 (ja) 信号出力回路
JPH0611133B2 (ja) フレ−ム位相制御回路
JPH03204251A (ja) クロック同期回路
JPH10257040A (ja) 位相設定回路
JPS63101919A (ja) クロツク制御回路

Legal Events

Date Code Title Description
FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20071114

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20081114

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20091114

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20101114

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20101114

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20111114

Year of fee payment: 8

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20121114

Year of fee payment: 9

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20131114

Year of fee payment: 10

LAPS Cancellation because of no payment of annual fees