JPH1021600A - ヘッドホンステレオの制御回路 - Google Patents
ヘッドホンステレオの制御回路Info
- Publication number
- JPH1021600A JPH1021600A JP8188325A JP18832596A JPH1021600A JP H1021600 A JPH1021600 A JP H1021600A JP 8188325 A JP8188325 A JP 8188325A JP 18832596 A JP18832596 A JP 18832596A JP H1021600 A JPH1021600 A JP H1021600A
- Authority
- JP
- Japan
- Prior art keywords
- preamplifier
- control circuit
- speed control
- pin
- motor
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04R—LOUDSPEAKERS, MICROPHONES, GRAMOPHONE PICK-UPS OR LIKE ACOUSTIC ELECTROMECHANICAL TRANSDUCERS; DEAF-AID SETS; PUBLIC ADDRESS SYSTEMS
- H04R5/00—Stereophonic arrangements
- H04R5/04—Circuit arrangements, e.g. for selective connection of amplifier inputs/outputs to loudspeakers, for loudspeaker detection, or for adaptation of settings to personal preferences or hearing impairments
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04R—LOUDSPEAKERS, MICROPHONES, GRAMOPHONE PICK-UPS OR LIKE ACOUSTIC ELECTROMECHANICAL TRANSDUCERS; DEAF-AID SETS; PUBLIC ADDRESS SYSTEMS
- H04R5/00—Stereophonic arrangements
- H04R5/033—Headphones for stereophonic communication
Landscapes
- Physics & Mathematics (AREA)
- Engineering & Computer Science (AREA)
- Acoustics & Sound (AREA)
- Signal Processing (AREA)
- Amplifiers (AREA)
- Headphones And Earphones (AREA)
Abstract
(57)【要約】
【課題】 製造価格の高い双頭型切換スイッチを廃止で
き、プリ・パワーアンプICのピン数を極力少なくでき
るヘッドホンステレオの制御回路を得るにある。 【解決手段】 モータ速度制御回路2、モータ駆動トラ
ンジスタ3、プリアンプ4、メインアンプ5を搭載され
たプリ・パワーアンプIC1を備え、モータ駆動トラン
ジスタ3のモータ出力ピンP1にヘッドホンモータ6
を、プリアンプ4のステレオヘッド入力ピンP2にステ
レオヘッドを、メインアンプ5のチューナ入力ピンP3
にチューナ回路8を、同メインアンプ5のメインアンプ
出力ピンP4にスピーカ9をそれぞれ接続するヘッドホ
ンステレオの制御回路において、前記モータ速度制御回
路2及びプリアンプ4に電源電圧を同時に印加できるプ
リアンプ・速度制御共用ピンP8を設け、単極切換スイ
ッチ12を介して同プリアンプ・速度制御共用ピンP8
に電源電圧を供給したヘッドホンステレオの制御回路。
き、プリ・パワーアンプICのピン数を極力少なくでき
るヘッドホンステレオの制御回路を得るにある。 【解決手段】 モータ速度制御回路2、モータ駆動トラ
ンジスタ3、プリアンプ4、メインアンプ5を搭載され
たプリ・パワーアンプIC1を備え、モータ駆動トラン
ジスタ3のモータ出力ピンP1にヘッドホンモータ6
を、プリアンプ4のステレオヘッド入力ピンP2にステ
レオヘッドを、メインアンプ5のチューナ入力ピンP3
にチューナ回路8を、同メインアンプ5のメインアンプ
出力ピンP4にスピーカ9をそれぞれ接続するヘッドホ
ンステレオの制御回路において、前記モータ速度制御回
路2及びプリアンプ4に電源電圧を同時に印加できるプ
リアンプ・速度制御共用ピンP8を設け、単極切換スイ
ッチ12を介して同プリアンプ・速度制御共用ピンP8
に電源電圧を供給したヘッドホンステレオの制御回路。
Description
【0001】
【発明の属する技術分野】本発明は音響機器に関し、特
に、携帯可能なヘッドホンステレオの制御回路に関す
る。
に、携帯可能なヘッドホンステレオの制御回路に関す
る。
【0002】
【従来の技術】周知のように、ラジオ等のチューナ及び
テープレコーダ等のプレーヤを兼備した携帯型ヘッドホ
ンステレオは、図2に示すような集積回路化されるプリ
・パワーアンプIC1Aを備えている。
テープレコーダ等のプレーヤを兼備した携帯型ヘッドホ
ンステレオは、図2に示すような集積回路化されるプリ
・パワーアンプIC1Aを備えている。
【0003】即ち、このプリ・パワーアンプIC1Aに
はモータ速度制御回路2A、モータ駆動トランジスタ3
A、プリアンプ4A、メインアンプ5Aが搭載されもの
であって、モータ駆動トランジスタ3Aの出力はモータ
出力ピンP1に、プリアンプ4Aの入力端子はステレオ
ヘッド入力ピンP2に、メインアンプ5Aの入力端子は
チューナ入力ピンP3に、同メインアンプ5Aの出力端
子はメインアンプ出力ピンP4にそれぞれ接続される。
したがって、このようなプリ・パワーアンプIC1Aを
用いてヘッドホンステレオの制御回路を構成するには、
グランドピンP5を接地すると共に、モータ駆動トラン
ジスタ3Aのモータ出力ピンP1にヘッドホンモータ6
Aを、プリアンプ4Aのステレオヘッド入力ピンP2に
ステレオヘッドを、メインアンプ5Aのチューナ入力ピ
ンP3にチューナ回路8Aを、同メインアンプ5Aのメ
インアンプ出力ピンP4にスピーカ9Aをそれぞれ接続
し、前述したモータ速度制御回路2A及びプリアンプ4
Aに対する電源電圧の印加を制御する双頭型切換スイッ
チ10を用いて、ステレオモードとチューナモードとの
切換を行う。即ち、この双頭型切換スイッチ10は、モ
ータ速度制御回路2Aへの電源端子である速度制御回路
用電源電圧ピンP6及びプリアンプ4Aの電源端子であ
るプリアンプ電源電圧ピンP7と電源電池との間に介装
されて、モータ速度制御回路2A及びプリアンプ4Aに
与える電源電圧を制御する。
はモータ速度制御回路2A、モータ駆動トランジスタ3
A、プリアンプ4A、メインアンプ5Aが搭載されもの
であって、モータ駆動トランジスタ3Aの出力はモータ
出力ピンP1に、プリアンプ4Aの入力端子はステレオ
ヘッド入力ピンP2に、メインアンプ5Aの入力端子は
チューナ入力ピンP3に、同メインアンプ5Aの出力端
子はメインアンプ出力ピンP4にそれぞれ接続される。
したがって、このようなプリ・パワーアンプIC1Aを
用いてヘッドホンステレオの制御回路を構成するには、
グランドピンP5を接地すると共に、モータ駆動トラン
ジスタ3Aのモータ出力ピンP1にヘッドホンモータ6
Aを、プリアンプ4Aのステレオヘッド入力ピンP2に
ステレオヘッドを、メインアンプ5Aのチューナ入力ピ
ンP3にチューナ回路8Aを、同メインアンプ5Aのメ
インアンプ出力ピンP4にスピーカ9Aをそれぞれ接続
し、前述したモータ速度制御回路2A及びプリアンプ4
Aに対する電源電圧の印加を制御する双頭型切換スイッ
チ10を用いて、ステレオモードとチューナモードとの
切換を行う。即ち、この双頭型切換スイッチ10は、モ
ータ速度制御回路2Aへの電源端子である速度制御回路
用電源電圧ピンP6及びプリアンプ4Aの電源端子であ
るプリアンプ電源電圧ピンP7と電源電池との間に介装
されて、モータ速度制御回路2A及びプリアンプ4Aに
与える電源電圧を制御する。
【0004】つまり、双頭型切換スイッチ10のオフ状
態である”チューナモード”ではヘッドホンモータ6A
に対する駆動電圧の供給が禁止されると同時に、プリア
ンプ4Aが不動作状態におかれるから、ステレオヘッド
からの入力が停止され、チューナ回路8Aからの入力を
メインアンプ5Aで増幅できる。また、”ステレオモー
ド”では双頭型切換スイッチ10がオン状態とされ、チ
ューナ回路8Aがプリ・パワーアンプIC1Aから切り
離されると共に、モータ速度制御回路2A及びプリアン
プ4Aが動作状態となるので、ヘッドホンモータ6Aを
働かせてステレオヘッド7Aからの入力信号をプリアン
プ4Aで増幅できる。
態である”チューナモード”ではヘッドホンモータ6A
に対する駆動電圧の供給が禁止されると同時に、プリア
ンプ4Aが不動作状態におかれるから、ステレオヘッド
からの入力が停止され、チューナ回路8Aからの入力を
メインアンプ5Aで増幅できる。また、”ステレオモー
ド”では双頭型切換スイッチ10がオン状態とされ、チ
ューナ回路8Aがプリ・パワーアンプIC1Aから切り
離されると共に、モータ速度制御回路2A及びプリアン
プ4Aが動作状態となるので、ヘッドホンモータ6Aを
働かせてステレオヘッド7Aからの入力信号をプリアン
プ4Aで増幅できる。
【0005】
【発明が解決しようとする課題】しかしながら、前述し
たような従来のヘッドホンステレオの制御回路による
と、構造が複雑で価格の高い双頭型切換スイッチ10を
使用するので、製造原価が割高となり、モータ速度制御
回路2Aには速度制御回路用電源電圧ピンP6とプリア
ンプ電源電圧ピンP7とを併設するため、これらのピン
と双頭型切換スイッチ10等を結合するコネクタのピン
数が増加し、接触不良の可能性も増加する等の問題があ
る。
たような従来のヘッドホンステレオの制御回路による
と、構造が複雑で価格の高い双頭型切換スイッチ10を
使用するので、製造原価が割高となり、モータ速度制御
回路2Aには速度制御回路用電源電圧ピンP6とプリア
ンプ電源電圧ピンP7とを併設するため、これらのピン
と双頭型切換スイッチ10等を結合するコネクタのピン
数が増加し、接触不良の可能性も増加する等の問題があ
る。
【0006】本発明の目的は、以上に述べたような従来
のヘッドホンステレオの制御回路の問題に鑑み、製造価
格の高い双頭型切換スイッチを廃止でき、プリ・パワー
アンプICのピン数を極力少なくできるヘッドホンステ
レオの制御回路を得るにある。
のヘッドホンステレオの制御回路の問題に鑑み、製造価
格の高い双頭型切換スイッチを廃止でき、プリ・パワー
アンプICのピン数を極力少なくできるヘッドホンステ
レオの制御回路を得るにある。
【0007】
【課題を解決するための手段】この目的を達成するた
め、本発明は、モータ速度制御回路、モータ駆動トラン
ジスタ、プリアンプ、メインアンプを搭載されたプリ・
パワーアンプICを備え、モータ駆動トランジスタのモ
ータ出力ピンにヘッドホンモータを、プリアンプのステ
レオヘッド入力ピンにステレオヘッドを、メインアンプ
のチューナ入力ピンにチューナ回路を、同メインアンプ
のメインアンプ出力ピンにスピーカをそれぞれ接続する
ヘッドホンステレオの制御回路において、前記モータ速
度制御回路及びプリアンプに電源電圧を同時に印加でき
るプリアンプ・速度制御共用ピンを設け、単極切換スイ
ッチを介して同プリアンプ・速度制御共用ピンに電源電
圧を供給したヘッドホンステレオの制御回路を提案する
ものである。
め、本発明は、モータ速度制御回路、モータ駆動トラン
ジスタ、プリアンプ、メインアンプを搭載されたプリ・
パワーアンプICを備え、モータ駆動トランジスタのモ
ータ出力ピンにヘッドホンモータを、プリアンプのステ
レオヘッド入力ピンにステレオヘッドを、メインアンプ
のチューナ入力ピンにチューナ回路を、同メインアンプ
のメインアンプ出力ピンにスピーカをそれぞれ接続する
ヘッドホンステレオの制御回路において、前記モータ速
度制御回路及びプリアンプに電源電圧を同時に印加でき
るプリアンプ・速度制御共用ピンを設け、単極切換スイ
ッチを介して同プリアンプ・速度制御共用ピンに電源電
圧を供給したヘッドホンステレオの制御回路を提案する
ものである。
【0008】
【実施例】以下、図1について本発明の実施例の詳細を
説明する。
説明する。
【0009】図1は図2について前述した従来のヘッド
ホンステレオの制御回路と同様の回路図であり、モータ
速度制御回路2、モータ駆動トランジスタ3、プリアン
プ4、メインアンプ5が搭載されるプリ・パワーアンプ
IC1を用いる点では従来と同様である。つまり、同プ
リ・パワーアンプIC1におけるモータ駆動トランジス
タ3の出力はモータ出力ピンP1に、プリアンプ4の入
力端子はステレオヘッド入力ピンP2に、メインアンプ
5の入力端子はチューナ入力ピンP3に、同メインアン
プ5の出力端子はメインアンプ出力ピンP4にそれぞれ
接続される。
ホンステレオの制御回路と同様の回路図であり、モータ
速度制御回路2、モータ駆動トランジスタ3、プリアン
プ4、メインアンプ5が搭載されるプリ・パワーアンプ
IC1を用いる点では従来と同様である。つまり、同プ
リ・パワーアンプIC1におけるモータ駆動トランジス
タ3の出力はモータ出力ピンP1に、プリアンプ4の入
力端子はステレオヘッド入力ピンP2に、メインアンプ
5の入力端子はチューナ入力ピンP3に、同メインアン
プ5の出力端子はメインアンプ出力ピンP4にそれぞれ
接続される。
【0010】また、プリ・パワーアンプIC1のグラン
ドピンP5はグランドされるが、モータ駆動トランジス
タ3のモータ出力ピンP1にヘッドホンモータ6が、プ
リアンプ4のステレオヘッド入力ピンP2にステレオヘ
ッドが、メインアンプ5のチューナ入力ピンP3にチュ
ーナ回路8が、同メインアンプ5のメインアンプ出力ピ
ンP4にスピーカ9がそれぞれ接続されて、ヘッドホン
ステレオの制御回路が構成される。
ドピンP5はグランドされるが、モータ駆動トランジス
タ3のモータ出力ピンP1にヘッドホンモータ6が、プ
リアンプ4のステレオヘッド入力ピンP2にステレオヘ
ッドが、メインアンプ5のチューナ入力ピンP3にチュ
ーナ回路8が、同メインアンプ5のメインアンプ出力ピ
ンP4にスピーカ9がそれぞれ接続されて、ヘッドホン
ステレオの制御回路が構成される。
【0011】本発明の場合、プリアンプ4の電源電圧部
は結線11を用いてモータ速度制御回路2の電源電圧部
に対して、プリ・パワーアンプIC1の内部で共通化さ
れ、プリアンプ・速度制御共用ピンP8として外部接続
できる。即ち、本発明の特徴は、同プリアンプ・速度制
御共用ピンP8に接続する単極切換スイッチ12でステ
レオモードとチューナモードとの切換を行うことができ
る点にある。
は結線11を用いてモータ速度制御回路2の電源電圧部
に対して、プリ・パワーアンプIC1の内部で共通化さ
れ、プリアンプ・速度制御共用ピンP8として外部接続
できる。即ち、本発明の特徴は、同プリアンプ・速度制
御共用ピンP8に接続する単極切換スイッチ12でステ
レオモードとチューナモードとの切換を行うことができ
る点にある。
【0012】図示実施例は、以上のような構成であるか
ら、単極切換スイッチ12を用いてステレオモードとチ
ューナモードとの切換を行うことができる。単極切換ス
イッチ12をオフ状態とすると、”チューナモード”と
なり、ヘッドホンモータ6に対する駆動電圧の供給が禁
止されると同時に、プリアンプ4が不作動状態におかれ
て、ステレオヘッドからの入力が停止されるため、チュ
ーナ回路8からの入力がメインアンプ5で増幅されるこ
とになる。また、単極切換スイッチ12のオン状態の”
ステレオモード”では、チューナ回路8がプリ・パワー
アンプIC1から切り離されると共に、モータ速度制御
回路2及びプリアンプ4が動作状態となるので、ヘッド
ホンモータ6を働かせてステレオヘッド7からの入力信
号をプリアンプ4で増幅できるわけである。
ら、単極切換スイッチ12を用いてステレオモードとチ
ューナモードとの切換を行うことができる。単極切換ス
イッチ12をオフ状態とすると、”チューナモード”と
なり、ヘッドホンモータ6に対する駆動電圧の供給が禁
止されると同時に、プリアンプ4が不作動状態におかれ
て、ステレオヘッドからの入力が停止されるため、チュ
ーナ回路8からの入力がメインアンプ5で増幅されるこ
とになる。また、単極切換スイッチ12のオン状態の”
ステレオモード”では、チューナ回路8がプリ・パワー
アンプIC1から切り離されると共に、モータ速度制御
回路2及びプリアンプ4が動作状態となるので、ヘッド
ホンモータ6を働かせてステレオヘッド7からの入力信
号をプリアンプ4で増幅できるわけである。
【0013】本発明に用いる単極切換スイッチ12は、
構造が簡単であり、安価に入手でき、また、プリ・パワ
ーアンプIC1のピン数も削減されるので、その接続コ
ネクタのピン数も削減され、接触不良の可能性も減少さ
れるから、信頼性をも向上できる。
構造が簡単であり、安価に入手でき、また、プリ・パワ
ーアンプIC1のピン数も削減されるので、その接続コ
ネクタのピン数も削減され、接触不良の可能性も減少さ
れるから、信頼性をも向上できる。
【0014】
【発明の効果】以上の説明から明らかなように、本発明
によれば、モータ速度制御回路及びプリアンプに電源電
圧を同時に印加できるプリアンプ・速度制御共用ピンを
設け、単極切換スイッチを介して同プリアンプ・速度制
御共用ピンに電源電圧を供給するので、安価なプリアン
プ・速度制御共用ピンを用いて製造原価の削減が可能に
なり、プリ・パワーアンプICのピン数を削減して接触
不良の機会を少なくして信頼性を高めることができる。
によれば、モータ速度制御回路及びプリアンプに電源電
圧を同時に印加できるプリアンプ・速度制御共用ピンを
設け、単極切換スイッチを介して同プリアンプ・速度制
御共用ピンに電源電圧を供給するので、安価なプリアン
プ・速度制御共用ピンを用いて製造原価の削減が可能に
なり、プリ・パワーアンプICのピン数を削減して接触
不良の機会を少なくして信頼性を高めることができる。
【図1】本発明によるヘッドホンステレオの制御回路で
ある。
ある。
【図2】従来のヘッドホンステレオの制御回路である。
1 プリ・パワーアンプIC 2 モータ速度制御回路 3 モータ駆動トランジスタ 4 プリアンプ 5 メインアンプ 6 ヘッドホンモータ 7 ステレオヘッド 8 チューナ回路 11 結線 12 単極切換スイッチ P8 プリアンプ・速度制御共用ピン
Claims (1)
- 【請求項1】 モータ速度制御回路、モータ駆動トラン
ジスタ、プリアンプ、メインアンプを搭載されたプリ・
パワーアンプICを備え、モータ駆動トランジスタのモ
ータ出力ピンにヘッドホンモータを、プリアンプのステ
レオヘッド入力ピンにステレオヘッドを、メインアンプ
のチューナ入力ピンにチューナ回路を、同メインアンプ
のメインアンプ出力ピンにスピーカをそれぞれ接続する
ヘッドホンステレオの制御回路において、前記モータ速
度制御回路及びプリアンプに電源電圧を同時に印加でき
るプリアンプ・速度制御共用ピンを設け、単極切換スイ
ッチを介して同プリアンプ・速度制御共用ピンに電源電
圧を供給することを特徴とするヘッドホンステレオの制
御回路。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP8188325A JPH1021600A (ja) | 1996-06-29 | 1996-06-29 | ヘッドホンステレオの制御回路 |
US08/879,634 US5850459A (en) | 1996-06-29 | 1997-06-20 | Headphone stereo control circuit |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP8188325A JPH1021600A (ja) | 1996-06-29 | 1996-06-29 | ヘッドホンステレオの制御回路 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH1021600A true JPH1021600A (ja) | 1998-01-23 |
Family
ID=16221637
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP8188325A Pending JPH1021600A (ja) | 1996-06-29 | 1996-06-29 | ヘッドホンステレオの制御回路 |
Country Status (2)
Country | Link |
---|---|
US (1) | US5850459A (ja) |
JP (1) | JPH1021600A (ja) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20010049566A1 (en) * | 2000-05-12 | 2001-12-06 | Samsung Electronics Co., Ltd. | Apparatus and method for controlling audio output in a mobile terminal |
Family Cites Families (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
IT1220183B (it) * | 1987-07-15 | 1990-06-06 | Sgs Microelettrica Spa | Dispositivo a sette piedini per amplificatore autdio,commutabile automaticamente in configurazione bridge o stereo |
JP3112522B2 (ja) * | 1991-09-11 | 2000-11-27 | ローム株式会社 | オーディオ信号増幅回路 |
US5535281A (en) * | 1994-06-24 | 1996-07-09 | Advanced Micro Devices, Inc. | Analog integrated circuit |
JP3258906B2 (ja) * | 1995-08-09 | 2002-02-18 | ローム株式会社 | オーディオ信号増幅装置 |
JP3189161B2 (ja) * | 1995-09-13 | 2001-07-16 | ローム株式会社 | オーディオ信号増幅半導体装置 |
JPH09326642A (ja) * | 1996-06-06 | 1997-12-16 | Mitsubishi Electric Corp | 集積回路装置 |
-
1996
- 1996-06-29 JP JP8188325A patent/JPH1021600A/ja active Pending
-
1997
- 1997-06-20 US US08/879,634 patent/US5850459A/en not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
US5850459A (en) | 1998-12-15 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR19980018710A (ko) | 스피커가 내장된 프리형 충전기 | |
JPH1021600A (ja) | ヘッドホンステレオの制御回路 | |
JPH09307990A (ja) | オーディオ機器の信号入出力回路 | |
JPH10340517A (ja) | ポータブル型コンピューター | |
JPH10313496A (ja) | アクティブスピーカ回路 | |
JP3915856B2 (ja) | リモコン操作機 | |
JPH0323725Y2 (ja) | ||
KR0126220Y1 (ko) | 자동차용 알람장치 | |
JPS6144247Y2 (ja) | ||
JPS6317111Y2 (ja) | ||
JPS6117535Y2 (ja) | ||
JPH073444Y2 (ja) | ラジオ受信機付テーププレーヤ | |
JPS5881318A (ja) | 増幅回路 | |
JPH03123199A (ja) | 音響機器の電源制御装置 | |
JPH0425661Y2 (ja) | ||
JPH0755731Y2 (ja) | ラジオ付オ−デイオ信号再生装置 | |
JPH0125020Y2 (ja) | ||
JPH0641380Y2 (ja) | ショック音防止回路 | |
JPH0432864Y2 (ja) | ||
JPS604315Y2 (ja) | ラジオ受信機付テープレコーダー | |
JP3365558B2 (ja) | 記録再生装置 | |
JP2601211B2 (ja) | スピーカ接続用コード付プラグ装置 | |
JP2001008283A (ja) | 音声ミュート回路とテレビジョン受像機 | |
JP2003061185A (ja) | ジャック回路、これを利用する携帯型電子機器および電話機 | |
JPH05166289A (ja) | 音響機器のリモートコントロール装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20040428 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20040511 |
|
A02 | Decision of refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A02 Effective date: 20040928 |