JPH10215439A - 文字多重ビデオ信号のデータ再生装置 - Google Patents

文字多重ビデオ信号のデータ再生装置

Info

Publication number
JPH10215439A
JPH10215439A JP9015301A JP1530197A JPH10215439A JP H10215439 A JPH10215439 A JP H10215439A JP 9015301 A JP9015301 A JP 9015301A JP 1530197 A JP1530197 A JP 1530197A JP H10215439 A JPH10215439 A JP H10215439A
Authority
JP
Japan
Prior art keywords
clock
circuit
signal
video signal
framing code
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP9015301A
Other languages
English (en)
Inventor
Koji Kato
浩二 加藤
Masayuki Watanabe
正行 渡辺
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Toshiba Corp
Toshiba Electronic Device Solutions Corp
Original Assignee
Toshiba Corp
Toshiba Microelectronics Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toshiba Corp, Toshiba Microelectronics Corp filed Critical Toshiba Corp
Priority to JP9015301A priority Critical patent/JPH10215439A/ja
Priority to US09/015,072 priority patent/US6188829B1/en
Priority to EP98101534A priority patent/EP0856992B1/en
Priority to DE69825507T priority patent/DE69825507D1/de
Publication of JPH10215439A publication Critical patent/JPH10215439A/ja
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/02Details
    • H04J3/06Synchronising arrangements
    • H04J3/0602Systems characterised by the synchronising information used
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/025Systems for the transmission of digital non-picture data, e.g. of text during the active part of a television frame
    • H04N7/035Circuits for the digital non-picture data signal, e.g. for slicing of the data signal, for regeneration of the data-clock signal, for error detection or correction of the data signal
    • H04N7/0352Circuits for the digital non-picture data signal, e.g. for slicing of the data signal, for regeneration of the data-clock signal, for error detection or correction of the data signal for regeneration of the clock signal
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/04Speed or phase control by synchronisation signals
    • H04L7/041Speed or phase control by synchronisation signals using special codes as synchronising signal
    • H04L7/046Speed or phase control by synchronisation signals using special codes as synchronising signal using a dotting sequence

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Multimedia (AREA)
  • Television Systems (AREA)
  • Synchronizing For Television (AREA)

Abstract

(57)【要約】 【課題】文字多重テレビジョン放送を行う国や地域の事
情に殆んど影響されずに、文字データ再生用のクロック
信号を安定に生成でき、文字データを安定に再生し得る
文字多重ビデオ信号のデータ再生装置を提供する。 【解決手段】文字多重ビデオ信号入力をデジタルビデオ
信号にA/D変換するA/D変換回路11と、デジタル
ビデオ信号に含まれるFC信号を検出して文字データ再
生用のクロック信号を生成するFC検出・クロック回路
20と、FC検出・クロック回路によりクロック信号を
生成するまでに要する時間に対応してデジタルビデオ信
号を遅延させる遅延回路12と、遅延回路により時間調
整されたデジタルビデオ信号をクロック信号によりサン
プリングすることにより文字データを再生するデータ再
生回路13とを具備する。

Description

【発明の詳細な説明】
【0001】
【発明の属する技術分野】本発明は、文字多重テレビジ
ョン放送の受信信号から復調された文字多重ビデオ信号
から文字データを再生するための文字多重ビデオ信号の
データ再生装置に係り、特に文字多重ビデオ信号に付加
されている文字データ識別用同期信号から文字データ再
生用のクロック信号を生成し、そのクロック信号に基づ
いて文字データを再生する装置に関するもので、例えば
テレビジョン受信機、ビデオテープ再生装置などに使用
されるものである。
【0002】
【従来の技術】文字多重ビデオ信号は、ビデオ信号の垂
直走査期間に文字情報をキャラクタデータあるいはフォ
ントデータなどの形式で含むものであり、文字データよ
り前の期間に文字データ識別用同期信号として、CRI
(クロックランイン)信号と称されるビット同期信号お
よびFC(フレミングコード)信号と称されるバイト同
期信号が順に付加されている。
【0003】文字多重ビデオ信号の規格では、図7中に
示すように、CRI信号は「1010101010101010」のパタ
ーンを有する16個(8サイクル)のパルス信号であ
り、FC信号は「11100100」のパターンを有する8個の
パルス信号である。なお、前記CRI信号のパルス周期
(周波数)は、規格の種類に応じて定められている。
【0004】従来、文字多重ビデオ信号のデータ再生装
置においては、文字多重ビデオ信号中のCRI信号を検
出して文字データ再生用のクロック信号を生成し、この
クロック信号に基づいて文字データを再生している。
【0005】図6は、従来の文字多重ビデオ信号のデー
タ再生装置を示している。図6において、ビデオ信号入
力端子10には、例えばテレビジョン受信機におけるビ
デオ信号系から出力するビデオ信号が分岐されて入力す
る。上記ビデオ信号入力は、文字多重テレビジョン放送
の受信時には文字多重ビデオ信号が入力するが、通常の
テレビジョン放送の受信時には通常のビデオ信号が入力
する。
【0006】前記ビデオ信号入力はA/D(アナログ/
デジタル)変換回路11によりA/D変換され、このA
/D変換出力(デジタルビデオ信号)はCRI検出・ク
ロック回路60および遅延回路12にそれぞれ入力す
る。
【0007】上記CRI検出・クロック回路60は、C
RI信号を検出して文字データ再生用のクロック信号を
生成するものであり、前記遅延回路12は、上記CRI
検出・クロック回路60によりクロック信号を生成する
までに要する時間に対応して前記デジタルビデオ信号を
遅延させる(時間調整を行う)ものである。
【0008】そして、データ再生回路13は、上記遅延
回路12により時間調整されたデジタルビデオ信号を前
記CRI検出・クロック回路60により生成されたクロ
ック信号に基づいてサンプリングすることにより文字デ
ータを再生する。データ再生回路13の後段の回路(図
示せず)では、再生された文字データ(再生データ)に
対して所要の処理を行う。
【0009】次に、前記CRI検出・クロック回路60
について、図7に示すタイミング波形図を参照しながら
詳細に説明する。CRI検出回路61は、デジタルビデ
オ信号入力に含まれるCRI信号(「101010101010101
0」のパターンを有する8サイクルのパルス信号)を検
出する。
【0010】クロック生成回路62は、それぞれCRI
信号の2倍の周波数を有するがCRI信号とは非同期の
2相のクロック信号(通常、互いに逆相の第1のクロッ
ク信号CLK1および第2のクロック信号CLK2)を
生成する。
【0011】CRIレベル判定回路63は、前記CRI
検出回路61の出力信号のレベルを前記2相のクロック
信号のそれぞれ立上がりのタイミングでチェックし、こ
の2系列のチェックレベルの大小関係を判定し、大小関
係に応じて論理レベルが異なる判定信号を出力する。
【0012】クロック選択回路64は、前記CRIレベ
ル判定回路63の判定出力の論理レベルに応じて前記ク
ロック生成回路62の2相のクロック信号出力のうちで
チェックレベルが大きかった方の一方を選択し、データ
再生用クロックとして出力するように、アンドゲート、
オアゲートなどの論理回路の組合せにより構成されてい
る。
【0013】しかし、文字多重テレビジョン放送を行う
国や地域の事情(放送局の規格達成基準とか放送電波の
伝搬状況など)によっては、文字多重テレビジョン放送
の受信時であっても、ビデオ信号入力端子10のビデオ
信号入力に規格通りのCRI信号が含まれるとは限ら
ず、例えばCRI信号の期間が短いとか、CRI信号の
パルスの一部が欠落する場合がある。
【0014】この場合には、前述した従来例のデータ再
生装置では、CRI信号を安定に検出できず、文字デー
タ再生用のクロック信号を安定に生成できず、文字デー
タを安定に再生できない場合が生じる。
【0015】従って、例えば輸出仕様の文字多重ビデオ
信号のデータ再生装置を搭載した機器を製造する際に
は、前記CRI信号から文字データ再生用のクロック信
号を生成する方式を採用することを再検討する必要があ
る。
【0016】
【発明が解決しようとする課題】上記したように従来の
文字多重ビデオ信号のデータ再生装置は、文字多重テレ
ビジョン放送を行う国や地域の事情によっては、文字デ
ータ再生用のクロック信号を安定に生成できず、文字デ
ータを安定に再生できない場合が生じるという問題があ
った。
【0017】本発明は上記の問題点を解決すべくなされ
たもので、文字多重テレビジョン放送を行う国や地域の
事情に殆んど影響されずに、文字データ再生用のクロッ
ク信号を安定に生成でき、文字データを安定に再生し得
る文字多重ビデオ信号のデータ再生装置を提供すること
を目的とする。
【0018】
【課題を解決するための手段】本発明の文字多重ビデオ
信号のデータ再生装置は、文字多重ビデオ信号入力をア
ナログ/デジタル変換してデジタルビデオ信号を出力す
るA/D変換回路と、前記デジタルビデオ信号が入力
し、それに含まれるフレミングコード信号を検出して文
字データ再生用のクロック信号を生成するフレミングコ
ード検出・クロック回路と、前記デジタルビデオ信号が
入力し、前記フレミングコード検出・クロック回路によ
りクロック信号を生成するまでに要する時間に対応して
前記デジタルビデオ信号を遅延させる遅延回路と、前記
遅延回路により時間調整されたデジタルビデオ信号を前
記フレミングコード検出・クロック回路により生成され
たクロック信号に基づいてサンプリングすることにより
文字データを再生するデータ再生回路とを具備すること
を特徴とする。
【0019】
【発明の実施の形態】以下、図面を参照して本発明の実
施の形態を詳細に説明する。本発明の文字多重ビデオ信
号のデータ再生装置においては、文字多重ビデオ信号中
のFC信号を検出して文字データ再生用のクロック信号
を生成し、このクロック信号に基づいて文字データを再
生することを特徴とする。
【0020】図1は、本発明の第1の実施の形態に係る
文字多重ビデオ信号のデータ再生装置を示している。図
1において、ビデオ信号入力端子10には、例えばテレ
ビジョン受信機におけるビデオ信号系から出力するビデ
オ信号が分岐されて入力する。上記ビデオ信号入力は、
文字多重テレビジョン放送の受信時には文字多重ビデオ
信号が入力するが、通常のテレビジョン放送の受信時に
は通常のビデオ信号が入力する。
【0021】前記ビデオ信号入力はA/D(アナログ/
デジタル)変換回路11によりA/D変換され、このA
/D変換出力(デジタルビデオ信号)はFC検出・クロ
ック回路20および遅延回路12にそれぞれ入力する。
【0022】上記FC検出・クロック回路20は、FC
信号を検出して文字データ再生用のクロック信号を生成
するものであり、前記遅延回路12は、上記FC検出・
クロック回路20によりクロック信号を生成するまでに
要する時間に対応して前記デジタルビデオ信号を遅延さ
せる(時間調整を行う)ものである。
【0023】そして、データ再生回路13は、上記遅延
回路12により時間調整されたデジタルビデオ信号を前
記FC検出・クロック回路20により生成されたクロッ
ク信号によりサンプリングすることにより文字データを
再生する。データ再生回路13の後段の回路(図示せ
ず)では、再生された文字データ(再生データ)に対し
て所要の処理を行う。
【0024】図2は、図1のデータ再生装置の動作例を
示すタイミング波形図である。次に、前記FC検出・ク
ロック回路20について詳細に説明する。クロック生成
回路21は、それぞれデータのビットレートの2倍の周
波数を有するがデータの位相とは非同期のクロック信号
であって、2相のクロック信号(互いに逆相の第1のク
ロック信号CK1および第2のクロック信号CK2)を
生成するものである。
【0025】2個のFC検出回路221、222は、そ
れぞれデジタルビデオ信号入力に含まれるFC信号
(「11100100」のパターンを有する8個のパルス信号)
を検出するためのデコーダ回路からなる。具体例として
は、それぞれ対応して前記2相のクロック信号に同期し
てデジタルビデオ信号入力を取り込んでシリアル・パラ
レル変換するシリアル・パラレル変換回路と、このシリ
アル・パラレル変換回路のパラレル変換信号のパターン
が基準となるFC信号の「11100100」のパターンに一致
するか否かに応じて例えば“H”/“L”レベルの判定
結果を出力する一致判定回路とからなる。
【0026】この場合、前記2相のクロック信号CK1
およびCK2は、互いに逆相のクロック信号なので、前
記2個のFC検出回路221、222の各出力DET
1、DET2は、いずれか一方のFC検出回路でデジタ
ルビデオ信号入力に含まれるFC信号を先に検出した時
点で例えば“H”レベルを出力し、他方のFC検出回路
は上記とは逆に“L”レベルを出力する。
【0027】クロック選択回路23は、前記2個のFC
検出回路221、222から出力するFC検出結果に応
じて前記クロック生成回路21から出力する2相のクロ
ック信号CK1、CK2のうちでFC信号を検出した一
方のクロック信号を選択してデータ再生用クロックとし
て出力するように、アンドゲート、オアゲートなどの論
理回路の組合せにより構成されている。
【0028】上記第1の実施の形態に係るデータ再生装
置によれば、文字多重テレビジョン放送を行う国や地域
の事情(放送局の規格達成基準とか放送電波の伝搬状況
など)によって、文字多重テレビジョン放送の受信時で
あってもビデオ信号入力に規格通りのCRI信号が含ま
れなかった場合でも、ビデオ信号入力に規格通りのFC
信号が含まれている限り、FC信号を安定に検出し、文
字データ再生用のクロック信号を安定に生成でき、文字
データを安定に再生することが可能になる。
【0029】従って、例えば輸出仕様の文字多重ビデオ
信号のデータ再生装置を搭載した機器を製造する際に
は、第1の実施の形態に係るデータ再生装置を採用する
ことにより、文字多重テレビジョン放送を行う国や地域
の事情に殆んど影響されずに、文字データを安定に再生
することが可能になる。
【0030】図3は、本発明の第2の実施の形態に係る
文字多重ビデオ信号のデータ再生装置を示している。図
3に示すデータ再生装置は、図1に示したデータ再生装
置と比べて、FC検出・クロック回路30が異なり、そ
の他は同じであるので図1中と同じ符号を付している。
【0031】前記FC検出・クロック回路30は、クロ
ック生成回路31、複数個のFC検出回路32i、最大
レベル系列判定回路33およびクロック選択回路34を
具備する。
【0032】前記クロック生成回路31は、それぞれデ
ータのビットレートの2倍の周波数を有するがデータの
位相とは非同期のクロック信号であって、3相以上の複
数相のクロック信号(本例では、位相がπ/2づつ順次
遅れた第3のクロック信号CK3〜第6のクロック信号
CK6)を生成するものである。
【0033】複数個のFC検出回路32i(本例では、
前記複数相のクロック信号に対応する第1のFC検出回
路321〜第4のFC検出回路324)は、それぞれデ
ジタルビデオ信号入力に含まれるFC信号(「1110010
0」のパターンを有する8個のパルス信号)を検出する
ためのデコーダ回路からなる。
【0034】具体例としては、それぞれ対応して前記4
相のクロック信号CK3〜CK6に同期してデジタルビ
デオ信号入力を取り込んでシリアル・パラレル変換する
シリアル・パラレル変換回路と、このシリアル・パラレ
ル変換回路のパラレル変換信号のパターンと基準となる
FC信号の「11100100」のパターンとが一致するか否か
に応じて例えば“H”/“L”レベルの判定結果を出力
する一致判定回路と、前記デジタルビデオ信号入力の振
幅レベルを前記クロック信号の立上がりのタイミングで
検出した検出レベルを出力するレベル検出回路とを具備
する。
【0035】前記最大レベル系列判定回路33は、前記
複数個のFC検出回路321〜324からそれぞれ検出
レベルが入力し、この4系列の検出レベル入力の大小関
係を判定し、最もレベルが大きい入力の系列を最もFC
検出度が高い系列として判定して例えば“H”レベルを
出力し、残りの系列については上記とは逆に“L”レベ
ルを出力するように構成されている。
【0036】クロック選択回路34は、前記複数個のF
C検出回路321〜324からそれぞれ一致判定出力D
ET3〜DET6が入力するとともに前記最大レベル系
列判定回路33から4系列の判定出力が入力し、前記ク
ロック生成回路の4相のクロック信号CK3〜CK6に
対応する系列のうちで最もFC検出度が高い系列のクロ
ック信号を選択してデータ再生用クロックとして出力す
るように、アンドゲート、オアゲートなどの論理回路の
組合せにより構成されている。
【0037】図4は、図3のデータ再生装置の動作例を
示すタイミング波形図である。即ち、上記第2の実施の
形態に係るデータ再生装置によれば、前記第1の実施の
形態に係るデータ再生装置と基本的に同様の動作によ
り、前述した効果と同様の効果が得られる。しかも、前
記第1の実施の形態に係るデータ再生装置よりもクロッ
ク信号およびFC検出回路の数が多いので、より適切な
位相を持つクロック信号を選択してデータ再生を行うこ
とが可能になる。
【0038】なお、前記第2の実施の形態に係るデータ
再生装置において、前記クロック信号およびFC検出回
路の数をさらに増やすことにより、最適な位相を持つク
ロック信号を用いてデータ再生を行うことが可能にな
る。
【0039】図5は、本発明の第3の実施の形態に係る
文字多重ビデオ信号のデータ再生装置を示している。図
3に示すデータ再生装置は、図1に示したデータ再生装
置と比べて、FC検出・クロック回路50が異なり、そ
の他は同じであるので図1中と同じ符号を付している。
【0040】前記FC検出・クロック回路50は、図1
中に示したFC検出・クロック回路20と比べて、2個
のFC検出回路521、522およびクロック選択回路
54の構成が異なり、レベル判定回路53が付加されて
いる点が異なり、その他は同じであるので図1中と同じ
符号を付している。
【0041】前記2個のFC検出回路521、522
は、それぞれデジタルビデオ信号入力に含まれるFC信
号(「11100100」のパターンを有する8個のパルス信
号)を検出するためのデコーダ回路からなる。具体例と
しては、それぞれ対応して前記2相のクロック信号に同
期してデジタルビデオ信号入力を取り込んでシリアル・
パラレル変換するシリアル・パラレル変換回路と、この
シリアル・パラレル変換回路のパラレル変換信号のパタ
ーンと基準となるFC信号の「11100100」のパターンと
が一致するか否かに応じて例えば“H”/“L”レベル
の判定結果を出力する一致判定回路と、前記デジタルビ
デオ信号入力の振幅レベルを前記クロック信号の立上が
りのタイミングで検出した検出レベルを出力するレベル
検出回路とを具備する。
【0042】前記レベル判定回路53は、前記2個のF
C検出回路521、522からそれぞれ検出レベルが入
力し、この2系列の入力のうちレベルが大きい方の入力
の系列をFC検出度が高い系列として判定して例えば
“H”レベルを出力し、残りの系列については上記とは
逆に“L”レベルを出力するように構成されている。
【0043】クロック選択回路54は、前記2個のFC
検出回路521、522からそれぞれ一致判定出力が入
力するとともに前記レベル判定回路53から2系列の判
定出力が入力し、前記クロック生成回路の2相のクロッ
ク信号に対応する系列のうちでFC検出度が高い系列の
クロック信号を選択してデータ再生用クロックとして出
力するように、アンドゲート、オアゲートなどの論理回
路の組合せにより構成されている。
【0044】上記第3の実施の形態に係るデータ再生装
置によっても、前記第1の実施の形態に係るデータ再生
装置と基本的に同様の動作により、前述した効果と同様
の効果が得られる。
【0045】
【発明の効果】上述したように本発明によれば、文字多
重テレビジョン放送を行う国や地域の事情に殆んど影響
されずに、文字データ再生用のクロック信号を安定に生
成でき、文字データを安定に再生し得る文字多重ビデオ
信号のデータ再生装置を提供することができる。
【図面の簡単な説明】
【図1】本発明の第1の実施の形態に係る文字多重ビデ
オ信号のデータ再生装置を示すブロック図。
【図2】図1のデータ再生装置の動作例を示すタイミン
グ波形図。
【図3】本発明の第2の実施の形態に係る文字多重ビデ
オ信号のデータ再生装置を示すブロック図。
【図4】図3のデータ再生装置の動作例を示すタイミン
グ波形図。
【図5】本発明の第3の実施の形態に係る文字多重ビデ
オ信号のデータ再生装置を示すブロック図。
【図6】従来の文字多重ビデオ信号のデータ再生装置を
示すブロック図。
【図7】図6のデータ再生装置の動作例を示すタイミン
グ波形図。
【符号の説明】
10…ビデオ信号入力端子、 11…A/D変換回路、 12…遅延回路、 13…データ再生回路、 20…FC検出・クロック回路、 21…クロック生成回路、 221、222…FC検出回路、 23…クロック選択回路。
───────────────────────────────────────────────────── フロントページの続き (51)Int.Cl.6 識別記号 FI H04N 9/79

Claims (5)

    【特許請求の範囲】
  1. 【請求項1】 文字多重ビデオ信号入力をデジタルビデ
    オ信号にアナログ/デジタル変換するA/D変換回路
    と、 前記デジタルビデオ信号が入力し、それに含まれるフレ
    ミングコード信号を検出して文字データ再生用のクロッ
    ク信号を生成するフレミングコード検出・クロック回路
    と、 前記A/D変換回路から入力するデジタルビデオ信号
    を、前記フレミングコード検出・クロック回路によりク
    ロック信号を生成するまでに要する時間に対応して遅延
    させる遅延回路と、 前記遅延回路により時間調整されたデジタルビデオ信号
    を前記フレミングコード検出・クロック回路により生成
    されたクロック信号によりサンプリングすることにより
    文字データを再生するデータ再生回路とを具備すること
    を特徴とする文字多重ビデオ信号のデータ再生装置。
  2. 【請求項2】 請求項1記載の文字多重ビデオ信号のデ
    ータ再生装置において、前記フレミングコード検出・ク
    ロック回路は、 前記デジタルビデオ信号に含まれるデータのビットレー
    トの2倍の周波数をそれぞれ有する互いに逆相の第1の
    クロック信号および第2のクロック信号を生成するクロ
    ック生成回路と、 前記デジタルビデオ信号がそれぞれ入力し、フレミング
    コード信号をそれぞれ検出するためのデコーダ回路から
    なり、フレミングコード信号を先に検出した一方のデコ
    ーダ回路がフレミングコード検出結果を出力する2個の
    フレミングコード検出回路と、 前記2個のフレミングコード検出回路から出力するフレ
    ミングコード検出結果に応じて前記クロック生成回路の
    2相のクロック信号出力のうちでフレミングコード信号
    を先に検出した一方のクロック信号を選択してデータ再
    生用クロックとして出力するクロック選択回路とを具備
    することを特徴とする文字多重ビデオ信号のデータ再生
    装置。
  3. 【請求項3】 請求項1記載の文字多重ビデオ信号のデ
    ータ再生装置において、前記フレミングコード検出・ク
    ロック回路は、 前記デジタルビデオ信号に含まれるデータのビットレー
    トの2倍の周波数をそれぞれ有する3相以上の複数相の
    クロック信号を生成するクロック生成回路と、 前記複数相のクロック信号に対応して複数個設けられ、
    前記デジタルビデオ信号がそれぞれ入力し、フレミング
    コード信号をそれぞれ検出するためのデコーダ回路から
    なり、フレミングコード信号を検出した場合にフレミン
    グコード検出信号を出力するとともに対応するクロック
    信号のタイミングで検出した検出レベルを出力する複数
    個のフレミングコード検出回路と、 前記複数個のフレミングコード検出回路から入力する各
    検出レベルの大小関係を判定し、前記複数系列の入力の
    うちで最もレベルが大きくてフレミングコード検出度が
    最も高い系列と他の系列とで異なる論理レベルを出力す
    る最大レベル系列判定回路と、 前記複数個のフレミングコード検出回路の各出力が入力
    するとともに前記最大レベル系列判定回路から複数系列
    の出力が入力し、前記クロック生成回路の複数相のクロ
    ック信号に対応する系列のうちで最もフレミングコード
    検出度が高い系列のクロック信号を選択してデータ再生
    用クロックとして出力するクロック選択回路とを具備す
    ることを特徴とする文字多重ビデオ信号のデータ再生装
    置。
  4. 【請求項4】 請求項1記載の文字多重ビデオ信号のデ
    ータ再生装置において、前記フレミングコード検出・ク
    ロック回路は、 前記デジタルビデオ信号に含まれるデータのビットレー
    トの2倍の周波数をそれぞれ有する互いに逆相の第1の
    クロック信号および第2のクロック信号を生成するクロ
    ック生成回路と、 前記2相のクロック信号に対応して2個設けられ、前記
    デジタルビデオ信号がそれぞれ入力し、フレミングコー
    ド信号をそれぞれ検出するためのデコーダ回路からな
    り、フレミングコード信号を検出した場合にフレミング
    コード検出信号を出力するとともに対応するクロック信
    号のタイミングで検出した検出レベルを出力する2個の
    フレミングコード検出回路と、 前記2個のフレミングコード検出回路から入力する各検
    出レベルの大小関係を判定し、前記2系列の入力のうち
    でレベルが大きい方の系列と他の系列とで異なる論理レ
    ベルを出力するレベル判定回路と、 前記2個のフレミングコード検出回路の各出力が入力す
    るとともに前記レベル判定回路から2系列の出力が入力
    し、前記クロック生成回路の2相のクロック信号に対応
    する系列のうちでフレミングコード検出度が高い方の系
    列のクロック信号を選択してデータ再生用クロックとし
    て出力するクロック選択回路とを具備することを特徴と
    する文字多重ビデオ信号のデータ再生装置。
  5. 【請求項5】 請求項1乃至4のいずれか1項に記載の
    文字多重ビデオ信号のデータ再生装置において、 前記文字多重ビデオ信号入力は、テレビジョン受信機に
    おけるビデオ信号系から出力するビデオ信号が分岐した
    信号入力であることを特徴とする文字多重ビデオ信号の
    データ再生装置。
JP9015301A 1997-01-29 1997-01-29 文字多重ビデオ信号のデータ再生装置 Pending JPH10215439A (ja)

Priority Applications (4)

Application Number Priority Date Filing Date Title
JP9015301A JPH10215439A (ja) 1997-01-29 1997-01-29 文字多重ビデオ信号のデータ再生装置
US09/015,072 US6188829B1 (en) 1997-01-29 1998-01-28 Data reproduction apparatus for character multiplexing video signal
EP98101534A EP0856992B1 (en) 1997-01-29 1998-01-29 Data reproduction apparatus for character multiplexing video signal with clock signal synthesis
DE69825507T DE69825507D1 (de) 1997-01-29 1998-01-29 Datenwiedergabegerät zur Zeichenmultiplexierung eines Videosignals mit Taktfrequenzsynthese

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP9015301A JPH10215439A (ja) 1997-01-29 1997-01-29 文字多重ビデオ信号のデータ再生装置

Publications (1)

Publication Number Publication Date
JPH10215439A true JPH10215439A (ja) 1998-08-11

Family

ID=11884998

Family Applications (1)

Application Number Title Priority Date Filing Date
JP9015301A Pending JPH10215439A (ja) 1997-01-29 1997-01-29 文字多重ビデオ信号のデータ再生装置

Country Status (4)

Country Link
US (1) US6188829B1 (ja)
EP (1) EP0856992B1 (ja)
JP (1) JPH10215439A (ja)
DE (1) DE69825507D1 (ja)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7130340B1 (en) * 2000-10-27 2006-10-31 Sun Microsystems, Inc. Noise margin self-diagnostic receiver logic

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE2961097D1 (en) * 1978-05-08 1982-01-07 British Broadcasting Corp Data receiving apparatus
JPS62230177A (ja) 1986-03-31 1987-10-08 Toshiba Corp 文字放送受信装置
US6111612A (en) * 1997-07-10 2000-08-29 Thomson Consumer Electronics System for forming and processing text data for use in program specific information for broadcast
US6046775A (en) * 1997-09-25 2000-04-04 Sarnoff Corporation Recovering data from a vestigial sideband of a standard television signal

Also Published As

Publication number Publication date
EP0856992A2 (en) 1998-08-05
EP0856992B1 (en) 2004-08-11
DE69825507D1 (de) 2004-09-16
US6188829B1 (en) 2001-02-13
EP0856992A3 (en) 1999-05-26

Similar Documents

Publication Publication Date Title
JP2770149B2 (ja) 埋め込みオーディオ・デマルチプレックサ用オーディオ・フレーム同期方法及び装置
JP2000197016A (ja) データ抽出回路
JPH07336342A (ja) クロック再生回路
KR100297156B1 (ko) 오버샘플링형 클록 복구회로 및 그 클록신호 위상 조절방법
JPS6220488A (ja) 文字多重放送受信装置
JPH10215439A (ja) 文字多重ビデオ信号のデータ再生装置
JP2947074B2 (ja) フレーム同期検出回路
JPH10262223A (ja) 文字多重ビデオ信号のデータ再生装置
KR0144458B1 (ko) 클럭 신호 유도 장치
US6066970A (en) Circuit for producing clock pulses from an inputted base band signal
JP2654609B2 (ja) 多重変換装置
JP3308765B2 (ja) ビット同期回路
JPH114218A (ja) ビット再生回路
KR0162211B1 (ko) 의사동기신호제거장치 및 이를 이용한 디지탈재생시스템
KR0172459B1 (ko) 클럭재생방법 및 장치
JPH07264176A (ja) フレーム番号付加方式と信号伝送装置
KR0148176B1 (ko) 디지탈재생시스템의 데이타처리방법 및 장치
JP2003174484A (ja) データ伝送システム及びそれに用いられるデータ送受信装置と、その方法
JP3385633B2 (ja) 同期信号再生回路
JP3278541B2 (ja) 位相基準検出回路
JPH07231314A (ja) 多段接続伝送方式
JPH09215005A (ja) 標本化信号処理装置
JPH10308082A (ja) データセパレータ
JPH0750920B2 (ja) Muse方式サウンドデコ−ダ−の時間軸調整回路
JPH0636613B2 (ja) 色同期回路

Legal Events

Date Code Title Description
A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20031028