JPH09266267A - 転写配線支持部材及びそれを使用した半導体パッケージの製造法 - Google Patents
転写配線支持部材及びそれを使用した半導体パッケージの製造法Info
- Publication number
- JPH09266267A JPH09266267A JP7401496A JP7401496A JPH09266267A JP H09266267 A JPH09266267 A JP H09266267A JP 7401496 A JP7401496 A JP 7401496A JP 7401496 A JP7401496 A JP 7401496A JP H09266267 A JPH09266267 A JP H09266267A
- Authority
- JP
- Japan
- Prior art keywords
- wiring
- nickel
- metal
- pattern
- semiconductor package
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/4805—Shape
- H01L2224/4809—Loop shape
- H01L2224/48091—Arched
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/73—Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
- H01L2224/732—Location after the connecting process
- H01L2224/73251—Location after the connecting process on different surfaces
- H01L2224/73265—Layer and wire connectors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/151—Die mounting substrate
- H01L2924/153—Connection portion
- H01L2924/1531—Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface
- H01L2924/15311—Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface being a ball array, e.g. BGA
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K3/00—Apparatus or processes for manufacturing printed circuits
- H05K3/10—Apparatus or processes for manufacturing printed circuits in which conductive material is applied to the insulating support in such a manner as to form the desired conductive pattern
- H05K3/20—Apparatus or processes for manufacturing printed circuits in which conductive material is applied to the insulating support in such a manner as to form the desired conductive pattern by affixing prefabricated conductor pattern
Landscapes
- Encapsulation Of And Coatings For Semiconductor Or Solid State Devices (AREA)
Abstract
分な配線の引き剥がし強度を確保し、ならびに仮基板を
剥離したあと、モールド表面粗化を可能とする半導体パ
ッケージの製造法を提供する。 【構成】電解銅箔とその上にニッケルめっきされた2層
箔のニッケル面側にパターン銅めっきでチップ実装用パ
ッド部とチップ実装用パッドを含む配線パターンを形成
し、配線パターンのなかで選択的にチップ実装用パッド
部にニッケル、金のめっきをし、ニッケル、金めっきさ
れた配線パターン部以外の露出した銅配線部分を酸化還
元処理して転写配線支持部材を得、半導体チップを配線
側の面に実装し、配線パターンを含め樹脂封止し、その
後、モールド材に接してある該支持材を剥離し、露出し
た配線の中から外部電極以外を保護し、該電極部に外部
端子を接続する半導体パッケージを製造する。 【効果】 耐吸湿性に優れた半導体パッケージを製造で
きる。
Description
及びそれを使用した半導体パッケージの製造法に関す
る。
ント配線板上に半導体チップを高密度に実装する必要性
が増大している。理想的には、半導体チップを直接プリ
ント板上に実装できれば良いが、プリント板には、主に
シリコンでできた該チップに対する熱膨張係数の整合や
高放熱性、高配線密度などが要求される。このため、Q
FP(Quad Flat Package)をはじめ
とするリードパッケージが、プリント配線板に実装され
る場合が多い。しかし、入出力端子の増大に伴い、半導
体チップの周辺に二次元的に入出力端子を設けるピン挿
入型のPGA(Pin Grid Array)が開発
されている。このPGAでは、表面実装に適しないこと
から、入出力端子にハンダボールを形成する表面実装型
のBGA(Ball Grid Array)が開発さ
れている。さらに、パッケージを小型化するため、半導
体チップの周辺に、半導体チップとの接続端子を設け、
その端子と接続して実装領域内に配線と入出力端子を設
けるCSP(Chip Size Package)が
開発されている。これらは、チップキャリアパッケージ
として知られ、半導体チップをセラミックやプラスチッ
クの基板あるいはフィルムに実装し、封止材でトランス
ファモールドする形態をとる。このようなパッケージで
セラミック基板をベースとした場合、有機材料からなる
プリント板への実装は、熱膨張係数の不整合から接続部
での信頼性が低下し不利である。これに対しては、プラ
スチックの基板あるいはフィルムをベースとした場合が
有利であり、比較的安価である。しかし、熱放散性が低
く、耐吸湿性の改善が不可欠となっている。これらの問
題を解決する手段として、所定の配線が仮基板上にパタ
ーンめっきまたはエッチングで形成され、その形成され
た配線にチップを実装してモールドし、仮基板を剥離す
る転写モールドが提案されている。その中で、金属ベー
スにパターンめっきをする方法として、特開昭59−2
08756と特開平3−94459がある。前者には、
厚さ35μmのFe製基板に1μm金、1μmニッケ
ル、3μm金属を順にパターンめっきし、半導体チップ
をW/B接続する。モールド前にめっきパターン下をア
ンダーエッチングする方法が示されている。この方法で
は、配線引き剥がし強度は改善されるものの、モールド
と配線界面での密着力が悪く、耐湿試験で信頼性が低下
する。また後者では、充分な配線の引き剥がし強度が得
られない。一方、電解銅箔をベースフィルムに接合した
転写フィルムをパターンエッチングして、チップ実装後
モールドする方法が特開平3−99456に示されてい
る。エッチングでは微細配線に不利であり、フィルム面
を剥離したあとのモールド表面は、極めてフラットであ
り、ハンダボールなど外部端子接続を形成する際の保護
膜、例えばソルダレジストの密着性に問題が生じる。
ルド界面の密着力を向上させ、充分な配線の引き剥がし
強度を確保し、ならびに仮基板を剥離したあと、モール
ド表面粗化を可能とする半導体パッケージの製造法を提
供するものである。
(1a)選択的にエッチング可能な第一、第二の2層の
金属からなる支持材の片面上である第二の金属上に、該
第二の金属と選択的にエッチング可能な金属を配線形成
する工程、(1b)該配線上の所定の位置に、チップ実
装用のニッケル、金のめっきを形成する工程、(1c)
該配線を粗化処理する工程により製造された転写配線支
持部材及びこの転写配線支持部材を使用した半導体パッ
ケージの製造法である。
ッチング可能な第一、第二の2層の金属からなる支持材
の片面上である第二の金属上に、該第二の金属と選択的
にエッチング可能な金属を配線形成する工程、(2b)
該配線上の所定の位置に、チップ実装用のニッケル、金
のめっきを形成する工程、(2c)配線相互間隙にある
該第二の金属を剥離すると共に、第二の金属層間に接し
てある配線の下部をテーパ状にエッチングする工程、
(2d)露出した第一の金属と共に、該配線を粗化処理
する工程により製造された転写配線支持部材及びこの転
写配線支持部材を使用した半導体パッケージの製造法で
ある。
ニッケル面側にパターン銅めっきでチップ実装用パッド
部とチップ実装用パッドを含む配線パターンを形成する
工程 2.配線パターンのなかで選択的にチップ実装用パッド
部にニッケル金めっきを形成する工程 3.ニッケル金めっきされた配線パターン部以外の露出
した銅配線部分を酸化還元処理する工程 4.チップ実装用パッド部に半導体チップを実装し、ニ
ッケル金めっきが形成されたチップ実装用パッド部とチ
ップの外部電極とを配線接続する工程 5.半導体チップと配線パターン部を樹脂封止する工程 6.電解銅箔とニッケルをエッチングする工程 7.転写した配線側に、保護膜を形成し、外部端子部を
露出させ、ニッケル、金めっきする工程 8.金めっきされた外部端子部にハンダボールを接続す
る工程 により半導体パッケージを製造する。
ニッケル面側にパターン銅めっきでチップ実装用パド部
とチップ実装用パッドを含む配線パターンを形成する工
程 2.配線パターンのなかで選択的にチップ実装用パッド
部にニッケル金めっきを形成する工程 3.配線パターン相互間隙のニッケルをエッチングする
工程 4.ニッケル金めっきされた配線パターン部以外の露出
した銅配線部分及び配線パターン相互間隙の露出した電
解銅箔部分を酸化還元処理する工程 5.チップ実装用パッド部に半導体チップを実装し、ニ
ッケル金めっきが形成されたチップ実装用パッド部とチ
ップの外部電極とを配線接続する工程 6.半導体チップと配線パターン部を樹脂封止する工程 7.電解銅箔をエッチングする工程 8.転写した配線側に、保護膜を形成し、外部端子部を
露出させ、金めっきする工程 9.金めっきされた外部端子部にハンダボールを接続す
る工程 により半導体パッケージを製造する。
の界面が酸化還元銅の粗化形状を有することで密着力が
増し、耐吸湿性が改善される。第二の発明により、配線
パターンとモールドとの界面が酸化還元銅の粗化形状を
有することで密着力が増し、耐吸湿性が改善される。ま
た、ニッケルエッチング時に配線パターンにおいて局部
電池と思われる現象が生じ、めっき銅の下部にテーパが
生成され、これにより、モールド後配線引き剥がし強度
が増大する。さらに、ニッケルエッチングによりパター
ン相互間隙の電極銅箔が露出し、銅の酸化還元でパター
ン相互間隙も粗化形状となり、モールド及び電解銅箔の
剥離でモールド表面が粗化形状転写され、保護膜の密着
力改善に作用する。
方法における実施例1である。 工程 1)まず、転写箔の製造では、銅(〜1)とニッ
ケル(〜2)からなる2層箔のニッケル面に金めっきレ
ジスト(〜3)をラミネートする。例えば、日立化成製
フォテックHN640を真空ラミネートする。配線パタ
ーンをポジイメージとするマスクを露光し、現像する。
ニッケル面上には、配線パターンのイメージを除く部分
がレジストとして形成される。 工程 2)次のパターンめっきでは、キャリア(銅とニ
ッケル)を電極として、該レジスト間隙に銅を電気めっ
きする。これにより、チップ実装用パッドを含む配線
(〜4)ならびに配線DB(ダイボンド)用パッド(〜
4’)が形成される。 工程 3)、4)、5)次に、配線パターンに含まれる
チップ実装用パッド部をニッケル、金の順でめっきす
る。このため、該パッド部以外をマスクする。この工程
では、パッドの大きさ、ピッチに応じて配線パターンの
マスク方法を選択することが望ましい。ひとつは2段レ
ジスト工程、もうひとつは部分レジスト工程をとる。前
者の工程では、パターンめっき後レジスト上に、さらに
該レジスト(〜3’)をラミネートし、図2に示すよう
に、該パッド部から外側に沿面をとってマスクし露光、
現像でパッド部を露出させる。一方後者の工程では、パ
ターンめっき後レジストを剥離し、配線パターン全体を
露出させる。これに該レジスト(〜3’)を真空ラミネ
ートし、図3に示すように、該端子部か内側に沿面をと
ってマスクし露光、現像によりパッドの一部を露出させ
る。この両工程のいずれかを経て、露出されたパッド部
上に無電解ニッケル、金または、該キャリアを電極とし
た電解ニッケル金をめっきする。 工程 6)この後、レジストを剥離する。これにより、
図1に示すようにすべて無機材料から構成される箔が形
成される。 工程 7)この箔を酸化還元処理する。図1の4及び
4’で示す表面の銅が酸化銅の粗化形状を保持した状態
で還元銅となる。 工程 8)次に、図1に示すように、チップ(〜6)を
DB材(〜7)を介して、ニッケル面上に銅めっきされ
たDB用パッド(〜4’)に接着する。その後、該チッ
プの外部電極と該転写箔の該チップ実装用パッド間をワ
イヤボンディング(〜8)接続する。この後、図1に示
すようにトランスファー形成により、封止材(〜9)で
モールドする。 工程 9)この後、該キャリア銅をメルテックス社製ア
ルカリエッチング液エープロセスを用いてエッチングす
る。この時、ニッケルはエッチングされず、転写された
銅パターンのエッチングを防いでいる。次に、該キャリ
アのニッケルをメルテックス社製ニッケルエッチング液
N−950を用いて選択エッチングする。この時、転写
された銅パターンはエッチングされない。これにより、
転写パターン表面はモールド面と同一レベルにある。 工程 10)次に、太陽インク製ソルダレジストインク
PSR4000−AUS5をスクリーン印刷後、表1に
示す工程を経て、外部端子用パッド部以外にソルダレジ
スト(〜10)形成する。次に、無電解ニッケル、金を
めっき(〜5’)をする。 工程 11)最後に、ハンダボールを所定の位置に設置
し、赤外線リフロを用いてハンダボール(〜11)を接
続する。
方法における実施例2である。実施例1で示した図1の
工程6)で得られた転写箔を該ニッケルエッチングに浸
漬する。これにより図4に示すように、めっきされた配
線パターン間隙のニッケルをエッチングする。この時、
転写箔の断面は、パッケージ銅直下のニッケルは、エッ
チングされずに、パターン銅下部がテーパ状にエッチン
グされる。これは、パターン銅、ニッケル、電解銅箔が
局部電池となり、パターン銅とニッケルの界面付近で、
ニッケルのエッチングを抑制し、逆に銅のエッチングレ
ートが増大すると考えられる。次に、得られた箔を酸化
還元処理する。この後、実施例1で示した同様の工程を
8’)〜11’)を実施する。ただし、キャリアの剥離
では、銅のみをエッチングする。
パッケージを製造できる。
図。
図。
断面図。
Claims (3)
- 【請求項1】(1a)選択的にエッチング可能な第一、
第二の2層の金属からなる支持材の片面上である第二の
金属上に、該第二の金属と選択的にエッチング可能な金
属を配線形成する工程、(1b)該配線上の所定の位置
に、チップ実装用のニッケル、金のめっきを形成する工
程、(1c)該配線を粗化処理する工程により製造され
た転写配線支持部材。 - 【請求項2】(2a)選択的にエッチング可能な第一、
第二の2層の金属からなる支持材の片面上である第二の
金属上に、該第二の金属と選択的にエッチング可能な金
属を配線形成する工程、(2b)該配線上の所定の位置
に、チップ実装用のニッケル、金のめっきを形成する工
程、(2c)配線相互間隙にある該第二の金属を剥離す
ると共に、第二の金属層間に接してある配線の下部をテ
ーパ状にエッチングする工程、(2d)露出した第一の
金属と共に、該配線を粗化処理する工程により製造され
た転写配線支持部材。 - 【請求項3】請求項1または2記載の転写配線支持部
材、半導体チップを配線側の面に実装し、配線パターン
を含め樹脂封止し、その後、モールド材に接してある該
支持材を剥離し、露出した配線の中から外部電極以外を
保護し、該電極部に外部端子を接続する半導体パッケー
ジの製造法。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP7401496A JP3879135B2 (ja) | 1996-03-28 | 1996-03-28 | 転写配線支持部材及びそれを使用した半導体パッケージの製造法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP7401496A JP3879135B2 (ja) | 1996-03-28 | 1996-03-28 | 転写配線支持部材及びそれを使用した半導体パッケージの製造法 |
Related Child Applications (2)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2003087906A Division JP2003249514A (ja) | 2003-03-27 | 2003-03-27 | 転写配線支持部材及びそれを使用した半導体パッケージの製造法 |
JP2003087870A Division JP4063119B2 (ja) | 2003-03-27 | 2003-03-27 | 転写配線支持部材 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPH09266267A true JPH09266267A (ja) | 1997-10-07 |
JP3879135B2 JP3879135B2 (ja) | 2007-02-07 |
Family
ID=13534830
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP7401496A Expired - Fee Related JP3879135B2 (ja) | 1996-03-28 | 1996-03-28 | 転写配線支持部材及びそれを使用した半導体パッケージの製造法 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP3879135B2 (ja) |
Cited By (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20000002999A (ko) * | 1998-06-25 | 2000-01-15 | 윤종용 | 반도체 칩 패키지와 그 제조 방법 |
WO2001000508A1 (fr) * | 1999-06-25 | 2001-01-04 | Toyo Kohan Co., Ltd. | Materiau plaque pour ensemble semi-conducteur et ensemble semi-conducteur comportant ledit materiau plaque |
JP2004186460A (ja) * | 2002-12-04 | 2004-07-02 | Sanyo Electric Co Ltd | 回路装置の製造方法 |
JP2004343122A (ja) * | 2003-05-14 | 2004-12-02 | Sts Semiconductor & Telecommunications Co Ltd | 金属チップスケール半導体パッケージ及びその製造方法(Metalchipscalesemiconductorpackageandmanufacturingmethodthereof) |
JP2008118133A (ja) * | 2006-11-01 | 2008-05-22 | Integrant Technologies Inc | 半導体パッケージの製造方法及びその方法によって製造される半導体パッケージを含む半導体装置 |
JP2010258311A (ja) * | 2009-04-27 | 2010-11-11 | Furukawa Electric Co Ltd:The | プリント配線基板の製造方法 |
JP2011205153A (ja) * | 2011-07-20 | 2011-10-13 | Dainippon Printing Co Ltd | 樹脂封止型半導体装置および半導体装置用回路部材 |
JP2012169440A (ja) * | 2011-02-14 | 2012-09-06 | Fujitsu Semiconductor Ltd | 半導体装置及びその製造方法 |
JP2014022582A (ja) * | 2012-07-19 | 2014-02-03 | Hitachi Maxell Ltd | 半導体装置の製造方法、及び半導体装置 |
JP2014116632A (ja) * | 2014-02-05 | 2014-06-26 | Sh Materials Co Ltd | 半導体装置の製造方法 |
JP2020174203A (ja) * | 2020-07-10 | 2020-10-22 | マクセルホールディングス株式会社 | 半導体装置 |
-
1996
- 1996-03-28 JP JP7401496A patent/JP3879135B2/ja not_active Expired - Fee Related
Cited By (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20000002999A (ko) * | 1998-06-25 | 2000-01-15 | 윤종용 | 반도체 칩 패키지와 그 제조 방법 |
WO2001000508A1 (fr) * | 1999-06-25 | 2001-01-04 | Toyo Kohan Co., Ltd. | Materiau plaque pour ensemble semi-conducteur et ensemble semi-conducteur comportant ledit materiau plaque |
JP2004186460A (ja) * | 2002-12-04 | 2004-07-02 | Sanyo Electric Co Ltd | 回路装置の製造方法 |
JP2004343122A (ja) * | 2003-05-14 | 2004-12-02 | Sts Semiconductor & Telecommunications Co Ltd | 金属チップスケール半導体パッケージ及びその製造方法(Metalchipscalesemiconductorpackageandmanufacturingmethodthereof) |
JP2008118133A (ja) * | 2006-11-01 | 2008-05-22 | Integrant Technologies Inc | 半導体パッケージの製造方法及びその方法によって製造される半導体パッケージを含む半導体装置 |
JP2010258311A (ja) * | 2009-04-27 | 2010-11-11 | Furukawa Electric Co Ltd:The | プリント配線基板の製造方法 |
JP2012169440A (ja) * | 2011-02-14 | 2012-09-06 | Fujitsu Semiconductor Ltd | 半導体装置及びその製造方法 |
JP2011205153A (ja) * | 2011-07-20 | 2011-10-13 | Dainippon Printing Co Ltd | 樹脂封止型半導体装置および半導体装置用回路部材 |
JP2014022582A (ja) * | 2012-07-19 | 2014-02-03 | Hitachi Maxell Ltd | 半導体装置の製造方法、及び半導体装置 |
JP2014116632A (ja) * | 2014-02-05 | 2014-06-26 | Sh Materials Co Ltd | 半導体装置の製造方法 |
JP2020174203A (ja) * | 2020-07-10 | 2020-10-22 | マクセルホールディングス株式会社 | 半導体装置 |
Also Published As
Publication number | Publication date |
---|---|
JP3879135B2 (ja) | 2007-02-07 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4400802B2 (ja) | リードフレーム及びその製造方法並びに半導体装置 | |
JP3879135B2 (ja) | 転写配線支持部材及びそれを使用した半導体パッケージの製造法 | |
JP2003007916A (ja) | 回路装置の製造方法 | |
JP2003007917A (ja) | 回路装置の製造方法 | |
JP3475569B2 (ja) | パッケージ及びその製造方法 | |
JP2001250876A (ja) | 半導体装置及びその製造方法 | |
JP4196606B2 (ja) | 配線板の製造方法 | |
JPH11163024A (ja) | 半導体装置とこれを組み立てるためのリードフレーム、及び半導体装置の製造方法 | |
JP3513983B2 (ja) | チップキャリアの製造方法 | |
JP4063119B2 (ja) | 転写配線支持部材 | |
JP3795628B2 (ja) | 半導体チップを搭載する配線基板の製造方法 | |
JPH07302859A (ja) | 半導体チップ搭載用多層配線基板の製造方法及び半導体チップ搭載装置の製造方法 | |
KR100629887B1 (ko) | 금속 칩스케일 반도체패키지 및 그 제조방법 | |
JP2899956B2 (ja) | 半導体装置及びその製造方法 | |
JP3616742B2 (ja) | 半導体パッケージ用チップ支持基板 | |
JP3191617B2 (ja) | リードフレーム及びこれを用いた半導体装置 | |
US20030184979A1 (en) | Circuit board free of photo-sensitive material and fabrication method of the same | |
JP2003249514A (ja) | 転写配線支持部材及びそれを使用した半導体パッケージの製造法 | |
JP3661822B2 (ja) | 半導体パッケ−ジ用チップ支持基板 | |
JP4140555B2 (ja) | 半導体パッケージの製造方法 | |
JP4452964B2 (ja) | 半導体搭載用基板の製造法並びに半導体パッケージの製造法 | |
JPH08316360A (ja) | Ic実装構造 | |
JP2007013204A (ja) | 転写配線支持部材及びそれを使用した半導体パッケージの製造法 | |
JP3402416B2 (ja) | 半導体パッケ−ジの製造法 | |
JP4622181B2 (ja) | 電子部品実装基板の製造方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20041207 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20050118 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20050322 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20050927 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20051128 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20061017 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20061030 |
|
FPAY | Renewal fee payment (prs date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20091117 Year of fee payment: 3 |
|
FPAY | Renewal fee payment (prs date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20101117 Year of fee payment: 4 |
|
FPAY | Renewal fee payment (prs date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20111117 Year of fee payment: 5 |
|
FPAY | Renewal fee payment (prs date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20111117 Year of fee payment: 5 |
|
FPAY | Renewal fee payment (prs date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20121117 Year of fee payment: 6 |
|
LAPS | Cancellation because of no payment of annual fees |