JPH0870442A - 映像信号モード検出装置 - Google Patents

映像信号モード検出装置

Info

Publication number
JPH0870442A
JPH0870442A JP6203850A JP20385094A JPH0870442A JP H0870442 A JPH0870442 A JP H0870442A JP 6203850 A JP6203850 A JP 6203850A JP 20385094 A JP20385094 A JP 20385094A JP H0870442 A JPH0870442 A JP H0870442A
Authority
JP
Japan
Prior art keywords
signal
counter
horizontal
video signal
mode
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP6203850A
Other languages
English (en)
Inventor
Tsutomu Gotanda
力 五反田
Minoru Miyata
稔 宮田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP6203850A priority Critical patent/JPH0870442A/ja
Publication of JPH0870442A publication Critical patent/JPH0870442A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Television Signal Processing For Recording (AREA)
  • Television Systems (AREA)

Abstract

(57)【要約】 【目的】 入力端子にどの映像信号モードの入力信号が
入力されても適切な信号処理を行うための映像信号モー
ドの検出を行うことを目的とする。 【構成】 映像信号の水平同期信号と垂直同期信号が水
平同期カウント回路3に入力されると垂直同期信号は4
H(1Hは1水平周期)遅れてカウンタ5に初期値48
0を設定する。このカウンタ5は1Hごとに1カウント
アップしていき次の垂直同期信号でまた480に戻る。
この結果ハイビジョン信号,ED信号,NTSC信号が
入力されるとその出力信号は、ハイビジョン信号で1,
0,ED信号で0,1,NTSC信号で0,0となる。

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】本発明は、映像信号のモードを検
出する回路に関するものである。
【0002】
【従来の技術】図4に、従来の映像信号モード検出シス
テムを示す。
【0003】従来のシステムでは、前段の入力切り換え
セレクタ1において選択した入力端子の映像信号モード
(セレクタの入力端子の映像信号モードは固定)に応じ
て後段の信号処理回路2に必要な映像信号モードの検出
を行っていた。
【0004】
【発明が解決しようとする課題】しかしながら上記構成
では、固定の入力端子(A、B、C)と異なる映像信号
モードの信号は入力できなかった。
【0005】そこで、本発明は上述の欠点に鑑み、入力
端子にどの映像信号モードの入力信号が入力されても適
切な信号処理を行うための映像信号モードの検出を行え
るようにし、またNTSC信号の倍速信号を用いる受信
機においてVTRを特殊再生した場合でも誤動作を起こ
さずに映像信号モードの検出を行えるようにした。
【0006】
【課題を解決するための手段】上記問題を解決するため
に本発明の映像信号モード検出装置は、水平同期信号と
垂直同期信号から、一垂直同期期間内の水平同期信号の
数をカウントする水平同期カウント回路と、水平同期カ
ウント回路の出力信号を演算するゲート回路という構成
を有する。
【0007】また、一垂直同期期間内の水平同期信号の
数をカウントする第1のカウンタと、水平同期信号に同
期したクロックを発生させるPLL回路と、水平同期信
号とPLL回路で発生させたクロックを用いてその水平
同期信号の一水平期間をカウントする水平同期信号カウ
ンタと、第1のカウンタと水平同期カウンタとの出力信
号を演算する演算回路という構成を有する。
【0008】
【作用】本発明は上記した構成によって、映像信号のモ
ードを検出することができる。
【0009】
【実施例】
(実施例1)以下本発明の一実施例の映像信号モード検
出装置について図面を参照しながら説明する。
【0010】図1は、本発明の一実施例における映像信
号モード検出装置のブロック図であり、ハイビジョン信
号,ED信号,NTSC信号を検出する回路である。
【0011】図1において、3は水平同期カウント回
路、Dは水平同期信号,Eは垂直同期信号、Fは第1の
出力信号、Gは第2の出力信号である。
【0012】図2において、4は4ビットシフトレジス
タ、5は初期値480の11ビットカウンタ、6はフリ
ップフロップ、7はフリップフロップ、8はアンドゲー
ト、aは水平同期信号、bは垂直同期信号,eは最上位
ビット出力、fは第2上位ビット出力、gは第3上位ビ
ット出力、Fは出力信号1、Gは出力信号2である。
【0013】ここで、ハイビジョン信号,ED信号,N
TSC信号の水平周波数/垂直周波数を計算するとハイ
ビジョン信号では562.5、ED信号では525、N
TSC信号では262.5である。
【0014】映像信号の水平同期信号aと垂直同期信号
bが水平同期カウント回路3に入力されると垂直同期信
号は4H(1Hは1水平周期)遅れて図2のカウンタ5
に初期値480を設定する。このカウンタ5は1Hごと
に1カウントアップしていき次の垂直同期信号でまた4
80に戻る。
【0015】この水平同期カウント回路3にハイビジョ
ン信号,ED信号,NTSC信号が入力されるとその出
力信号1,2は、ハイビジョン信号で1,0,ED信号
で0,1,NTSC信号で0,0となる。これらの動作
によって、ハイビジョン信号,ED信号,NTSC信号
の検出ができるのである。
【0016】(実施例2)以下に本発明の別の一実施例
の映像信号モード検出装置について図面を参照しながら
説明する。
【0017】図3は、本発明の別の一実施例における映
像信号モード検出装置のブロック図であり、ハイビジョ
ン信号,ED(NTSCの倍速信号を含む)信号を検出
する回路である。
【0018】図3において、11はV/Hカウンタ、1
2はPLL回路、13はHDカウンタ、14は演算回
路、A’は水平同期信号,B’は垂直同期信号、C’は
PLL回路出力クロック、D’はV/Hカウンタ出力信
号、E’はHDカウンタ出力信号、F’はモード検出信
号である。
【0019】ここで、ハイビジョン信号,ED(NTS
Cの倍速信号を含む)信号の水平周波数/垂直周波数を
計算するとハイビジョン信号では562.5、ED(N
TSCの倍速信号を含む)信号では525である。
【0020】映像信号の水平同期信号A’と垂直同期信
号B’がV/Hカウンタ11に入力されるとV/Hカウ
ンタ11は1H(1Hは1水平同期期間)ごとに1カウ
ントアップしていき垂直同期信号から次の垂直同期信号
までの水平同期信号の数をカウントしある一定数(HD
信号とED信号の中間値)以上かどうかでHDかEDか
のV/Hカウンタ出力信号D’を出力する。
【0021】同時に、PLL回路12では水平同期信号
A’に同期したPLL回路出力クロックC’を出力す
る。そして、HDカウンタ13において水平同期信号
A’の周期が何クロックあるかをカウントしある一定数
(HD信号の水平同期信号のカウント値とED信号のカ
ウント値の中間値)以上かどうかでHDかEDかのHD
カウンタ出力信号E’を出力する。
【0022】そして最後に、演算回路14においてV/
Hカウンタ出力信号D’とHDカウンタ出力信号E’を
演算しモード検出信号を出力する。これらの動作によっ
て、ハイビジョン信号,ED(NTSCの倍速信号を含
む)信号の検出ができるのである。
【0023】
【発明の効果】以上のような本発明の映像信号モード検
出装置によって、入力端子にどの映像信号モードの入力
信号が入力されても適切な信号処理を行うための映像信
号モードの検出を行うことができたり、NTSC信号の
倍速信号を用いる受信機においてVTRを特殊再生した
場合(再生+巻き戻し)でもED信号をHD信号と検出
するという誤動作を起こすことなく映像信号モードの検
出を行うことができる。
【図面の簡単な説明】
【図1】本発明の一実施例における映像信号モード検出
装置のブロック図
【図2】本発明の水平同期カウント回路のブロック図
【図3】本発明の別の一実施例における映像信号モード
検出装置のブロック図
【図4】従来の映像信号モード検出システムのブロック
【符号の説明】
1 映像信号モード検出装置 3 水平同期カウント回路 4 4ビットシフトレジスタ 5 11ビットカウンタ 6 フリップフロップ 7 フリップフロップ 8 ANDゲート 11 V/Hカウンタ 12 PLL回路 13 Dカウンタ 14 演算回路 21 入力切り換えセレクタ 22 各種信号処理回路 A ハイビジョン信号 B ED信号 C NTSC信号 D 水平同期信号 E 垂直同期信号 F 第1の出力信号 G 第2の出力信号 a 水平同期信号 b 垂直同期信号 c 出力信号1 d 出力信号2 e 最上位ビット出力 f 第2上位ビット出力 g 第3上位ビット出力 A’ 水平同期信号 B’ 垂直同期信号 C’ PLL回路出力クロック D’ V/Hカウンタ出力信号 E’ HDカウンタ出力信号 F’ モード検出信号

Claims (2)

    【特許請求の範囲】
  1. 【請求項1】 一垂直同期期間内の水平同期信号の数を
    カウントするカウンタと、前記カウンタの出力信号を入
    力するゲート演算を行う水平同期カウント回路とを備
    え、映像信号のモード(ハイビジョン信号,ED信号,
    NTSC信号等)を検出する映像信号モード検出装置。
  2. 【請求項2】 一垂直同期期間内の水平同期信号の数を
    カウントするカウンタと、前記水平同期信号に同期した
    クロックを発生させるPLL回路と、前記水平同期信号
    と前記PLL回路で発生させたクロックを用いてその水
    平同期信号の一水平期間をカウントする水平同期信号カ
    ウンタと、前記カウンタと前記水平同期信号カウンタの
    出力信号とを演算する演算回路と備え、映像信号のモー
    ドを検出する映像信号モード検出装置。
JP6203850A 1994-08-29 1994-08-29 映像信号モード検出装置 Pending JPH0870442A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP6203850A JPH0870442A (ja) 1994-08-29 1994-08-29 映像信号モード検出装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP6203850A JPH0870442A (ja) 1994-08-29 1994-08-29 映像信号モード検出装置

Publications (1)

Publication Number Publication Date
JPH0870442A true JPH0870442A (ja) 1996-03-12

Family

ID=16480736

Family Applications (1)

Application Number Title Priority Date Filing Date
JP6203850A Pending JPH0870442A (ja) 1994-08-29 1994-08-29 映像信号モード検出装置

Country Status (1)

Country Link
JP (1) JPH0870442A (ja)

Similar Documents

Publication Publication Date Title
JPS6221381A (ja) 二画面テレビ受信機
KR860002930A (ko) 기준신호 재생장치
JPH0614758B2 (ja) 映像信号処理方法
JPH0870442A (ja) 映像信号モード検出装置
JPH031760A (ja) 受信テレビジョン信号再生装置
JP2714221B2 (ja) テレビジョン方式判別装置
JPH10173995A (ja) ビデオ信号切り替え回路
JP3876794B2 (ja) 垂直同期信号処理回路
JP2743041B2 (ja) 画像表示装置
JPS6174464A (ja) 垂直同期信号作成回路
JPS6378680A (ja) 映像出力装置
JP3629651B2 (ja) フィールド判別回路
KR960011307B1 (ko) 자화면 위치 설정회로
JP3307776B2 (ja) フィールド判別装置
JP2603938B2 (ja) 垂直同期判定回路
JPH0413375A (ja) 同期分離回路
JP4710117B2 (ja) 映像同期装置および映像同期方法
JPH08202329A (ja) ディスプレイ表示装置
JPS62102681A (ja) 複合映像信号のフイ−ルド判別装置
JPS62198287A (ja) 映像信号の変換回路
JPH0537361A (ja) 同期式カウンタ
JPH07298090A (ja) 同期取り込み回路
JPH0817465B2 (ja) 音声信号切換回路
JPH08205091A (ja) 同期信号処理回路
JPH088546B2 (ja) デジタル伝送回路のフレーム同期検出方式