KR960011307B1 - 자화면 위치 설정회로 - Google Patents

자화면 위치 설정회로 Download PDF

Info

Publication number
KR960011307B1
KR960011307B1 KR1019880017787A KR880017787A KR960011307B1 KR 960011307 B1 KR960011307 B1 KR 960011307B1 KR 1019880017787 A KR1019880017787 A KR 1019880017787A KR 880017787 A KR880017787 A KR 880017787A KR 960011307 B1 KR960011307 B1 KR 960011307B1
Authority
KR
South Korea
Prior art keywords
signal
output
horizontal
vertical
counter
Prior art date
Application number
KR1019880017787A
Other languages
English (en)
Other versions
KR900011268A (ko
Inventor
조기영
Original Assignee
엘지전자 주식회사
구자홍
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지전자 주식회사, 구자홍 filed Critical 엘지전자 주식회사
Priority to KR1019880017787A priority Critical patent/KR960011307B1/ko
Publication of KR900011268A publication Critical patent/KR900011268A/ko
Application granted granted Critical
Publication of KR960011307B1 publication Critical patent/KR960011307B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • H04N5/445Receiver circuitry for the reception of television signals according to analogue transmission standards for displaying additional information
    • H04N5/45Picture in picture, e.g. displaying simultaneously another television channel in a region of the screen

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Studio Circuits (AREA)

Abstract

내용 없음.

Description

자화면 위치 설정회로
제1도는 종래의 자화면 위치 설정회로도.
제2도의 (a) 및 (b)는 자화면 위치 설정회로에 따른 타이밍 차트, (b)는 자화면 위치 구성도.
제3도는 본 발명에 따른 자화면 위치 설정회로도이다.
* 도면의 주요부분에 대한 부호의 설명
21 : 동기분리기 22, 31 : 카운터
24, 29 : 비교부 23, 28 : 변환기
25 : 수직표시신호출력부 26 : 앤드게이트
30 : 수평표시신호출력부
본 발명은 TV(또는 VCR)에서 자화면 위치설정회로에 관한 것이다.
특히 PIP(Picture In Picture)채용 TV(또는 VCR)에 적당하도록 한 자화면 위치 설정회로에 관한 것이다.
종래는 제1도에서 도시한 바와 같이 모화면 신호가 수직(PV), 수평 (PH)동기신호를 검출하는 동기분리기(11)를 거쳐 수직동기신호에서 시작하여 수평동기신호의 수를 카운트하는 카운터(12)와 앤드게이트(14)에 인가되며 카운터(12)의 출력(Corl1)은 지연회로(13)에 인가되며 그 출력단은 앤드게이트(14) 및 카운터(15)의 세트단에 인가되고, 동시에 수직표시신호로 검출되면, 모화면 기준클럭(fc)은 카운터(15)에 인가되어 카운트되고 그 출력은 지연회로(16)에 인가되어 수평표시신호로 검출되고, 앤드게이트(14)의 출력은 다이오우드(D1,D2)를 거쳐 지연회로(16)의 출력단에 연결된다.
이와 같이 구성된 종래의 자화면 위치 설정회로의 동작설명을 제2도의 타이밍 차트를 참조하여 설명하면 다음과 같다.
제2도를 참조하면, 모화면 신호는 동기분리기(11)에 입력되어 수직동기신호와 수평동기신호로 분리되며 분리된 수직동기신호(PV)는 카운터 (12)를 세트(Set)시키고, 수평동기신호는 카운터(12)에 인가되어 카운트되며, 미리 카운터(12)에 설정된 값 t3(제3도)에서 출력이 하이가 되어 지연회로(13)에 인가되면 1, (제3도)만큼 지연된 후 수직표시신호가 검출되며 동시에 카운터(15)에 인가되어 카운터(15) 세트(Set)시키고 상기 카운터(15)는 모화면 기준 클럭수를 카운트하여 미리 정해진 값 t4(제3도)에서 출력이 하이(ⓒ점)가 되어 지연회로(16)에서 t2만큼 지연된 후 수평표시신호를 검출한다.
상기 지연회로(16)의 출력이 로우가 될때 카운터(12)는 리세트(Reset)되지만 수평동기신호와 지연회로(13)의 출력이 모두 하이일때는 앤드게이트(14)의 출력이 하이가 되며 이 출력은 지연회로(16)의 출력과 OR게이트와 같은 논리로 동작하는 다이오우드(D1,D2)에 인가된다.
즉, 수평동기신호와 지연회로(13)의 출력이 하이일때 카운터(15)의 리세트가 해제되고 다시 카운트하게 된다.
따라서 종래의 자화면 위치 설정회로의 자화면의 위치는 클럭의 변동(온도에 따라 변동가능)에 의해 표시위치가 이동하더라도 카운터(12, 15)에서 자화면의 위치가 미리 설정되므로 외부에서 조절해줄 수 없는 문제점이 있다.
또한, PIP쉬프트와 같은 경우 네가지의 위치에 따른 데이타를 각각 지정해줌에 따라 내부적으로 하드웨어(Hardware)가 복잡해지는 결점이 있다.
본 발명은 종래 기술의 결함을 없애는 것을 목적으로 하는 자화면 위치 설정회로로써, 첨부된 도면을 참조하여 상세히 설명하면 다음과 같다.
제2도는 본 발명에 따른 자화면 위치 설정회로로서 입력되는 모화면 신호에서 수평, 수직동기신호를 분리하는 동기분리기(21)와, 상기 동기분리기(21)에서 출력된 수직동기신호에 의해 수평동기신호를 카운트하는 제1카운터부(22)와, 외부에서 설정된 수직설정데이타를 입력받아 비트변환하여 출력하는 제1변환기(23)와, 상기 제1변환기(23)에서 변환된 수직설정데이타와 상기 제1카운터부(22)의 수평동기신호를 비교출력하는 제1비교부(24)와, 지연기로 이루어져 상기 제1비교부(24)의 출력데이타를 지연시킨 후 수직표시신호로 출력하는 수직표시신호출력부(25)와, 상기 수직표시신호와 상기 동기분리기(21)의 수평동기신호를 논리곱하여 출력하는 앤드게이트(26)와, 상기 앤드게이트(26)의 출력을 논리합하여 리세트신호로 하고, 상기 수직표시신호를 세트신호로 하여 입력되는 모화면 기준클럭을 카운트하는 제2카운터부(27)와, 외부에서 설정된 수평설정데이타를 입력받아 비트변환하여 출력하는 제2변환기 (28)와, 상기 제2변환기(28)에서 변환된 수평설정데이타와 상기 제2카운터부(27)에서 출력되는 모화면 기준클럭을 비교하여 출력하는 제2비교부(29)와, 상기 제2비교부(29)의 출력데이타를 지연시킨 후 수평동기신호 출력 및 상기 수평동기신호를 논리합하여 상기 제2카운터부(27)의 리세트신호로 출력하는 수평표시신호부(30)로 구성된다.
여기서 상기 제2카운터부(27)는 상기 앤드게이트(26)의 출력을 논리합하여 리세트단에 출력하는 다이오드(D3)와, 상기 수직표시신호를 세트신호로 하고 상기 다이오드(D3)의 출력을 리세트신호로 하여 입력되는 모화면 기준클럭을 카운트하는 카운터(31)로 구성된다.
또한 상기 수평표시신호출력부(30)는 상기 제2비교부(29)의 출력데이타를 지연 후 수평동기신호로 출력하는 지연기(32)와, 상기 수평동기신호를 논리합하여 상기 카운터(31)의 리세트신호로 출력하는 다이오드(D4)로 구성된다.
이와 같이 구성된 본 발명의 자화면 위치 설정회로의 동작을 제2도의 타이밍 차트를 참조하여 설명하면 다음과 같다.
외부에서 모화면 신호가 동기분리기(21)에 입력되면 동기분리기(21)에서 수평동기신호와 수직동기신호가 분리되어 출력되며, 분리된 수직동기신호는 제1카운터부(22)에 입력되어 스타트신호로 이용된다.
또한 상기 수평동기신호는 제1카운터부(22)에 입력되어 상기 수직동기신호에 의해 카운트되어 제1비교부(24)에 입력된다.
외부에서 소프트웨어에 의해 설정된 수직설정데이타는 제1변환기(23)에서 비트(bit)변환되어 제1비교부(24)에 입력된다.
상기 제1비교부(24)에 입력된 수직설정데이타가 t3'(제3도)일때 제1카운터부(22)에서 상기 t3와 같은 수의 수평동기신호가 카운트되면 제1비교부(24)의 출력신호(corl3)는 하이신호가 되어 수직표시신호출력부(25)에 입력된다.
상기 수직표시신호출력부(25)는 상기 하이신호를 t1만큼 지연한 후 수직표시신호를 출력한다.
또한, 상기 수직표시신호는 제2카운터부(27)의 카운터(31)에 입력되어 스타트신호로 사용된다.
그리고 상기 카운터(31)는 입력된 모화면 기본 클럭신호를 카운트하여 제2비교부(29)에 입력한다.
외부에서 설정된 수직설정데이타는 제2변환기(28)에서 비트(bit)변환되어 제2비교부(29)에 입력되는데, 상기 수직, 수평설정 데이타는 외부에서 소프트웨어에 의해 각 모드(PIP, PIP shift, multi PIP size 절환등)에 따라 제공해주는 직렬데이타가 있을때 이러한 직렬데이타 중 일부(수직 8bit, 수평 8bit)를 수직, 수평설정데이타로 지정하고 비트의 병렬데이타로 변환시킨 것으로 수직, 수평설정데이타는 8bit 병렬데이타를 의미한다.
따라서 상기 제2비교부(29)에 입력된 수평설정데이타가 t4(제3도)일때 카운터(31)에서 제2비교부(29)에 입력된 수평설정데이타 t4와 같은 수의 모화면 기본클럭이 카운트되어 제2비교부(29)에 입력되면 상기 제2비교부(29)의 출력신호(Corl4)는 하이신호로 출력된다.
상기 하이신호가 상기 수평표시신호출력부(30)의 지연기(32)에 입력되면 t2만큼 지연시킨 후 수평표시신호로 출력한다.
만약 상기 지연기(32)의 출력이 로우가 되면 OR게이트와 같은 동작을 하는 다이오드(D4)를 통해 하이신호가 제2카운터부(27)에 입력되어 리세트되지만 동기분리기(21)에서 출력된 수평동기신호와 상기 수평표시신호출력부(25)의 출력이 모두 하이일때는 앤드게이트(26)의 출력이 하이가 되어 다이오드(D3)를 통해 로우가 되므로 제2카운터부(27)는 리세트되지 않는다.
상기에서 살펴본 바와 같이 본 발명의 자화면 위치 설정회로는 외부에서 입력된 클럭의 변동에 의해 자화면의 표시위치가 변동하더라도 외부에서 조정할 수 있으며, 또 TV(VCR) 모화면의 어느곳에나 자화면을 설정할 수 있으며, PIP 쉬프트(Shift)와 같은 경우에는 다른 하드웨어를 추가하지 않더라도 PIP 위치설정데이타의 변경만으로 가능하며 이러한 간단한 PIP 뿐만 아니라 여러기능이 추가될 때에도 위치 설정에 적절히 사용할 수 있는 효과가 있다.

Claims (1)

  1. 모화면 신호에서 수평, 수직동기 신호로 분리하는 동기분리기와, 상기 동기분리기에서 출력된 수평동기신호를 카운트하는 제1카운터부와, 수직설정데이타를 입력받아 비트변환하여 출력하는 제1변환부와, 상기 제1변환부의 수직설정데이타와 상기 제1카운터의 수평동기신호를 비교출력하는 제1비교부와, 상기 제1비교부의 출력데이타를 지연시킨 후 수직표시신호로 출력하는 수직표시신호출력부와, 상기 수직표시신호와 상기 동기분리기의 수평동기신호를 논리곱하는 앤드게이트와, 상기 앤드게이트의 출력을 논리합하여 리세트신호로 하고, 상기 수직 표시신호를 세트신호로 하여 입력되는 모화면기준클럭을 카운트하는 제2카운터부와, 수평설정데이타를 비트변환하여 출력하는 제2변환부와, 상기 제2변환부의 수평설정데이타와 상기 제2카운터부에서 출력되는 모화면기준클럭을 비교하여 출력하는 제2비교부와, 상기 제2비교부의 출력데이타를 지연시킨 후 수평동기신호 출력 및 상기 수평동기신호를 논리합하여 상기 제2카운터부의 리세트신호로 출력하는 제 수평표시신호출력부로 구성됨을 특징으로 하는 자화면 위치 설정회로.
KR1019880017787A 1988-12-29 1988-12-29 자화면 위치 설정회로 KR960011307B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019880017787A KR960011307B1 (ko) 1988-12-29 1988-12-29 자화면 위치 설정회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019880017787A KR960011307B1 (ko) 1988-12-29 1988-12-29 자화면 위치 설정회로

Publications (2)

Publication Number Publication Date
KR900011268A KR900011268A (ko) 1990-07-11
KR960011307B1 true KR960011307B1 (ko) 1996-08-21

Family

ID=19280831

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019880017787A KR960011307B1 (ko) 1988-12-29 1988-12-29 자화면 위치 설정회로

Country Status (1)

Country Link
KR (1) KR960011307B1 (ko)

Also Published As

Publication number Publication date
KR900011268A (ko) 1990-07-11

Similar Documents

Publication Publication Date Title
JPH03220872A (ja) 同期発生回路
KR960011307B1 (ko) 자화면 위치 설정회로
KR0123773B1 (ko) Pip 신호의 pop 신호로의 위치변환회로
JP3514067B2 (ja) 半導体集積回路
KR0178214B1 (ko) 피디피 티브이의 영상신호 판별장치
JPS6378680A (ja) 映像出力装置
KR100196834B1 (ko) 피디피 티브이의 영상신호 판별장치
KR0169372B1 (ko) 필드신호 검출장치
JP2577359B2 (ja) 垂直同期信号の周波数判別回路
SU1465898A1 (ru) Устройство дл ввода информации в ЭВМ
KR930003984Y1 (ko) 비데오 신호의 필드 판별회로
JP2721691B2 (ja) 水平期間識別装置
KR0136468B1 (ko) 수직 동기신호 분리 회로
KR920008835Y1 (ko) 텔레텍스트(Teletext)내장형 TV 수상기용 수직동기 검출장치
JPH05136678A (ja) 光電スイツチ
KR960010470B1 (ko) 텔레비젼용 외부입력 자동선택회로
JP2561672Y2 (ja) Crt表示装置の複合同期信号発生回路
JPH0628382B2 (ja) 垂直同期信号作成回路
JPH07307727A (ja) データ信号のサンプリング方法及びその回路
KR940009585B1 (ko) 시간축 오차 보정장치의 제어신호 발생회로
JP2000092034A (ja) カウンタインタフェース
JPS62198287A (ja) 映像信号の変換回路
JPH0340667A (ja) ビデオ信号の同期回路
JPH07202684A (ja) パルス発生器
JPH0870442A (ja) 映像信号モード検出装置

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20030707

Year of fee payment: 8

LAPS Lapse due to unpaid annual fee