JPS62102681A - 複合映像信号のフイ−ルド判別装置 - Google Patents

複合映像信号のフイ−ルド判別装置

Info

Publication number
JPS62102681A
JPS62102681A JP60242324A JP24232485A JPS62102681A JP S62102681 A JPS62102681 A JP S62102681A JP 60242324 A JP60242324 A JP 60242324A JP 24232485 A JP24232485 A JP 24232485A JP S62102681 A JPS62102681 A JP S62102681A
Authority
JP
Japan
Prior art keywords
field
signal
composite video
video signal
gate
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP60242324A
Other languages
English (en)
Inventor
Mikiji Ogawa
小川 幹司
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sharp Corp
Original Assignee
Sharp Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sharp Corp filed Critical Sharp Corp
Priority to JP60242324A priority Critical patent/JPS62102681A/ja
Publication of JPS62102681A publication Critical patent/JPS62102681A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Television Systems (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 く技術分野〉 本発明は、標錦画像(親画面)内にVTRやビデオディ
スク等の小画像(子画面)を同時に映出すピクチャー・
イン・ピクチャー(PIF)TV受像機に好適な複合映
像信号のフィールド判別装置に関する。
〈従来技術〉 一般に、テレビジョン受像機においては、奇数フィール
ドおよび偶数フィールドの各複合映像信号によって第5
図の実線および破線でそれぞれ示されるように飛び越し
走査(インクレース)が行なわれる。第5図中の奇数お
よび偶数は、それぞれ水平走査線の走査開始位置と終了
位置の番号を示している。ピクチャー・イン・ピクチャ
ーTV受像機では、第6図に示されるように標準画面4
への一部Bに子画面(abcdで囲む枠内)を映し出す
。このようなピクチャー・イン・ピクチャーTV受像機
では、親画面の複合映像信号と子画面の複合映像信号と
のそれぞれのフィールドを一致させなければインタレー
スの関係が逆転し、適正な画面を得ることができない。
このため、複合映像信号が奇数フィールドであるのか偶
数フィールドであるのかの判別が必要となる。
従来、このようなフィールドの判別は、複合映像信号の
垂直同期信号の前後の等化パルスの数を計数したり、あ
るいは、高精度の単安定マルチバイブレークを利用して
行なっているが、計数の開始時点あるいは単安定マルチ
バイブレークの立ち上がりがノイズの影響を受けてずれ
やすく、このため判別精度に劣るのみならず、回路構成
も複雑になるという問題点がある。
〈発明の目的〉 本発明は、上述の点に鑑みて成されたものであって、判
別精度に優れ、しかも、構成が比較的簡単なフィールド
判別装置を提供することを目的とする。
〈発明の構成〉 本発明では、上述の目的を達成するために、奇数フィー
ルドの複合映像信号であるのか偶数フィールドの複合映
像信号であるのかを判別する複合映像信号のフィールド
判別装置において、複合映像信号から分離された垂直同
期信号と水平同期信号との位相差に対応したゲート信号
を出力する第1ゲート回路と、前記ゲート信号、前記垂
直同期信号およびクロック信号に基づいて前記位相差に
対応した計数用クロックを形成出力する第2ゲート回路
と、この第2ゲート回路からの計数用クロックを計数す
る計数回路とを備え、前記計数回路出力に基づいて奇数
フィールドであるか偶数フィールドであるかを判別する
ように構成している。
飛び越し走査を行なわせるために、垂直同期信号と水平
同期信号との位相差は、奇数フィールドと偶数フィール
ドとで1/2H(IHはI水平走査期間)の相違がある
ので、上記構成によれば、この1/2Hの相違が前記計
数用クロックのクロック数、したがって、計数回路出力
として現われることになり、この計数回路出力によって
奇数フィールドであるのか偶数フィールドであるのかを
判別できることになる。
〈実施例〉 以下、図面によって本発明の実施例について詳細に説明
する。第1図は本発明の一実施例のブロック図である。
この実施例のフィールド判別装置は、複合映像信号から
分離された垂直同期信号と水平同期信号との位相差に対
応したゲート信号を出力する第1ゲート回路としてのD
−フリップフロップ1と、このゲート信号、前記垂直同
期信号およびクロック信号に基づいて計数用クロックを
形成出力する第2ゲート回路としてのANDゲート2と
、このANDゲート2からの計数用クロックを計数する
カウンタ3とを備えており、このカウンタ3の出力は図
示しないマイクロプロセッサに与えられる。
第2図および第3図は、それぞれ奇数フィールドおよび
偶数フィールドの第1図の各部におけるタイムチャート
である。各図において、(A)は垂直同期信号、(B)
は水平同期信号、(C)はクロック信号、(D)はゲー
ト信号、(E)は計数用クロックをそれぞれ示している
。第2図(A )(B )および第3図(AXB)それ
ぞれに示されるように、飛び越し走査においては、奇数
フィールドの垂直、水平同期信号の位相差と偶数フィー
ルドの垂直、水平同期信号の位相差との間には、l/2
H(l)(は1水平走査期間)の相違がある。本発明は
、この相違を利用して奇数フィールドであるのか偶数フ
ィールドであるのかを判別するように構成している。
D−フリップフロップlのD(データ)入力部には、複
合映像信号から同期分離回路で分離された垂直同期信号
が与えられ、Cp(クロック)入力部には、同じく複合
映像信号から分離された水平同期信号が与えられる。す
なわち、このD−フリップフロップlのD入力部および
cp入力部には、奇数フィールド−のときには、第2図
(A )(B )に示される垂直同期信号および水平同
期信号がそれぞれ与えられ、偶数フィールドのときには
、第3図(A )(B )に示される垂直同期信号およ
び水平同期信号がそれぞれ与えられる。このD−フリッ
プフロップ1の6出力部からは両同期信号の位相差に対
応したゲート信号が出力される。すなわち、D−フリッ
プフロップlからは、奇数フィールドと偶数フィールド
とに対応して第2図(D)、第3図(D)にそれぞれ示
されるゲート信号が出力されることになる。
ANDゲート2には、垂直同期信号、第2図(C)、第
3図(C)に示される例えば3.58MHzのクロック
信号およびフリップフロップ1からの前記ゲート信号が
与えられる。ANDゲート2は、各信号の論理積をとっ
て計数用クロックを形成出力する。したがって、奇数フ
ィールドの場合には、第2図(AXC)(D)の各信号
の論理積がとられ、第2図(E)に示される計数用クロ
ックが出力されることになり、一方、偶数フィールドの
場合には、第3図(A XCOD )の各信号の論理積
がとられ、第3図(E)に示される計数用クロックが出
力されることになる。すなわち、上述の1/2Hの相違
に基づくクロック数の異なる計数用クロックが各フィー
ルドに対応して出力されることになる。
この計数用クロックは、カウンタ3に与えられて計数さ
れ、この出力がマイクロプロセッサに与えられる。マイ
クロプロセッサでは、この計数値の大小に基づいて奇数
フィールドの複合映像信号であるのか、偶数フィールド
の複合映像信号であるのかを判別する。
第4図は上記マイクロプロセッサの動作説明用のフロー
チャートである。先ず、ステップnlては、カウンタ3
の出力データの入力命令があったかどうかを判断し、入
力命令があったときには、ステップn2に移ってカウン
タ3の出力データを入力する。ステップn3ては、前回
のカウンタ3の出力データとの比較を行なってステップ
n4に移る。ステップn4では、今回のデータが前回の
データよりも大きいかどうかを判断し、今回が大きいと
判断したときには、ステップn5に移って偶数フィール
ドであると判定し、ステップn6へ移る。ステップn6
では、カウンタ3の出力データを次回の判別のために適
宜のメモリに格納してステップn1に戻る。ステップn
4において、今回のデータが前回のデータよりも大きく
ないと判断したときには、ステップn7に移り、奇数フ
ィールドであると判定する。
このようにして本発明のフィールド判別装置では、フィ
ールドの相違による垂直同期信号と水平同期信号との位
相差の1/2Hの相違を計数用クロックのクロック数の
相違として検出して判別するようにしたので、従来例に
比べてノイズの影響を受けにくく、また、構成も比較的
簡単になる。
〈発明の効果〉 以上のように本発明によれば、奇数フィールドの複合映
像信号であるのか偶数フィールドの複合映像信号である
のかを判別する複合映像信号のフィールド判別装置にお
いて、複合映像信号から分離された垂直同期信号と水平
同期信号との位相差に対応したゲート信号を出力する第
1ゲート回路と、前記ゲート信号、前記垂直同期信号お
よびクロック信号に基づいて前記位相差に対応した計数
用クロックを形成出力する第2ゲート回路と、この第2
ゲート回路からの計数用クロックを計数する計数回路と
を設け、奇数フィールドと偶数フィールドとの前記位相
差の1/2H(IHは1水平走査期間)の相違を計数用
クロックのクロック数の相違として検出してフィールド
の判別を行なうようにしたので、ノイズの影響を受ける
ことなく、すなわち精度の高いフィールドの判別が可能
となるとともに、構成も簡単になる。
【図面の簡単な説明】
第1図は本発明の一実施例のブロック図、第2図は奇数
フィールドのタイムチャート、第3図は偶数フィールド
のタイムチャート、第4図は動作説明に供するフローチ
ャート、第5図および第6図はそれぞれ飛び越し走査の
概略図である。 1・D−フリップフロップ(第1ゲート回路)、2・・
・ANDゲート(第2ゲート回路)、3・・カウンタ(
計数回路)。

Claims (2)

    【特許請求の範囲】
  1. (1)奇数フィールドの複合映像信号であるのか偶数フ
    ィールドの複合映像信号であるのかを判別する複合映像
    信号のフィールド判別装置において、複合映像信号から
    分離された垂直同期信号と水平同期信号との位相差に対
    応したゲート信号を出力する第1ゲート回路と、 前記ゲート信号、前記垂直同期信号およびクロック信号
    に基づいて前記位相差に対応した計数用クロックを形成
    出力する第2ゲート回路と、 この第2ゲート回路からの計数用クロックを計数する計
    数回路とを備え、 前記計数回路出力に基づいて奇数フィールドであるか偶
    数フィールドであるかを判別することを特徴とする複合
    映像信号のフィールド判別装置。
  2. (2)前記第1ゲート回路は、フリップフロップであり
    、前記第2ゲート回路は、ANDゲートである特許請求
    の範囲第1項に記載の複合映像信号のフィールド判別装
    置。
JP60242324A 1985-10-29 1985-10-29 複合映像信号のフイ−ルド判別装置 Pending JPS62102681A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP60242324A JPS62102681A (ja) 1985-10-29 1985-10-29 複合映像信号のフイ−ルド判別装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP60242324A JPS62102681A (ja) 1985-10-29 1985-10-29 複合映像信号のフイ−ルド判別装置

Publications (1)

Publication Number Publication Date
JPS62102681A true JPS62102681A (ja) 1987-05-13

Family

ID=17087509

Family Applications (1)

Application Number Title Priority Date Filing Date
JP60242324A Pending JPS62102681A (ja) 1985-10-29 1985-10-29 複合映像信号のフイ−ルド判別装置

Country Status (1)

Country Link
JP (1) JPS62102681A (ja)

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5714258A (en) * 1980-06-30 1982-01-25 Mitsubishi Electric Corp Field discrimination circuit for television signal

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5714258A (en) * 1980-06-30 1982-01-25 Mitsubishi Electric Corp Field discrimination circuit for television signal

Similar Documents

Publication Publication Date Title
JPH0564911B2 (ja)
CA2039309A1 (en) Odd/even field detector for video signals
JPH05183884A (ja) 映像信号処理回路
EP0782329B1 (en) Horizontal synchronizing signal-generating circuit and method therefor
US5309236A (en) Video signal processing circuit of a broadcasting system
JPS62102681A (ja) 複合映像信号のフイ−ルド判別装置
JP2669546B2 (ja) テレビジョン受像機
JP2714221B2 (ja) テレビジョン方式判別装置
JPS60206383A (ja) テレビジヨン受像機
JP3536409B2 (ja) 垂直偏向制御回路及びテレビジョン受像機
JP2001285669A (ja) 同期信号処理回路および表示装置
JP3876794B2 (ja) 垂直同期信号処理回路
JP3516573B2 (ja) テレビ信号判別装置及びテレビ信号判別方法
JPS59193681A (ja) テレビ放送方式の自動判別方式
JPH03110981A (ja) テレビジョン受信機
JPH0543565Y2 (ja)
JPH01251886A (ja) 信号抜取り装置
JPH0413375A (ja) 同期分離回路
JPH05252463A (ja) 信号サーチ処理装置
KR920009009B1 (ko) 멀티 채널 화상 표시회로
JP2000041202A (ja) テレビジョン方式判別回路
JPH065897B2 (ja) 映像機器のフイ−ルド識別回路
JPH0360585A (ja) テレビジョン受像機
JPS62140559A (ja) フイ−ルド判定回路
JP2005236760A (ja) ビデオ信号判別装置