JPH08227863A - 半導体層中のドーパント拡散制御プロセス及びそれにより形成された半導体層 - Google Patents

半導体層中のドーパント拡散制御プロセス及びそれにより形成された半導体層

Info

Publication number
JPH08227863A
JPH08227863A JP7313395A JP31339595A JPH08227863A JP H08227863 A JPH08227863 A JP H08227863A JP 7313395 A JP7313395 A JP 7313395A JP 31339595 A JP31339595 A JP 31339595A JP H08227863 A JPH08227863 A JP H08227863A
Authority
JP
Japan
Prior art keywords
semiconductor layer
silicon
carbon
dopant
diffusion
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP7313395A
Other languages
English (en)
Other versions
JP4117914B2 (ja
Inventor
David James Eaglesham
ジェームス イーグルシャム ディヴィッド
Hans-Joachim Ludwig Gossmann
ルドウィッグ ゴスマン ハンス−ジョアチム
John Milo Poate
ミロ ポーテ ジョン
Peter Adriaan Stolk
アドリアン ストーク ピーター
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
AT&T Corp
Original Assignee
AT&T Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by AT&T Corp filed Critical AT&T Corp
Publication of JPH08227863A publication Critical patent/JPH08227863A/ja
Application granted granted Critical
Publication of JP4117914B2 publication Critical patent/JP4117914B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/22Diffusion of impurity materials, e.g. doping materials, electrode materials, into or out of a semiconductor body, or between semiconductor regions; Interactions between two or more impurities; Redistribution of impurities
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/26Bombardment with radiation
    • H01L21/263Bombardment with radiation with high-energy radiation
    • H01L21/265Bombardment with radiation with high-energy radiation producing ion implantation
    • H01L21/26506Bombardment with radiation with high-energy radiation producing ion implantation in group IV semiconductors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/26Bombardment with radiation
    • H01L21/263Bombardment with radiation with high-energy radiation
    • H01L21/265Bombardment with radiation with high-energy radiation producing ion implantation
    • H01L21/26506Bombardment with radiation with high-energy radiation producing ion implantation in group IV semiconductors
    • H01L21/26513Bombardment with radiation with high-energy radiation producing ion implantation in group IV semiconductors of electrically active species
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/26Bombardment with radiation
    • H01L21/263Bombardment with radiation with high-energy radiation
    • H01L21/265Bombardment with radiation with high-energy radiation producing ion implantation
    • H01L21/2654Bombardment with radiation with high-energy radiation producing ion implantation in AIIIBV compounds
    • H01L21/26546Bombardment with radiation with high-energy radiation producing ion implantation in AIIIBV compounds of electrically active species
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/08Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
    • H01L29/0843Source or drain regions of field-effect devices
    • H01L29/0847Source or drain regions of field-effect devices of field-effect transistors with insulated gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/10Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode not carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
    • H01L29/107Substrate region of field-effect devices
    • H01L29/1075Substrate region of field-effect devices of field-effect transistors
    • H01L29/1079Substrate region of field-effect devices of field-effect transistors with insulated gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/16Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only elements of Group IV of the Periodic Table
    • H01L29/167Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only elements of Group IV of the Periodic Table further characterised by the doping material
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78684Thin film transistors, i.e. transistors with a channel being at least partly a thin film having a semiconductor body comprising semiconductor materials of Group IV not being silicon, or alloys including an element of the group IV, e.g. Ge, SiN alloys, SiC alloys
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02367Substrates
    • H01L21/0237Materials
    • H01L21/02373Group 14 semiconducting materials
    • H01L21/02381Silicon, silicon germanium, germanium
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02518Deposited layers
    • H01L21/02521Materials
    • H01L21/02524Group 14 semiconducting materials
    • H01L21/02532Silicon, silicon germanium, germanium
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02612Formation types
    • H01L21/02617Deposition types
    • H01L21/0262Reduction or decomposition of gaseous compounds, e.g. CVD
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10STECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10S438/00Semiconductor device manufacturing: process
    • Y10S438/914Doping
    • Y10S438/916Autodoping control or utilization
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10STECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10S438/00Semiconductor device manufacturing: process
    • Y10S438/914Doping
    • Y10S438/918Special or nonstandard dopant

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Ceramic Engineering (AREA)
  • High Energy & Nuclear Physics (AREA)
  • Manufacturing & Machinery (AREA)
  • Health & Medical Sciences (AREA)
  • Toxicology (AREA)
  • Recrystallisation Techniques (AREA)
  • Physical Deposition Of Substances That Are Components Of Semiconductor Devices (AREA)
  • Crystals, And After-Treatments Of Crystals (AREA)

Abstract

(57)【要約】 【課題】 本発明は半導体層中のドーパント拡散制御プ
ロセス及びそれにより形成された半導体層を提供する。 【解決手段】 イオン注入ドーパントの拡散は、少くと
も1つの結晶成長技術により半導体層中に、電気的に不
活性な不純物を導入することにより、制御される。

Description

【発明の詳細な説明】
【0001】技術分野 本発明は半導体層中でのイオン注入ドーパント原子の拡
散制御プロセス及びそれにより形成された半導体層に係
る。
【0002】本発明の背景 半導体材料が原子デバイスに有用である1つの特徴は、
それらの電気伝導特性が、材料中に少量のドーパント原
子を導入することにより、制御できることである。制御
可能で、再現性が良く、最も好ましくない副作用のない
ドーパント原子導入の有用な方法は、イオン注入であ
る。イオン注入中、ドーパント原子はイオン化し、加速
され、シリコン基板に向けられる。それらはシリコン基
板の結晶格子に入り、シリコン原子と衝突し、徐々にエ
ネルギーを失い、最後に格子内のある深さで静止する。
平均の深さは、加速エネルギーを調整することにより、
制御できる。ドーパントドーズは注入中、イオン電流を
モニターすることにより、制御できる。主要な副作用で
あるイオンの衝突により生じるシリコン格子の崩壊は、
その後の熱処理、すなわちアニーリングにより、除去さ
れる。アニーリングは格子損傷を回復し、ドーパント原
子を、電気的に活性になるシリコン基板内の置換位置に
置くために、必要である。
【0003】デバイスの寸法がサブミクロンの範囲に減
少するとともに、ドーパント原子の拡散は、シリコン基
板内の垂直及び横方向の両方に、精密に制御しなければ
ならない。ドーパントの拡散を制御する1つの方法は、
急速熱アニーリングである。急速熱アニーリングは、た
とえば100秒といった短時間でウエハを加熱し、あら
かじめ許容限界とみなされていた範囲内で、ドーパント
原子を拡散させ、ほとんど完全に電気的に活性化させら
れる各種の方法をさす用語である。
【0004】しかし、急速熱アニーリング技術を用いて
も、過渡促進拡散(TED)として知られる現象が起る
ことが、観察されている。過渡促進拡散は注入後のアニ
ーリング中に起り、ドーパント原子、特にホウ素(B)
及びリン(P)の拡散が、注入により生じた自己格子間
過剰シリコン(Si)により、好ましくないほど促進さ
れるという事実から生じる。注入により過剰の格子間S
iが生じることにより、動的クラスタ形成とここで呼ぶ
現象も起る。それにより、注入されたドーパント原子は
半導体層中に、クラスタ又は集団を形成する。これらの
クラスタ又は集団は、動かず、電気的に不活性である。
以前は、TED及び動的クラスタ形成は、デバイス作製
上の関心事ではなかったが、TED及び動的クラスタ形
成は今や、将来のシリコンデバイス技術で達成できる最
小デバイス寸法に対する重大な限界を与える恐れが出て
きた。
【0005】最近の研究は、デバイスプロセス中のドー
パント原子の拡散を予測するために設計されたシミュレ
ーションプログラムの十分な基礎を作るため、ドーパン
トの拡散機構を解明することに、向けられてきた。つけ
加えるべき挑戦は、ドーパント原子の拡散を制御するプ
ロセスと両立する方法の開発である。
【0006】ドーパントの拡散を著しく低下させること
は、ドーパント注入及びアニーリングの前に、結晶Si
基板をアモルファス化することにより、実現できる。し
かし、接合漏れを増加させうる最初のアモルファスSi
/結晶Si界面近くに存在する欠陥帯を制御すること
は、困難であることが、わかっている。更に、その後の
熱処理中、欠陥帯から格子間原子が注入され、つけ加わ
り、それによってTEDが接続する。最近、エス・ニシ
カワ(S.Nishikawa)、エイ・タナカ(A.
Tanaka)及びティー・ヤマジ(T.Yamaj
i)、アプライド・フィジックス・レターズ(App
l.Phys.Lett)、60,2270(199
2)は、ドーパント拡散は炭素(C)をホウ素と同時
に、シリコン基板中に注入した時、低下させられること
を報告した。この低下は注入された炭素がアニーリング
中過剰の格子間原子の吹い口となるという事実が原因と
されてきた。ドーパント拡散を抑える上で、炭素を同時
注入する効率は、炭素原子はドーパント及び注入炭素の
両方から、イオンで生成した格子間原子を捕獲しなけれ
ばならないという事実によって、制限される。
【0007】本発明の要約 堆積させた半導体層中での、たとえばホウ素、リン、A
s等のイオン注入ドーパント原子の拡散は、拡散抑制量
の電気的に不活性な不純物を、結晶成長技術により、半
導体層中に導入することを含むプロセスによって、制御
される。置換炭素のような電気的に不活性な不純物は、
化学気相堆積及び分子線エピタキシーといった従来の結
晶成長技術の間、結晶成長流中に不純物を含む少くとも
1つの物質を加えることにより、半導体層中に導入する
のが好ましい。たとえば、炭素を含む気体を、エピタキ
シャルシリコン層の化学気相堆積中、結晶成長流中に、
添加することができる。
【0008】本発明の一実施例において、電気的に不活
性な不純物は、半導体層全体に渡って、半導体層内で垂
直又は水平方向にイオン注入ドーパントの拡散を制御す
るよう調整できる濃度に、導入される。
【0009】本発明の第2の実施例において、少くとも
2つの独立の領域又は層が内部に形成され、1つの領域
又は層は電気的に不活性な不純物を有し、他方の領域又
は層は、電気的に不活性な不純物を含まない半導体層を
形成する。この構造において、電気的に不活性な不純物
を含む領域又は層は、電気的に不活性な不純物を本質的
に含まない領域又は層中に注入されたドーパント原子の
拡散を阻止する。
【0010】“半導体層”という用語は、結晶成長技術
により基板上に選択的又は一様に成長できる任意の層を
さすと、ここでは理解することとする。そのような半導
体層の例には、エピタキシャルシリコン、多結晶シリコ
ン及びシリコン−ゲルマニウムが含まれる。
【0011】“拡散”という用語は、過渡促進拡散(T
ED)及び動的クラスタ形成の両方を含むと、ここでは
理解することとする。
【0012】“結晶成長技術”という用語は、ここでは
その広い意味で用い、従って基板上に材料を成長させる
のに用いることのできるすべての技術を含むものと、理
解することにする。従って、ここで用いることのできる
技術には、化学気相堆積(CVD)、分子線エピタキシ
ー、反応性マグネトロンスパッタリング及び同様のもの
が含まれる。“電気的に不活性な不純物”という用語
は、やはり広い意味で用いられ、ここで定義されるよう
に、半導体中に導入された時、半導体の電気的特性に影
響を与えない任意の原子又は分子を含む。
【0013】好ましい実施例の詳細な記述 本発明に従い導入された電気的に不活性な不純物を含む
半導体層は、ビー・ジャヤント・バリガ(B.Jaya
nt Baliga)編、“エピタキシャルシリコン技
術”アカデミックプレス(1986)に述べられている
ような、化学気相堆積(CVD)により形成されたエピ
タキシャルシリコン層が、好ましい。
【0014】化学気相堆積は典型的な場合、シリコンを
含む気体又は複数の気体を、通常約100ないし約13
00℃、好ましくは約800ないし約1200℃の温度
の基板上で、通常大気ないし約10mTorrの範囲の
圧力で、分解させることを含む。上に半導体層を成長で
きる基板は、典型的な場合、チョクラルスキ技術により
作成したシリコンウエハでよい。ウエハは(100)、
(110)又は(111)といった任意の適当な面方位
を持ってよく、当業者には周知のように、高濃度又は低
濃度に不純物をドープしてよい。半導体層のバックグラ
ンドの電気的ドーピングは、たとえばジボラン(B2
6 )又はホスフィン(PH3 )といった適当なドーパン
ト原子を含むわずかの気体を、気体混合物に添加するこ
とにより、実現できる。CVD中シラン(SiH4 )、
ジシラン(Si2 6 )、ジクロロシラン(SiH2
2 )、トリクロロシラン(SiHCl3 )、四塩化シ
リコン(SiCl4 )及び類似のものといった任意の適
当なシリコンを含む気体又はそれらの混合物を、用いる
ことができる。
【0015】本発明に従うと、たとえばシリコンを含む
気体を、ホットウォール又はコールドウォールCVD容
器中に導入し、結晶成長流を供給することにより、エピ
タキシャル成長プロセスが始った後、シリコンのエピタ
キシャル成長層中に導入すべき物質、すなわち電気的に
不活性な不純物を、CVD容器中の結晶成長流に添加す
る。“結晶成長流”という用語は、ここでは結晶成長を
起すために、シリコン基板に供給される物質をさすと、
理解することとする。電気的に不活性となる物質の例に
は、炭素、フッ素、窒素、酸素及びゲルマニウムが含ま
れる。エピタキシャルシリコン層内の結晶格子構造中の
置換位置を占める炭素は好ましい。従って、本発明の好
ましい実施例において、炭素を含む気体又は炭素を含む
気体の混合物を、エピタキシャルシリコン層の化学気相
堆積中、結晶成長流中に加え、それにより堆積させるエ
ピタキシャルシリコン層内に、置換炭素を導入する。そ
のようなエピタキシャルシリコン層内に置換シリコンが
存在することは、拡散すなわちその後イオン注入される
ドーパント原子の過渡促進拡散及び動的クラスタ形成を
制御する有効な手段であることが、示されている。
【0016】電気的に不活性な不純物が置換炭素の場
合、メタン(CH4 )、エチレン(C2 4 )、アセチ
レン(C2 2 )及びシラシクロブタン(C3 6 Si
2 )といった炭化水素を含む炭素を含む気体又はそれ
らの混合物を、このプロセスに用いることができる。こ
こで用いる炭化水素は、高純度すなわちULSI級であ
る必要がある。
【0017】エピタキシャル成長プロセス中、結晶成長
流に炭素を含む気体を添加することは、CVD容器に入
る気体流に、炭素を含む気体を添加することにより、実
現される。炭素を含む気体を含め、CVD容器に入る気
体の流量は、約1sccm(標準立方センチメータ/
分)ないし約10slpm(標準リッター/分)と、広
範囲にできる。置換炭素は堆積するエピタキシャルシリ
コン層中に、濃度で表わすと約1×1020C/cm3
下の水準で、導入するのが好ましい。約4×1018ない
し約1×1020C/cm3 、より好ましくは約1×10
19ないし約3×1019C/cm3 の範囲の濃度で、エピ
タキシャルシリコン層内に導入するのが、好ましい。も
ちろん、エピタキシャルシリコン層中に導入される置換
炭素は、エピタキシャル成長プロセス中、気体流に添加
される炭素を含む気体の量を制御することにより、制御
できる。CVD中気体流に添加される炭素を含む気体又
は複数の気体の量は、用いる炭素を含む具体的な気体の
反応性に、大きく依存する。たとえば、アセチレンはエ
チレンより、MBE条件下では、より反応性であること
が、わかっている。従って、エチレンはアセチレンに比
べ、多量に用いることになる。用いる適切な気体と量
は、日常的な実験により、容易に決めることができる。
通常、シリコンを含む気体に対する炭素を含む気体の比
は、約1:1ないし約1:10,000で、約1:10
0ないし約1:1000が一般的である。このように、
半導体層中に導入される置換炭素の量は、精密に制御で
きる。
【0018】従って、本発明の一実施例において、結晶
成長技術を用いてシリコンウエハ上に成長させる半導体
層の本質的に全体に、電気的に不活性な不純物を導入す
るプロセスが実現される。その後、B、P、As及び同
様のものといったドーパントが、半導体層中の制御でき
る深さに、注入できる。約20,000Å、好ましくは
約2,000Åを越えない深さ、最も好ましくは約50
0Åを越えない深さが得られる。周知の方法に従い、各
種の微細電子デバイスが、半導体層中に作製できる。そ
のようなデバイスの例には、たとえばn−MOS、p−
MOS及びCMOSのようなMOS形デバイス、バイポ
ーラデバイス、BiCMOS、薄膜トランジスタ、ヘテ
ロ接合デバイス及び同様のものが含まれる。
【0019】電気的に不活性な不純物を、半導体層の選
択された領域にのみ、導入することが望ましい場合は、
電気的に不活性な不純物を含む物質は、限られた時間だ
け、CVD容器に導入される。従って、本発明の第2の
実施例においては、エピタキシャルシリコン層の化学気
相堆積中の炭素を含む気体の流れは、成長プロセスが完
了する前に、停止される。具体的に考える1つの構造
は、炭素を含む気体をエピタキシャル成長プロセスの第
1の部分で流し、次に成長プロセスの完了前に止め、そ
れによってエピタキシャルシリコンの置換炭素のない層
を、エピタキシャルシリコンの置換炭素を含む層の最上
部上に成長させた構造である。続いてドーパント原子を
炭素を含まない領域又は2つのそのような別々の領域又
は層を有するエピタキシャルシリコンの層に注入した
時、置換炭素を含む底部層は、本質的に置換炭素を含ま
ない最上部層中に注入されたドーパント原子の拡散を阻
止する働きをする。その後、B、P、As及び同様のも
のといったドーパントを、本実施例に従って生成したエ
ピタキシャルシリコン層中の制御しうる深さに、注入で
きる。約20,000Åを越えない深さ、好ましくは約
2,000Åを越えない深さ、最も好ましくは約500
Åを越えない深さが得られる。このように、1ないし複
数の上述のような領域又は層を含むエピタキシャルシリ
コン層に、各種の微細電子デバイスが形成できる。
【0020】以下の例は本発明の利点を示す。実施例1 置換炭素が存在する場合ドーパント拡散、すなわち過渡
促進拡散を調べるため、以下のホウ素拡散マーカを準備
した。ホウ素ドープ結晶Si(c−Si)超格子を、分
子線エピタキシー(MBE)により、600℃で浮遊帯
(FZ)Si(100)基板上に、成長させた。これに
より、1000Åのc−Siキャップ層下に、800Å
で分離された1.5×1013B/cm2 の〜100Å幅
のドーピングスパイクが生じた。そのような構造は、過
渡促進拡散の機構を同定する上での拡散マーカとして、
非常に有効であることが、明らかになっている。
【0021】置換炭素はリークバルブを通し、MBE容
器中にアセチレンガスを導入することにより、エピタキ
シャルシリコンの成長中、0.6Å/Sの成長速度で導
入した。堆積中に基板温度は、600℃であった。標準
的な成長条件、すなわちMBE容器にアセチレンガスを
導入しない条件下でのバックグランドの置換炭素レベル
は、1×1018C/cm3 であった。そのような置換炭
素のバックグランド濃度は典型的な場合、エピタキシャ
ル層を成長させるのに用いられる装置中に、わずかな濃
度の不純物が存在するために、MBEにより成長させる
すべてのエピタキシャル層中に、存在する。このバック
グランドは従来から、望ましくないとみなされてきた。
10-7Torrのアセトンのバックグランド圧下での成
長では、置換炭素レベルは、2×1019C/cm3 に増
加した。ホウ素ドーピングスパイクにおける置換炭素の
導入は、成長の中断により3倍増加する。透過電子顕微
鏡写真(TEM)は、1000℃、1時間の置換炭素を
多く含むシリコン層のアニーリングで、カーバイドの析
出はないことを示している。このことは、導入された炭
素を高温まで、溶液として留ることを、示している。成
長させた超格子にはその後、40keVのエネルギー、
5×1013/cm2 のドーズで、室温においてシリコン
を注入した。この非アモルファス化注入により、0.1
μmC−Si表面層中に結晶損傷が生じ、デバイスプロ
セスに用いられる典型的なドーパント注入の代表であ
る。試料は化学的に清浄化し、真空中で790℃におい
て10分間アニールし、拡散を起させた。ホウ素拡散プ
ロフィルは2keVO2 + を用いて、4Å/Sのスパッ
タリング速度で、二次イオン質量分析(SIMS)を使
用して測定し、3keVCs+ を用いた時、12Å/S
で炭素分布が得られた。
【0022】図1はアニーリング後のホウ素分布のSI
MS測定結果を示す。特に図1Aを参照すると、バック
グランド濃度の置換炭素、すなわち1×1018C/cm
3 の炭素を含む超格子の場合、イオン注入試料中のホウ
素マーカの拡散は、注入により生じる損傷が無い場合の
熱拡散に比べ、著しく促進(〜100×)された。拡散
が促進されたことは、イオン注入種から、過剰の格子間
原子が注入されたことによる。注入損傷に最も近いホウ
素スパイクの部分は、不動のままで、それは格子間原子
の影響により、Bのクラスタが形成されたことによる。
【0023】次に、図1Bを参照すると、本発明に従い
2×1019C/cm3 の濃度で置換炭素を含むイオン損
傷超格子中のホウ素拡散は、熱拡散に比べ著しい過渡促
進拡散を示さず、イオン損傷領域からの格子間原子の注
入が抑えられることを、示している。
【0024】上の例は置換炭素はイオン生成格子間原子
の効果的な吹い口として働くことを、示している。理論
により限定する意図はないが、炭素と格子間原子は結合
し、可動性の炭素格子間原子対を形成し、続いてより大
きな炭素−格子間原子の集合体の核生成と成長が起ると
確信される。
【0025】実施例2 C過剰c−Si中のイオン注入B分布の拡散の振舞い及
び電気的特性を、以下のように調べた。この目的のため
に、p−及びn−ドープ浮遊帯Si(100)ウエハ
を、0.5、1及び2MeVSi注入種を用い、全ドー
ズ1.5×1016/cm2 で〜77Kにおいて、2μmの
深さまで、アモルファス化した。ウエハの一部に、1
0、28、65、130、230及び400keVのエ
ネルギーで、それぞれ1.3、3.2、6.0、8.
7、11.3及び13.3×1013/cm3 のドーズに
Cを注入した。固相エピタキシー(SPE)によりアモ
ルファスSi(a−Si)層を再成長し、注入されたC
をc−Si格子中に入れるため、試料を真空中500℃
において1時間、600℃において2時間、900℃で
15分間アニールした。a−SiのSPE中、炭素は置
換位置に再成長する。得られた置換炭素レベルは、SI
MSにより調べたところ、試料の表面1μmで、約4×
1018ないし約6×1018C/cm3 に変化した。Cを
多く含む試料(CSPE)及び基準試料(SPE)に、
室温で1.5×1014/cm2 、30keVのBを注入
した。試料はチャネリングを最小にするため、イオンビ
ームに対して7°傾けた。拡散アニールは真空中で、8
00℃で35分及び950℃で15分間行った。
【0026】図2はSIMSにより測定したホウ素拡散
前及び後のホウ素分布を示す。図2Aを参照すると、8
00℃、35分間のアニール後の基準試料中のホウ素の
拡散分布は、TEDのすべての特徴を示している。すな
わち、注入された分布の尾の部分のホウ素は、〜700
Å拡散したが、このアニールの平衡拡散長Leqは、わ
ずか〜25Åである。加えて、1×1018/cm3 以上
の分布のピーク位置は、過剰の格子間原子により促進さ
れたホウ素のクラスタ形成により、不動のままであっ
た。
【0027】次に、図2Bを参照すると、C過剰基板C
SPEの拡散の振舞いは、非常に異っている。第1に、
ホウ素分布の尾の部分におけるホウ素の拡散は、800
及び950℃の両方で、著しく減少している。加えて、
ホウ素分布のピークにおける不動ホウ素クラスタの顕著
な信号は無い。このことは、置換炭素は格子間原子を捕
獲する働きをし、それによって過渡促進ホウ素拡散とホ
ウ素の格子間原子によって促進されるクラスタ形成の両
方が、抑えられることを示している。
【0028】図3の広がり抵抗測定は、ホウ素分布の主
要部分(〜80%)は、950℃のアニーリング工程
後、電気的に活性であることを、示している。加えて、
n形、C過剰基板中のホウ素分布のホール測定は、80
0℃における拡散後に電気的に活性な割合は約60%
で、950℃におけるアニールで更に〜85%に増加す
ることを、示している。FZ基板中に注入し、同じ条件
下でアニールしたホウ素分布でも、同程度の活性化率が
見い出されている。これらの電気的データは、C又はC
−格子間原子集合体の存在は、許容できない水準で、ド
ーピング効率に悪影響を及ぼさないことを、示してい
る。
【0029】本発明について、各種の実施例を具体的に
示し、述べてきたが、当業者には、特許請求の範囲で規
定される本発明の精神及び視野を離れることなく、本発
明の修正及び変更ができることは、明らかであろう。
【図面の簡単な説明】
【図1】Aは、エピタキシャルシリコン中のホウ素拡散
の深さ方向の分布を、二次イオン質量分析で測定した結
果を、グラフで示す図である。Bは、エピタキシャルシ
リコン中のホウ素拡散の深さ方向の分布を、二次イオン
質量分析で測定した結果を、グラフで示す図である。
【図2】Aは、エピタキシャルシリコン中のホウ素拡散
の深さ方向の分布を、二次イオン質量分析で測定した結
果を、グラフで示す図である。Bは、エピタキシャルシ
リコン中のホウ素拡散の深さ方向の分布を、二次イオン
質量分析で測定した結果を、グラフで示す図である。
【図3】エピタキシャルシリコン中の原子状及び電気的
ホウ素の深さ分布を、グラフで示す図である。
フロントページの続き (72)発明者 ハンス−ジョアチム ルドウィッグ ゴス マン アメリカ合衆国 07901 ニュージャーシ ィ,サミット,ブレイナード ロード 27 (72)発明者 ジョン ミロ ポーテ アメリカ合衆国 07901 ニュージャーシ ィ,サミット,マディソン アヴェニュー 18 (72)発明者 ピーター アドリアン ストーク アメリカ合衆国 07940 ニュージャーシ ィ,マディソン,ウィルマー ストリート 11

Claims (35)

    【特許請求の範囲】
  1. 【請求項1】 少くとも1つの結晶成長技術により、半
    導体層中に拡散を抑制する量の電気的に不活性な不純物
    を導入することを含む堆積する半導体層中におけるイオ
    ン注入ドーパント原子の拡散制御プロセス。
  2. 【請求項2】 電気的に不活性な不純物は、炭素、フッ
    素、窒素、酸素及びゲルマニウムから成る類から選択さ
    れる請求項1記載のプロセス。
  3. 【請求項3】 電気的に不活性な不純物は、置換炭素で
    ある請求項1記載のプロセス。
  4. 【請求項4】 半導体層中に導入される置換炭素の量
    は、約1×1020C/cm3 より低い請求項3記載のプ
    ロセス。
  5. 【請求項5】 半導体層中に導入される置換炭素の量
    は、約4×1018ないし約1×1020C/cm3 の範囲
    である請求項3記載のプロセス。
  6. 【請求項6】 半導体層中に導入される置換炭素の量
    は、約1×1019ないし約3×1019C/cm3 の範囲
    である請求項3記載のプロセス。
  7. 【請求項7】 半導体層はエピタキシャルシリコン、多
    結晶シリコン及びシリコン−ゲルマニウムから成る類か
    ら選択される請求項1記載のプロセス。
  8. 【請求項8】 結晶成長技術は、化学気相堆積、分子線
    エピタキシー及び反応性マグネトロンスパッタリングか
    ら成る類から選択される請求項1記載のプロセス。
  9. 【請求項9】 結晶成長技術は化学気相堆積である請求
    項1記載のプロセス。
  10. 【請求項10】 電気的に不活性な不純物を含む半導体
    層中に、ドーパントをイオン注入することを、更に含む
    請求項1記載のプロセス。
  11. 【請求項11】 半導体層はエピタキシャルシリコン、
    多結晶シリコン及びシリコン−ゲルマニウムから成る類
    から選択される請求項10記載のプロセス。
  12. 【請求項12】 電気的に不活性な不純物は、炭素、フ
    ッ素、窒素、酸素及びゲルマニウムから成る類から選択
    される請求項10記載のプロセス。
  13. 【請求項13】 電気的に不活性な不純物は、置換炭素
    である請求項10記載のプロセス。
  14. 【請求項14】 化学気相堆積条件下で、炭素を含む気
    体とシリコンを含む気体を、約1:1ないし約1:1
    0,000の比率で含む混合気体を、基板上で分解させ
    ることを含む導入された置換炭素を有する半導体層の成
    長プロセス。
  15. 【請求項15】 混合気体はドーパント原子を含む気体
    を含む請求項14記載のプロセス。
  16. 【請求項16】 シリコンを含む気体はシラン、ジシラ
    ン、ジクロロシラン、トリクロロシラン及び四塩化シリ
    コンから成る類から選択される請求項14記載のプロセ
    ス。
  17. 【請求項17】 炭素を含む気体は、メタン、エチレ
    ン、アセチレン及びシラシクロブタンから成る類から選
    択される請求項14記載のプロセス。
  18. 【請求項18】 ドーパントを含む気体はジボラン及び
    ホスフィンから成る類から選択される請求項15記載の
    プロセス。
  19. 【請求項19】 半導体層中に導入される置換炭素の量
    は、約4×1018ないし約1×1020C/cm3 の範囲
    である請求項14記載のプロセス。
  20. 【請求項20】 半導体層中に導入される置換炭素の量
    は、約1×1019ないし約3×1019C/cm3 の範囲
    である請求項14記載のプロセス。
  21. 【請求項21】 少くとも1つの結晶成長技術により導
    入された置換炭素と、その中に拡散させたドーパント原
    子を、20,000Åを越えない深さまでに有する堆積
    させたシリコン層を含む半導体層。
  22. 【請求項22】 堆積させるシリコン層は本質的に置換
    炭素を含まない領域又は層を含む請求項21記載の半導
    体層。
  23. 【請求項23】 シリコン層中に導入される置換炭素の
    量は、約4×1018ないし約1×1020C/cm3 の範
    囲である請求項21記載の半導体層。
  24. 【請求項24】 シリコン層中に導入される置換炭素の
    量は、約1×1019ないし約3×1019C/cm3 の範
    囲である請求項21記載の半導体層。
  25. 【請求項25】 a)少くとも1つの結晶成長技術によ
    り、基板上に置換炭素を含む半導体層を堆積させるこ
    と、及び b)半導体層にデバイスを作製することを含む微細電子
    デバイスを作製するプロセス。
  26. 【請求項26】 デバイスはMOS、バイポーラ、薄膜
    及びヘテロ接合デバイスから成る類から選択される請求
    項25記載のプロセス。
  27. 【請求項27】 デバイスの作製工程は更に、半導体層
    中にドーパントをイオン注入することを含む請求項25
    記載のプロセス。
  28. 【請求項28】 イオン注入ドーパントはホウ素、リン
    及びヒ素から成る類から選択される請求項27記載のプ
    ロセス。
  29. 【請求項29】 ドーパントは約20,000Åを越え
    ない深さまで、半導体層中に注入される請求項27記載
    のプロセス。
  30. 【請求項30】 ドーパントは約2,000Åを越えな
    い深さまで、半導体層中に注入される請求項27記載の
    プロセス。
  31. 【請求項31】 ドーパントは約500Åを越えない深
    さまで、半導体層中に注入される請求項27記載のプロ
    セス。
  32. 【請求項32】 結晶成長技術は化学気相堆積(CV
    D)である請求項25記載のプロセス。
  33. 【請求項33】 半導体層はエピタキシャルシリコン、
    多結晶シリコン及びシリコン−ゲルマニウムから成る類
    から選択される請求項25記載のプロセス。
  34. 【請求項34】 半導体層はエピタキシャルシリコンで
    ある請求項25記載のプロセス。
  35. 【請求項35】 半導体層は多結晶シリコンである請求
    項25記載のプロセス。
JP31339595A 1994-12-01 1995-12-01 半導体層中のドーパント拡散制御プロセス及びそれにより形成された半導体層 Expired - Fee Related JP4117914B2 (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US34801394A 1994-12-01 1994-12-01
US08/348013 1994-12-01

Related Child Applications (1)

Application Number Title Priority Date Filing Date
JP2008052155A Division JP2008211222A (ja) 1994-12-01 2008-03-03 半導体層中のドーパント拡散制御プロセス及びそれにより形成された半導体層

Publications (2)

Publication Number Publication Date
JPH08227863A true JPH08227863A (ja) 1996-09-03
JP4117914B2 JP4117914B2 (ja) 2008-07-16

Family

ID=23366300

Family Applications (2)

Application Number Title Priority Date Filing Date
JP31339595A Expired - Fee Related JP4117914B2 (ja) 1994-12-01 1995-12-01 半導体層中のドーパント拡散制御プロセス及びそれにより形成された半導体層
JP2008052155A Pending JP2008211222A (ja) 1994-12-01 2008-03-03 半導体層中のドーパント拡散制御プロセス及びそれにより形成された半導体層

Family Applications After (1)

Application Number Title Priority Date Filing Date
JP2008052155A Pending JP2008211222A (ja) 1994-12-01 2008-03-03 半導体層中のドーパント拡散制御プロセス及びそれにより形成された半導体層

Country Status (3)

Country Link
US (2) US6043139A (ja)
EP (1) EP0717435A1 (ja)
JP (2) JP4117914B2 (ja)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR19980071448A (ko) * 1997-02-26 1998-10-26 가나이 츠토무 반도체웨이퍼, 반도체웨이퍼의 제조방법, 반도체장치 및 반도체 장치의 제조방법
JP2011063459A (ja) * 2009-09-15 2011-03-31 Japan Fine Ceramics Center ゼオライト及びその製造方法
JP2014160856A (ja) * 2005-12-09 2014-09-04 Semequip Inc 炭素クラスターの注入により半導体デバイスを製造するためのシステムおよび方法
JP2021082641A (ja) * 2019-11-15 2021-05-27 信越半導体株式会社 エピタキシャルウェーハの製造方法及びエピタキシャルウェーハ
KR102372280B1 (ko) * 2020-11-18 2022-03-07 한국세라믹기술원 금속과 세라믹 복합체의 계면에서의 불순물 이동 현상 예측 장치 및 방법 그리고 이를 구현하기 위한 프로그램을 기록한 기록매체

Families Citing this family (101)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6153920A (en) * 1994-12-01 2000-11-28 Lucent Technologies Inc. Process for controlling dopant diffusion in a semiconductor layer and semiconductor device formed thereby
DE19652417A1 (de) * 1996-12-09 1998-06-10 Inst Halbleiterphysik Gmbh MOSFET und Verfahren zur Herstellung der Schichten für einen derartigen Transistor
DE19755979A1 (de) 1996-12-09 1999-06-10 Inst Halbleiterphysik Gmbh Silizium-Germanium-Heterobipolartransistor
US6750484B2 (en) 1996-12-09 2004-06-15 Nokia Corporation Silicon germanium hetero bipolar transistor
US6181723B1 (en) * 1997-05-07 2001-01-30 Sharp Kabushiki Kaisha Semiconductor light emitting device with both carbon and group II element atoms as p-type dopants and method for producing the same
US6136673A (en) * 1998-02-12 2000-10-24 Lucent Technologies Inc. Process utilizing selective TED effect when forming devices with shallow junctions
US6828690B1 (en) * 1998-08-05 2004-12-07 Memc Electronic Materials, Inc. Non-uniform minority carrier lifetime distributions in high performance silicon power devices
US6358807B1 (en) 2000-02-15 2002-03-19 Agere Systems Guardian Corp. Bipolar semiconductor device and method of forming same having reduced transient enhanced diffusion
US6358823B1 (en) * 2000-04-12 2002-03-19 Institut Fuer Halbleiterphysik Frankfurt (Oder) Gmbh. Method of fabricating ion implanted doping layers in semiconductor materials and integrated circuits made therefrom
JP2001297995A (ja) * 2000-04-13 2001-10-26 Nec Corp 回路製造方法および装置
DE10033940A1 (de) * 2000-07-05 2002-01-24 Ihp Gmbh Verfahren und Vorrichtung zur Herstellung diffusionshemmender epitaktischer Halbleiterschichten
US6544655B1 (en) * 2000-08-08 2003-04-08 Honeywell International Inc. Methods for reducing the curvature in boron-doped silicon micromachined structures
US7064399B2 (en) * 2000-09-15 2006-06-20 Texas Instruments Incorporated Advanced CMOS using super steep retrograde wells
US6680497B1 (en) * 2000-09-22 2004-01-20 Trw Inc. Interstitial diffusion barrier
US6576535B2 (en) * 2001-04-11 2003-06-10 Texas Instruments Incorporated Carbon doped epitaxial layer for high speed CB-CMOS
US6534371B2 (en) 2001-06-11 2003-03-18 International Business Machines Corporation C implants for improved SiGe bipolar yield
US7244667B2 (en) 2001-07-27 2007-07-17 Ihp Gmbh - Innovations For High Performance Microelectronics Method and device for the production of thin epitaxial semiconductor layers
US20030096490A1 (en) * 2001-11-16 2003-05-22 John Borland Method of forming ultra shallow junctions
US6670654B2 (en) 2002-01-09 2003-12-30 International Business Machines Corporation Silicon germanium heterojunction bipolar transistor with carbon incorporation
US6762469B2 (en) * 2002-04-19 2004-07-13 International Business Machines Corporation High performance CMOS device structure with mid-gap metal gate
US7679398B2 (en) * 2002-07-17 2010-03-16 Osann Jr Robert Reprogrammable instruction DSP
US7093225B2 (en) * 2002-07-17 2006-08-15 Osann Robert Jr FPGA with hybrid interconnect
AU2003281663A1 (en) * 2002-07-22 2004-02-09 University Of Houston Method to overcome instability of ultra-shallow semiconductor junctions
US6797596B2 (en) 2002-08-29 2004-09-28 Micron Technology, Inc. Sacrificial deposition layer as screening material for implants into a wafer during the manufacture of a semiconductor device
US7638841B2 (en) 2003-05-20 2009-12-29 Fairchild Semiconductor Corporation Power semiconductor devices and methods of manufacture
DE10351100B4 (de) * 2003-10-31 2007-02-08 Texas Instruments Deutschland Gmbh Verfahren zur Herstellung eines vertikalen PNP-Transistors aus einem Halbleiterwerkstoff und vertikaler bipolarer PNP-Transitor
US7169675B2 (en) * 2004-07-07 2007-01-30 Chartered Semiconductor Manufacturing, Ltd Material architecture for the fabrication of low temperature transistor
US7071103B2 (en) * 2004-07-30 2006-07-04 International Business Machines Corporation Chemical treatment to retard diffusion in a semiconductor overlayer
US7846822B2 (en) * 2004-07-30 2010-12-07 The Board Of Trustees Of The University Of Illinois Methods for controlling dopant concentration and activation in semiconductor structures
US7482255B2 (en) 2004-12-17 2009-01-27 Houda Graoui Method of ion implantation to reduce transient enhanced diffusion
KR100628246B1 (ko) * 2005-08-11 2006-09-27 동부일렉트로닉스 주식회사 이에스디(esd) 보호 회로 및 그 제조 방법
US7566951B2 (en) * 2006-04-21 2009-07-28 Memc Electronic Materials, Inc. Silicon structures with improved resistance to radiation events
KR101170210B1 (ko) * 2006-05-01 2012-08-01 어플라이드 머티어리얼스, 인코포레이티드 탄소 합금된 si 필름을 사용한 초박형 접합 형성 방법
JP5155536B2 (ja) * 2006-07-28 2013-03-06 一般財団法人電力中央研究所 SiC結晶の質を向上させる方法およびSiC半導体素子の製造方法
US7582547B2 (en) 2006-08-04 2009-09-01 Interuniversitair Microelektronica Centrum Vzw (Imec) Method for junction formation in a semiconductor device and the semiconductor device made thereof
EP1884985A1 (en) * 2006-08-04 2008-02-06 Interuniversitair Microelektronica Centrum Method for junction formation in a semiconductor device and the semiconductor device thereof
US7919402B2 (en) * 2006-12-06 2011-04-05 Semequip, Inc. Cluster ion implantation for defect engineering
US7700488B2 (en) * 2007-01-16 2010-04-20 International Business Machines Corporation Recycling of ion implantation monitor wafers
WO2009039441A1 (en) 2007-09-21 2009-03-26 Fairchild Semiconductor Corporation Superjunction structures for power devices and methods of manufacture
US7897496B2 (en) * 2007-11-16 2011-03-01 Texas Instruments Incorporated Semiconductor doping with reduced gate edge diode leakage
JP2009130229A (ja) * 2007-11-27 2009-06-11 Semiconductor Energy Lab Co Ltd 半導体装置の作製方法
US7968440B2 (en) * 2008-03-19 2011-06-28 The Board Of Trustees Of The University Of Illinois Preparation of ultra-shallow semiconductor junctions using intermediate temperature ramp rates and solid interfaces for defect engineering
US8253194B2 (en) * 2008-09-17 2012-08-28 Fairchild Semiconductor Corporation Structures for reducing dopant out-diffusion from implant regions in power devices
US8174067B2 (en) 2008-12-08 2012-05-08 Fairchild Semiconductor Corporation Trench-based power semiconductor devices with increased breakdown voltage characteristics
US8273617B2 (en) 2009-09-30 2012-09-25 Suvolta, Inc. Electronic devices and systems, and methods for making and using the same
US8421162B2 (en) 2009-09-30 2013-04-16 Suvolta, Inc. Advanced transistors with punch through suppression
US8530286B2 (en) 2010-04-12 2013-09-10 Suvolta, Inc. Low power semiconductor transistor structure and method of fabrication thereof
TWI512981B (zh) 2010-04-27 2015-12-11 Semiconductor Energy Lab 微晶半導體膜的製造方法及半導體裝置的製造方法
US8319290B2 (en) 2010-06-18 2012-11-27 Fairchild Semiconductor Corporation Trench MOS barrier schottky rectifier with a planar surface using CMP techniques
US8569128B2 (en) 2010-06-21 2013-10-29 Suvolta, Inc. Semiconductor structure and method of fabrication thereof with mixed metal types
US8759872B2 (en) 2010-06-22 2014-06-24 Suvolta, Inc. Transistor with threshold voltage set notch and method of fabrication thereof
US8659054B2 (en) * 2010-10-15 2014-02-25 International Business Machines Corporation Method and structure for pFET junction profile with SiGe channel
US8962417B2 (en) 2010-10-15 2015-02-24 International Business Machines Corporation Method and structure for pFET junction profile with SiGe channel
US8404551B2 (en) 2010-12-03 2013-03-26 Suvolta, Inc. Source/drain extension control for advanced transistors
US8871670B2 (en) 2011-01-05 2014-10-28 The Board Of Trustees Of The University Of Illinois Defect engineering in metal oxides via surfaces
US8652945B2 (en) 2011-02-08 2014-02-18 Applied Materials, Inc. Epitaxy of high tensile silicon alloy for tensile strain applications
US8461875B1 (en) 2011-02-18 2013-06-11 Suvolta, Inc. Digital circuits having improved transistors, and methods therefor
US8525271B2 (en) 2011-03-03 2013-09-03 Suvolta, Inc. Semiconductor structure with improved channel stack and method for fabrication thereof
US8748270B1 (en) 2011-03-30 2014-06-10 Suvolta, Inc. Process for manufacturing an improved analog transistor
US8796048B1 (en) 2011-05-11 2014-08-05 Suvolta, Inc. Monitoring and measurement of thin film layers
US8999861B1 (en) 2011-05-11 2015-04-07 Suvolta, Inc. Semiconductor structure with substitutional boron and method for fabrication thereof
US8811068B1 (en) 2011-05-13 2014-08-19 Suvolta, Inc. Integrated circuit devices and methods
US8569156B1 (en) 2011-05-16 2013-10-29 Suvolta, Inc. Reducing or eliminating pre-amorphization in transistor manufacture
US8735987B1 (en) 2011-06-06 2014-05-27 Suvolta, Inc. CMOS gate stack structures and processes
US8995204B2 (en) 2011-06-23 2015-03-31 Suvolta, Inc. Circuit devices and methods having adjustable transistor body bias
US8629016B1 (en) 2011-07-26 2014-01-14 Suvolta, Inc. Multiple transistor types formed in a common epitaxial layer by differential out-diffusion from a doped underlayer
US8748986B1 (en) 2011-08-05 2014-06-10 Suvolta, Inc. Electronic device with controlled threshold voltage
WO2013022753A2 (en) 2011-08-05 2013-02-14 Suvolta, Inc. Semiconductor devices having fin structures and fabrication methods thereof
US8614128B1 (en) 2011-08-23 2013-12-24 Suvolta, Inc. CMOS structures and processes based on selective thinning
US8645878B1 (en) 2011-08-23 2014-02-04 Suvolta, Inc. Porting a circuit design from a first semiconductor process to a second semiconductor process
JP2013055213A (ja) * 2011-09-05 2013-03-21 Elpida Memory Inc 半導体装置及びその製造方法
US8713511B1 (en) 2011-09-16 2014-04-29 Suvolta, Inc. Tools and methods for yield-aware semiconductor manufacturing process target generation
US8729637B2 (en) 2011-10-05 2014-05-20 International Business Machines Corporation Work function adjustment by carbon implant in semiconductor devices including gate structure
US9236466B1 (en) 2011-10-07 2016-01-12 Mie Fujitsu Semiconductor Limited Analog circuits having improved insulated gate transistors, and methods therefor
US8895327B1 (en) 2011-12-09 2014-11-25 Suvolta, Inc. Tipless transistors, short-tip transistors, and methods and circuits therefor
US8819603B1 (en) 2011-12-15 2014-08-26 Suvolta, Inc. Memory circuits and methods of making and designing the same
US8883600B1 (en) 2011-12-22 2014-11-11 Suvolta, Inc. Transistor having reduced junction leakage and methods of forming thereof
US8599623B1 (en) 2011-12-23 2013-12-03 Suvolta, Inc. Circuits and methods for measuring circuit elements in an integrated circuit device
US8877619B1 (en) 2012-01-23 2014-11-04 Suvolta, Inc. Process for manufacture of integrated circuits with different channel doping transistor architectures and devices therefrom
US8970289B1 (en) 2012-01-23 2015-03-03 Suvolta, Inc. Circuits and devices for generating bi-directional body bias voltages, and methods therefor
US9093550B1 (en) 2012-01-31 2015-07-28 Mie Fujitsu Semiconductor Limited Integrated circuits having a plurality of high-K metal gate FETs with various combinations of channel foundation structure and gate stack structure and methods of making same
US9406567B1 (en) 2012-02-28 2016-08-02 Mie Fujitsu Semiconductor Limited Method for fabricating multiple transistor devices on a substrate with varying threshold voltages
US8863064B1 (en) 2012-03-23 2014-10-14 Suvolta, Inc. SRAM cell layout structure and devices therefrom
US9299698B2 (en) 2012-06-27 2016-03-29 Mie Fujitsu Semiconductor Limited Semiconductor structure with multiple transistors having various threshold voltages
US8637955B1 (en) 2012-08-31 2014-01-28 Suvolta, Inc. Semiconductor structure with reduced junction leakage and method of fabrication thereof
US9112057B1 (en) * 2012-09-18 2015-08-18 Mie Fujitsu Semiconductor Limited Semiconductor devices with dopant migration suppression and method of fabrication thereof
US9041126B2 (en) 2012-09-21 2015-05-26 Mie Fujitsu Semiconductor Limited Deeply depleted MOS transistors having a screening layer and methods thereof
CN104854698A (zh) 2012-10-31 2015-08-19 三重富士通半导体有限责任公司 具有低变化晶体管外围电路的dram型器件以及相关方法
US8816754B1 (en) 2012-11-02 2014-08-26 Suvolta, Inc. Body bias circuits and methods
US9093997B1 (en) 2012-11-15 2015-07-28 Mie Fujitsu Semiconductor Limited Slew based process and bias monitors and related methods
US9070477B1 (en) 2012-12-12 2015-06-30 Mie Fujitsu Semiconductor Limited Bit interleaved low voltage static random access memory (SRAM) and related methods
US9112484B1 (en) 2012-12-20 2015-08-18 Mie Fujitsu Semiconductor Limited Integrated circuit process and bias monitors and related methods
US9268885B1 (en) 2013-02-28 2016-02-23 Mie Fujitsu Semiconductor Limited Integrated circuit device methods and models with predicted device metric variations
US9299801B1 (en) 2013-03-14 2016-03-29 Mie Fujitsu Semiconductor Limited Method for fabricating a transistor device with a tuned dopant profile
US9478571B1 (en) 2013-05-24 2016-10-25 Mie Fujitsu Semiconductor Limited Buried channel deeply depleted channel transistor
US9710006B2 (en) 2014-07-25 2017-07-18 Mie Fujitsu Semiconductor Limited Power up body bias circuits and methods
US9319013B2 (en) 2014-08-19 2016-04-19 Mie Fujitsu Semiconductor Limited Operational amplifier input offset correction with transistor threshold voltage adjustment
WO2016164152A1 (en) 2015-04-10 2016-10-13 Applied Materials, Inc. Method to enhance growth rate for selective epitaxial growth
US10490732B2 (en) 2016-03-11 2019-11-26 Toshiba Memory Corporation Magnetic memory device with sidewall layer containing boron and manufacturing method thereof
TWI688131B (zh) 2016-09-14 2020-03-11 日商東芝記憶體股份有限公司 半導體裝置
JP7456411B2 (ja) 2021-03-29 2024-03-27 日本精工株式会社 直動案内装置

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5734332A (en) * 1980-08-11 1982-02-24 Toshiba Corp Semiconductor device and manufacture therefor
JPH07112224B2 (ja) * 1986-07-04 1995-11-29 株式会社東芝 電子会議システム用図形表示装置
JPS63136567A (ja) * 1986-11-27 1988-06-08 Fujitsu Ltd 半導体装置
JPH01143355A (ja) * 1987-11-30 1989-06-05 Komatsu Ltd ヘテロ接合バイポーラトランジスタの製造方法
JP2773957B2 (ja) * 1989-09-08 1998-07-09 富士通株式会社 半導体装置の製造方法
US5134447A (en) * 1989-09-22 1992-07-28 At&T Bell Laboratories Neutral impurities to increase lifetime of operation of semiconductor devices
US5095358A (en) * 1990-04-18 1992-03-10 National Semiconductor Corporation Application of electronic properties of germanium to inhibit n-type or p-type diffusion in silicon
US5116455A (en) * 1991-01-24 1992-05-26 Spire Corporation Process of making strain-free, carbon-doped epitaxial layers and products so made
JP2727795B2 (ja) * 1991-06-21 1998-03-18 日本電気株式会社 多結晶シリコンの選択成長方法
US5177025A (en) * 1992-01-24 1993-01-05 Hewlett-Packard Company Method of fabricating an ultra-thin active region for high speed semiconductor devices
US5192712A (en) * 1992-04-15 1993-03-09 National Semiconductor Corporation Control and moderation of aluminum in silicon using germanium and germanium with boron
US5322802A (en) * 1993-01-25 1994-06-21 North Carolina State University At Raleigh Method of fabricating silicon carbide field effect transistor
JPH07115061A (ja) * 1993-10-19 1995-05-02 Sumitomo Metal Ind Ltd GaAs基板

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR19980071448A (ko) * 1997-02-26 1998-10-26 가나이 츠토무 반도체웨이퍼, 반도체웨이퍼의 제조방법, 반도체장치 및 반도체 장치의 제조방법
JP2014160856A (ja) * 2005-12-09 2014-09-04 Semequip Inc 炭素クラスターの注入により半導体デバイスを製造するためのシステムおよび方法
JP2011063459A (ja) * 2009-09-15 2011-03-31 Japan Fine Ceramics Center ゼオライト及びその製造方法
JP2021082641A (ja) * 2019-11-15 2021-05-27 信越半導体株式会社 エピタキシャルウェーハの製造方法及びエピタキシャルウェーハ
KR102372280B1 (ko) * 2020-11-18 2022-03-07 한국세라믹기술원 금속과 세라믹 복합체의 계면에서의 불순물 이동 현상 예측 장치 및 방법 그리고 이를 구현하기 위한 프로그램을 기록한 기록매체

Also Published As

Publication number Publication date
EP0717435A1 (en) 1996-06-19
JP2008211222A (ja) 2008-09-11
JP4117914B2 (ja) 2008-07-16
US5731626A (en) 1998-03-24
US6043139A (en) 2000-03-28

Similar Documents

Publication Publication Date Title
JP4117914B2 (ja) 半導体層中のドーパント拡散制御プロセス及びそれにより形成された半導体層
US6153920A (en) Process for controlling dopant diffusion in a semiconductor layer and semiconductor device formed thereby
KR100275397B1 (ko) 계단상 도핑 프로파일을 갖는 구조체와 계단상 도핑 프로파일형성 방법 및 전계 효과 트랜지스터
US6927140B2 (en) Method for fabricating a bipolar transistor base
KR101521878B1 (ko) 반도체 박막의 선택적 에피택셜 형성
US6713359B1 (en) Semiconductor device and method of manufacturing the same including raised source/drain comprising SiGe or SiC
US5620907A (en) Method for making a heterojunction bipolar transistor
KR20190021154A (ko) 도핑된 게르마늄 주석 반도체 증착 방법 및 관련된 반도체 소자 구조
US20030157787A1 (en) Method of forming a germanium film on a semiconductor substrate that includes the formation of a graded silicon-germanium buffer layer prior to the formation of a germanium layer
Hoyt et al. Limited reaction processing: growth of Si1− xGex/Si for heterojunction bipolar transistor applications
JPH04230037A (ja) インサイチュ・ドープされたn型シリコン層の付着方法およびNPNトランジスタ
JP2008153684A (ja) シリコン・ゲルマニウム・バイポーラ・トランジスタの製造方法
JP2008252104A (ja) ドーパント前駆体を用いた製造方法
JPH04234112A (ja) 多結晶シリコンの選択的デポジション方法
JP2011018946A (ja) 減少した転位パイルアップを有する半導体ヘテロ構造および関連した方法
US20070054460A1 (en) System and method for providing a nanoscale, highly selective, and thermally resilient silicon, germanium, or silicon-germanium etch-stop
Hsieh et al. Silicon homoepitaxy by rapid thermal processing chemical vapor deposition (RTPCVD)—A review
US5387545A (en) Impurity diffusion method
JP2947828B2 (ja) 半導体装置の製造方法
JP2003297844A (ja) 半導体装置,及び,半導体装置の製造方法
US5674777A (en) Method for forming silicon-boron binary compound layer as boron diffusion source in silicon electronic device
EP0779652A2 (en) Method for making a heterojunction bipolar transistor
Hong et al. Regrowth rates and dopant activation of Sb+‐implanted Si‐Ge alloys
KR100333727B1 (ko) 엘리베이티드소오스/드레인구조의모스트랜지스터제조방법
US20130017674A1 (en) Cryogenic silicon ion-implantation and recrystallization annealing

Legal Events

Date Code Title Description
A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20031201

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20040331

A911 Transfer to examiner for re-examination before appeal (zenchi)

Free format text: JAPANESE INTERMEDIATE CODE: A911

Effective date: 20040824

A912 Re-examination (zenchi) completed and case transferred to appeal board

Free format text: JAPANESE INTERMEDIATE CODE: A912

Effective date: 20040924

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20080303

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20080422

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110502

Year of fee payment: 3

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110502

Year of fee payment: 3

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120502

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130502

Year of fee payment: 5

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

LAPS Cancellation because of no payment of annual fees