JPH0740746B2 - 色線順次tci信号の垂直エンファシス回路並びに垂直エンファシス及びディエンファシス回路 - Google Patents
色線順次tci信号の垂直エンファシス回路並びに垂直エンファシス及びディエンファシス回路Info
- Publication number
- JPH0740746B2 JPH0740746B2 JP60280000A JP28000085A JPH0740746B2 JP H0740746 B2 JPH0740746 B2 JP H0740746B2 JP 60280000 A JP60280000 A JP 60280000A JP 28000085 A JP28000085 A JP 28000085A JP H0740746 B2 JPH0740746 B2 JP H0740746B2
- Authority
- JP
- Japan
- Prior art keywords
- signal
- emphasis
- horizontal scanning
- vertical
- color
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Lifetime
Links
Landscapes
- Color Television Systems (AREA)
- Processing Of Color Television Signals (AREA)
Description
【発明の詳細な説明】 〔産業上の利用分野〕 本発明はVTR、テレビ受像機等に適用し得る色線順次TCI
信号の垂直エンファシス及びディエンファシス回路に関
するものである。
信号の垂直エンファシス及びディエンファシス回路に関
するものである。
本発明は、色線順次TCI信号の輝度信号に対しては1ラ
イン毎に、線順次色差信号に対してはその線順次の周期
毎に、夫々垂直方向に対する高域強調を行うことによ
り、エンファシスが過剰にかかってS/Nを劣化させるこ
とを防止するようにしたものである。
イン毎に、線順次色差信号に対してはその線順次の周期
毎に、夫々垂直方向に対する高域強調を行うことによ
り、エンファシスが過剰にかかってS/Nを劣化させるこ
とを防止するようにしたものである。
従来より、第5図Aに示すような輝度信号Yと色信号C
とを含む映像信号SVからY/C分離を行って、信号Cを例
えば1/4に時間軸圧縮すると共に、信号Yを例えば3/4に
時間軸圧縮し、これらの時間軸圧縮された信号C、Y
を、同時Bのように1H(水平走査期間)の所定の領域に
配置して伝送するようにしたTCI(Time Compressed I
ntegrated)方式による映像信号の伝送方式が知られて
いる。尚、第5図はA、Bにおいて、HPは水平同期信
号、SBはカラーバースト信号を示す。また同図Bに示す
信号を以後TCI信号と称する。
とを含む映像信号SVからY/C分離を行って、信号Cを例
えば1/4に時間軸圧縮すると共に、信号Yを例えば3/4に
時間軸圧縮し、これらの時間軸圧縮された信号C、Y
を、同時Bのように1H(水平走査期間)の所定の領域に
配置して伝送するようにしたTCI(Time Compressed I
ntegrated)方式による映像信号の伝送方式が知られて
いる。尚、第5図はA、Bにおいて、HPは水平同期信
号、SBはカラーバースト信号を示す。また同図Bに示す
信号を以後TCI信号と称する。
映像信号を記録再生するようにしたVTRにおいては、記
録時に高域を強調するエンファシスを行い、再生時にデ
エンファシスを行うことによって、ノイズの軽減をはか
るようにしている。上記エンファシス回路としては、画
面の水平方向のノイズを軽減する水平エンファシス回路
と、垂直方向のノイズを軽減する垂直エンファシス回路
とがある。
録時に高域を強調するエンファシスを行い、再生時にデ
エンファシスを行うことによって、ノイズの軽減をはか
るようにしている。上記エンファシス回路としては、画
面の水平方向のノイズを軽減する水平エンファシス回路
と、垂直方向のノイズを軽減する垂直エンファシス回路
とがある。
上記垂直エンファシス回路として、従来より第6図に示
す回路が知られている。
す回路が知られている。
この垂直エンファシス回路は、入力ビデオ信号と、この
信号を1H遅延回路1に通じた信号を所定の係数kp倍した
信号とを加算器2で加算し、この加算出力は所定の係数
kd/kp−1倍した信号と、入力ビデオ信号をkd/kp倍した
信号とを加算器3で引き算し、この引き算出力をさらに
所定の係数1+k倍することによって、出力信号を得る
ようにしている。
信号を1H遅延回路1に通じた信号を所定の係数kp倍した
信号とを加算器2で加算し、この加算出力は所定の係数
kd/kp−1倍した信号と、入力ビデオ信号をkd/kp倍した
信号とを加算器3で引き算し、この引き算出力をさらに
所定の係数1+k倍することによって、出力信号を得る
ようにしている。
前述した第5図BのTCI信号が色線順次TCI信号である場
合は、その信号の伝送順序は第7図に示すようになる。
この色線順次TCI信号においては、例えば奇数水平走査
期間の所定領域に、1/4に時間軸圧縮された赤色差信号
R−Yと、3/4に時間軸圧縮された輝度信号Yとが配列
され、偶数水平走査期間に、1/4に時間軸圧縮された青
色差信号B−Yと、3/4に時間軸圧縮された輝度信号Y
とが配列されている。このような色線順次TCI信号に対
して、第6図の垂直エンファシス回路を用いて垂直エン
ファシスを行う場合を考える。
合は、その信号の伝送順序は第7図に示すようになる。
この色線順次TCI信号においては、例えば奇数水平走査
期間の所定領域に、1/4に時間軸圧縮された赤色差信号
R−Yと、3/4に時間軸圧縮された輝度信号Yとが配列
され、偶数水平走査期間に、1/4に時間軸圧縮された青
色差信号B−Yと、3/4に時間軸圧縮された輝度信号Y
とが配列されている。このような色線順次TCI信号に対
して、第6図の垂直エンファシス回路を用いて垂直エン
ファシスを行う場合を考える。
色線順次TCI信号のR−Y、B−Y信号が第8図Aに示
すように入力した場合、R−YとB−Yとは異る信号で
あり、この1H毎に異る色信号を含むTCI信号が第6図の
回路において処理される結果、その出力は第8図Bに示
すようにR−YとB−Yとの差が非常に大きくなり、過
剰にエンファシスがかかることになる。このため画面に
おいては、垂直方向の見かけ上の空間周波数が高くな
り、例えば広い面積の部分が単色の画像の場合でもエン
ファシスがかかってオーバーシュートが生ずる。これは
VTR等でFM記録を行う場合に波形のエッジのキャリアが
高くなりS/Nを劣化させる原因となる。
すように入力した場合、R−YとB−Yとは異る信号で
あり、この1H毎に異る色信号を含むTCI信号が第6図の
回路において処理される結果、その出力は第8図Bに示
すようにR−YとB−Yとの差が非常に大きくなり、過
剰にエンファシスがかかることになる。このため画面に
おいては、垂直方向の見かけ上の空間周波数が高くな
り、例えば広い面積の部分が単色の画像の場合でもエン
ファシスがかかってオーバーシュートが生ずる。これは
VTR等でFM記録を行う場合に波形のエッジのキャリアが
高くなりS/Nを劣化させる原因となる。
本発明においては、奇数水平走査期間に時間軸圧縮され
た第1の色差信号と時間軸圧縮された輝度信号とを配列
し、偶数水平走査期間に時間軸圧縮された第2の色差信
号と上記輝度信号とを配列する色線順次TCI信号の垂直
エンファシス回路において、上記輝度信号に対して1水
平走査期間毎に垂直方向に対する高域強調を行い、上記
色差信号に対して2水平走査期間毎の上記色差信号を用
いて垂直方向に対する高域強調を行っている。
た第1の色差信号と時間軸圧縮された輝度信号とを配列
し、偶数水平走査期間に時間軸圧縮された第2の色差信
号と上記輝度信号とを配列する色線順次TCI信号の垂直
エンファシス回路において、上記輝度信号に対して1水
平走査期間毎に垂直方向に対する高域強調を行い、上記
色差信号に対して2水平走査期間毎の上記色差信号を用
いて垂直方向に対する高域強調を行っている。
また、本発明の別の態様では、奇数水平走査期間に時間
軸圧縮された第1の色差信号と時間軸圧縮された輝度信
号とを配列し、偶数水平走査期間に時間軸圧縮された第
2の色差信号と上記輝度信号とを配列する色線順次TCI
信号の垂直エンファシス及びデイエンファシス回路にお
いて、上記輝度信号に対して1水平走査期間毎に垂直方
向に対する高域強調を行い、上記色差信号に対しては、
2水平走査期間毎の上記色差信号を用いて垂直方向に対
する高域強調を行い、その後、上記高域強調された輝度
信号に対しては、1水平走査期間毎に垂直方向に対する
高域抑制を行い、上記高域強調された色差信号に対して
2水平走査期間毎の上記高域強調された色差信号を用い
て垂直方向に対する高域制御を行っている。
軸圧縮された第1の色差信号と時間軸圧縮された輝度信
号とを配列し、偶数水平走査期間に時間軸圧縮された第
2の色差信号と上記輝度信号とを配列する色線順次TCI
信号の垂直エンファシス及びデイエンファシス回路にお
いて、上記輝度信号に対して1水平走査期間毎に垂直方
向に対する高域強調を行い、上記色差信号に対しては、
2水平走査期間毎の上記色差信号を用いて垂直方向に対
する高域強調を行い、その後、上記高域強調された輝度
信号に対しては、1水平走査期間毎に垂直方向に対する
高域抑制を行い、上記高域強調された色差信号に対して
2水平走査期間毎の上記高域強調された色差信号を用い
て垂直方向に対する高域制御を行っている。
色信号に対しては順次信号の各々に対して垂直エンファ
シスがかかり、このため不必要なエンファシスがかかる
ことがなくなる。
シスがかかり、このため不必要なエンファシスがかかる
ことがなくなる。
第1図は本発明の実施例を示し、第6図と同一部分には
同一符号を付してある。
同一符号を付してある。
本実施例においては、2H遅延回路4とスイッチ5とを設
けている。スイッチ5は第5図又は第7図の信号Cと信
号Yの期間に応じて接点CとYとを切換えられるように
成されている。
けている。スイッチ5は第5図又は第7図の信号Cと信
号Yの期間に応じて接点CとYとを切換えられるように
成されている。
上記構成によれば、色線順次TCI信号が入力されると、
その信号Yに関しては常に1H前の信号が加算され、信号
Cに関しては常に2H前、即ち、同じ、R−Y又はB−Y
どうしが加算されることになる。このため垂直エンファ
シスがかけられた出力信号は第2図のようになり、第8
図Bのエンファシス出力に比べて明らかなように、過剰
なエンファシスが軽減される。
その信号Yに関しては常に1H前の信号が加算され、信号
Cに関しては常に2H前、即ち、同じ、R−Y又はB−Y
どうしが加算されることになる。このため垂直エンファ
シスがかけられた出力信号は第2図のようになり、第8
図Bのエンファシス出力に比べて明らかなように、過剰
なエンファシスが軽減される。
第3図は第1図のエンファシス回路に対応して再生側回
路に用いられる垂直デエンファシス回路の実施例を示す
もので、第1図と対応する部分には同一符号を付してあ
る。
路に用いられる垂直デエンファシス回路の実施例を示す
もので、第1図と対応する部分には同一符号を付してあ
る。
この第3図の第1図と異る点は、加算器3において足し
算が行われること、及びこの加算器3の出力が1/1+x
倍されて、記録時の高域強調部分が再生時に高域抑制さ
れることである。
算が行われること、及びこの加算器3の出力が1/1+x
倍されて、記録時の高域強調部分が再生時に高域抑制さ
れることである。
第4図は上記第1図の垂直エンファシス回路と第3図の
垂直デエンファシス回路とに適用することのできる巡回
型フィルタを用いた回路構成の実施例を示す。
垂直デエンファシス回路とに適用することのできる巡回
型フィルタを用いた回路構成の実施例を示す。
第4図において、Z-1は1H遅延素子を示し、a1〜a2n、b
2n、c1〜cn及びd1〜dnは各遅延素子Z-1の出力に重み付
けを行う係数を示す。また第1図及び第3図における加
算器2、3及びスイッチ5と対応して加算器20、21、22
及びスイッチ51、52が設けられている。信号Cは遅延素
子Z-1の1つ置きに取り出されて、夫々d1〜dn倍されて
加算器22に加えられると共に、c1〜cn倍されて加算器32
に加えられるように成されている。また信号Yは全ての
遅延素子Z-1の出力をa1〜a2n及びb1〜b2n倍して加算器3
1〜21に加えられるように成されている。
2n、c1〜cn及びd1〜dnは各遅延素子Z-1の出力に重み付
けを行う係数を示す。また第1図及び第3図における加
算器2、3及びスイッチ5と対応して加算器20、21、22
及びスイッチ51、52が設けられている。信号Cは遅延素
子Z-1の1つ置きに取り出されて、夫々d1〜dn倍されて
加算器22に加えられると共に、c1〜cn倍されて加算器32
に加えられるように成されている。また信号Yは全ての
遅延素子Z-1の出力をa1〜a2n及びb1〜b2n倍して加算器3
1〜21に加えられるように成されている。
色線順次TCI信号に垂直エンファシスをかける場合にお
いて、色信号に対しては順次信号の各各に対してエンフ
ァシスがかけられるので、単色信号部分でのオーバーシ
ュートを抑えることができ、特にFM記録を行う場合にお
いて、波形のエッジS/Nや波形再現性を改善することが
できる。
いて、色信号に対しては順次信号の各各に対してエンフ
ァシスがかけられるので、単色信号部分でのオーバーシ
ュートを抑えることができ、特にFM記録を行う場合にお
いて、波形のエッジS/Nや波形再現性を改善することが
できる。
第1図は本発明の実施例を示すブロック図、第2図は第
1図の回路の出力信号を示す図、第3図は第1図と対応
する垂直デエンファシス回路の実施例を示すブロック
図、第4図は第1図及び第2図の回路に適用し得る巡回
型フィルタを用いた場合の実施例を示すブロック図、第
5図はTCI信号を説明するための波形図、第6図は従来
の垂直エンファシス回路のブロック図、第7図は色線順
次TCI信号のライン配列を示す図、第8図は第6図の垂
直エンファシス回路で色線順次TCI信号を処理すること
を説明するための信号の図である。 なお図面に用いた符号において、 1……1H遅延回路 4……2H遅延回路 5……スイッチ である。
1図の回路の出力信号を示す図、第3図は第1図と対応
する垂直デエンファシス回路の実施例を示すブロック
図、第4図は第1図及び第2図の回路に適用し得る巡回
型フィルタを用いた場合の実施例を示すブロック図、第
5図はTCI信号を説明するための波形図、第6図は従来
の垂直エンファシス回路のブロック図、第7図は色線順
次TCI信号のライン配列を示す図、第8図は第6図の垂
直エンファシス回路で色線順次TCI信号を処理すること
を説明するための信号の図である。 なお図面に用いた符号において、 1……1H遅延回路 4……2H遅延回路 5……スイッチ である。
Claims (2)
- 【請求項1】奇数水平走査期間に時間軸圧縮された第1
の色差信号と時間軸圧縮された輝度信号とを配列し、偶
数水平走査期間に時間軸圧縮された第2の色差信号と上
記輝度信号とを配列する色線順次TCI信号の垂直エンフ
ァシス回路において、 上記輝度信号に対しては、1水平走査期間毎に垂直方向
に対する高域強調を行い、 上記色差信号に対しては、2水平走査期間毎の上記色差
信号を用いて垂直方向に対する高域強調を行うようにし
たことを特徴とする色線順次TCI信号の垂直エンファシ
ス回路。 - 【請求項2】奇数水平走査期間に時間軸圧縮された第1
の色差信号と時間軸圧縮された輝度信号とを配列し、偶
数水平走査期間に時間軸圧縮された第2の色差信号と上
記輝度信号とを配列する色線順次TCI信号の垂直エンフ
ァシス及びディエンファシス回路において、 上記輝度信号に対しては、1水平走査期間毎に垂直方向
に対する高域強調を行い、上記色差信号に対しては、2
水平走査期間毎の上記色差信号を用いて垂直方向に対す
る高域強調を行い、 その後、上記高域強調された輝度信号に対しては、1水
平走査期間毎に垂直方向に対する高域抑制を行い、上記
高域強調された色差信号に対しては、2水平走査期間毎
の上記高域強調された色差信号を用いて垂直方向に対す
る高域抑制を行うようにしたことを特徴とする色線順次
TCI信号の垂直エンファシス及びディエンファシス回
路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP60280000A JPH0740746B2 (ja) | 1985-12-12 | 1985-12-12 | 色線順次tci信号の垂直エンファシス回路並びに垂直エンファシス及びディエンファシス回路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP60280000A JPH0740746B2 (ja) | 1985-12-12 | 1985-12-12 | 色線順次tci信号の垂直エンファシス回路並びに垂直エンファシス及びディエンファシス回路 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPS62137995A JPS62137995A (ja) | 1987-06-20 |
JPH0740746B2 true JPH0740746B2 (ja) | 1995-05-01 |
Family
ID=17618907
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP60280000A Expired - Lifetime JPH0740746B2 (ja) | 1985-12-12 | 1985-12-12 | 色線順次tci信号の垂直エンファシス回路並びに垂直エンファシス及びディエンファシス回路 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH0740746B2 (ja) |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2868121B2 (ja) * | 1987-07-28 | 1999-03-10 | 日立金属株式会社 | Fe基磁性合金磁心の製造方法 |
JPH0346491A (ja) * | 1989-07-13 | 1991-02-27 | Canon Inc | ビデオ信号処理装置 |
EP0604154B1 (en) * | 1992-12-24 | 2000-02-09 | Victor Company Of Japan, Ltd. | Video signal emphasis and deemphasis method |
Family Cites Families (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0685588B2 (ja) * | 1983-11-30 | 1994-10-26 | ソニー株式会社 | カラ−テレビジヨン信号用のエンフアシス回路 |
JPS60236393A (ja) * | 1984-05-09 | 1985-11-25 | Mitsubishi Electric Corp | 再生信号処理回路 |
-
1985
- 1985-12-12 JP JP60280000A patent/JPH0740746B2/ja not_active Expired - Lifetime
Also Published As
Publication number | Publication date |
---|---|
JPS62137995A (ja) | 1987-06-20 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
GB2112246A (en) | Carrier colour signal processing circuits | |
EP0411725B1 (en) | A circuit for removing crosstalk components in a carrier chrominance signal | |
JPH0740746B2 (ja) | 色線順次tci信号の垂直エンファシス回路並びに垂直エンファシス及びディエンファシス回路 | |
US4920408A (en) | Circuit for separating composite color television signal into luminance signal and chrominance signal | |
JP2751496B2 (ja) | Y/c分離論理演算回路 | |
JPH0533874B2 (ja) | ||
JP2666290B2 (ja) | 映像信号記録/再生装置 | |
JP3507987B2 (ja) | 映像信号処理回路 | |
JP3427271B2 (ja) | 映像信号処理回路 | |
US5500740A (en) | Video signal processing with common delay line for luminance interpolation and color conversion | |
JPH0545116B2 (ja) | ||
JP2619120B2 (ja) | 映像信号処理装置 | |
JPS6141291A (ja) | くし形フイルタ回路 | |
JPH0619263Y2 (ja) | くし形フイルタ | |
JPS62135095A (ja) | 映像信号記録再生装置の輝度信号処理装置 | |
JPH0353788A (ja) | 映像信号相関回路及びy/c分離装置 | |
JPH01284192A (ja) | 色信号処理回路 | |
JPS63266983A (ja) | 映像信号処理装置 | |
JPH03192988A (ja) | Y/c分離回路 | |
JPH037319B2 (ja) | ||
JPH0139274B2 (ja) | ||
JPH0537955A (ja) | 映像信号処理回路 | |
JPH02270496A (ja) | 磁気記録再生装置 | |
JPH09261682A (ja) | 輝度信号分離回路 | |
JPS6025397A (ja) | ビデオ信号伝送方式 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
EXPY | Cancellation because of completion of term |