JPH0648467B2 - 電源制御装置 - Google Patents

電源制御装置

Info

Publication number
JPH0648467B2
JPH0648467B2 JP62273152A JP27315287A JPH0648467B2 JP H0648467 B2 JPH0648467 B2 JP H0648467B2 JP 62273152 A JP62273152 A JP 62273152A JP 27315287 A JP27315287 A JP 27315287A JP H0648467 B2 JPH0648467 B2 JP H0648467B2
Authority
JP
Japan
Prior art keywords
power supply
data
power
physical address
supply control
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP62273152A
Other languages
English (en)
Other versions
JPH01116737A (ja
Inventor
博 立川
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP62273152A priority Critical patent/JPH0648467B2/ja
Publication of JPH01116737A publication Critical patent/JPH01116737A/ja
Publication of JPH0648467B2 publication Critical patent/JPH0648467B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Test And Diagnosis Of Digital Computers (AREA)

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は、電源制御装置に係わり、特に情報処理装置に
使用される電源制御装置に関する。
〔従来の技術〕 従来、この種の電源制御装置には次のようなものが知ら
れている。
すなわち、上位制御装置からのシリアル電源制御信号を
入力し、この電源制御信号のコマンド内容に対応する制
御信号を制御される電源部に送出して、これ等の電源部
を遠隔制御するものが知られている。この場合、上位制
御装置からのコマンドの内容には、電源部に対する電源
の投入または切断指示、あるいは電源部が論理部に出力
する電圧を変化させ、論理部の動作をテストする電圧マ
ージンテスト指示などが含まれている。
また、このような電源制御装置には、上位制御装置が接
続されていないときのために、電源の投入、切断制御
(以下、ローカル制御という)を行うスイッチが保守操
作パネルに設けてある。
しかしながら、上記の電圧マージンテスト指示のような
ローカル制御機能は設けていない。これは、電圧マージ
ンテストに必要な電源電圧は変化するものでなければな
らず、ローカル制御でこのような電圧を出力するには、
変化の大きさに対応させて外部から適当なデータを入力
しなければならず回路が複雑になるためである。
〔発明が解決しようとする問題点〕
上記のように、従来の電源制御装置においては、上位制
御装置が接続されていないときは、論理部などのための
電圧マージンテスト指示のようなローカル制御機能を行
うことができないという欠点があった。
そこで、本発明の目的は、ハードウェアを変更すること
なしに、電圧マージンテストのローカル制御を可能とす
る電源制御装置を提供することにある。
〔問題点を解決するための手段〕
本発明では、(イ)被制御電源部を特定する物理アドレ
スを設定する物理アドレス設定スイッチ部と、(ロ)上
位制御装置からの、物理アドレスデータと電源制御デー
タとを含んだシリアル信号としての電源制御コマンドを
入力する入力回路と、(ハ)物理アドレス設定スイッチ
部で設定された物理アドレスを格納するメモリと、
(ニ)上位制御装置からの電源制御コマンドがある場合
は、この電源制御コマンドとメモリに格納された物理ア
ドレスとを比較解析して一致が得られたらこの電源制御
コマンドに含まれる電源制御データを外部論理部等のテ
ストに用いるテストデータとして出力する一方、上位制
御装置が接続されず電源制御コマンドの受信がない場合
は、メモリに格納された物理アドレス設定スイッチ部か
らの設定データと新たにこの物理アドレス設定スイッチ
部から入力した設定データとを比較解析し、差異がある
ときに、新たに入力した設定データをテストデータとし
て出力し、差異がないときには電源切断、投入などの電
源条件を出力する比較解析手段と、(ホ)ディジタルデ
ータとしてのテストデータをアナログデータに変換して
電圧マージンテスト用の変換電圧として電源部に出力す
るDA変換手段とを上位制御装置に対して並列に複数配
置されているそれぞれの電源制御装置に具備させる。
〔作用〕
本発明による電源制御装置は、電源出力電圧の電圧マー
ジンテストのための電圧変化幅および極性データを設定
する物理アドレススイッチ部を設け、このデータをメモ
リに一旦格納する。上位制御装置からの電源制御コマン
ドがある場合は、このメモリに格納された物理アドレス
と電源制御コマンドとを比較して一致した条件を指示す
る信号を送出し、一方上位制御装置が接続されず、従っ
て電源制御コマンドがない場合は、上記メモリに格納し
た物理アドレスデータと新たに物理アドレス設定スイッ
チ部から入力したデータとを比較解析し、一致が得られ
ないとき新たに入力したデータを電圧マージンテストデ
ータとして出力する比較解析手段を設ける。これによ
り、上位制御装置が接続されてない場合に、電圧マージ
ンテストのためのローカル制御を行うことができる。
〔実施例〕
以下、実施例につき本発明を詳細に説明する。
第1図は本発明の電源制御装置の一実施例を含む電源シ
ステムを示すブロック図である。
上位制御装置11は、本発明の実施例である電源制御装
置12に接続され、ここで処理された電源制御情報が電
源部13に送出される。
電源制御装置12においては、上位制御装置11からの
シリアル電源制御コマンド14を入力し、或いは電源制
御装置12からの制御情報15を上位制御装置11に出
力する入出力回路16が設けられる。このシリアル電源
制御コマンド14は電源部13の電源投入または、切断
指示、或いは電源部13が図示しない論理部に出力する
電圧を変化させこの論理部の動作をテストする電圧マー
ジンテスト指示などからなる。この入出力回路16から
の電源制御コマンド14はプログラムによるマイクロプ
ロセッサ17の制御の下で比較解析回路18に送出され
る。一方、電源部13の物理アドレスなどの電源条件を
設定する物理アドレス設定スイッチ23から電源制御装
置12の起動時の初期動作として電源条件24である物
理アドレスがプログラム処理の下で、入力回路25を通
して読み出され、メモリ26、27に格納される。この
格納された電源条件24は、上位制御装置11から入力
された電源制御コマンド14に含まれる電源条件である
物理アドレスデータと比較解析回路18で比較解析され
る。この電源制御コマンド14には電源条件24である
物理アドレスデータと電源制御データが含まれている。
この比較結果に基づいて、上位制御装置11が接続され
ていない場合は、電圧マージンテスト処理プログラムに
よりテストデータがDA変換器32に入力され、変換出
力33が電源部13に送出される。また、上記比較結果
に基づいて、入力回路34は電源投入スイッチ35およ
び電源切断スイッチ36の各々のデータを読み取り、電
源部13にその情報を送出する。
上位制御装置11が接続されている場合には、この上位
接続装置11からの電源制御コマンド14に含まれる物
理アドレスデータと上記メモリ26の格納内容とを比較
し、比較結果に基づいて、出力回路40を通して電源部
13に制御情報を送出する。
次に、動作について説明する。
第2図および第3図は、マイクロプロセッサ17に内蔵
された図示しないROMに格納されたプログラムによる
制御の流れを示したものでそれぞれ、本電源制御装置1
2に対する、上位制御装置が接続されてないローカル制
御の場合の通常運用プログラムと、上位制御装置が接続
されているリモート制御の場合の割込処理プログラムに
対するものである。特に、第2図の通常運用プログラム
のうち破線部39は本発明で追加した部分である。
まず、第2図に示した通常運用プログラムによるローカ
ル制御の場合につき説明する。
電源制御装置12が起動されると、ステップで、マイ
クロプロセッサ17は入力回路25から電源条件設定ス
イッチ部23で設定された物理アドレスを読み取って、
メモリ26、27に書き込む。次に、物理アドレス設定
スイッチ部23で設定したデータを電圧マージンテスト
データとして入力回路25から読み取る(ステップ
)。これを、比較解析回路18でメモリ27の内容と
比較する(ステップ)。この比較解析回路18での処
理の結果、データに違いがあったときは、上記のテスト
データをメモリ27に書き込み(ステップ)、電圧マ
ージン処理プログラムを実行し(ステップ)、ステッ
プに戻る。以上のステップ〜は本発明により付加
した部分39である。電圧マージンテスト処理プログラ
ム(ステップ)では、上記テストデータをDA変換器
32に入力し、ここでDA変換し、テストデータに対応
した電圧信号33を電源部13に出力する。以上の処理
が電圧マージンテストのローカル制御である。この処理
では、物理アドレスの読み取りが電源制御装置12の起
動時にのみ行われ、その後電源条件設定スイッチ部23
は何らの制御にも使われないことを利用したものであ
る。
上記ステップで、データに違いがないときは、マイク
ロプロセッサ17は更に、入力回路34から電源投入ス
イッチ35および電源切断スイッチ36の各々の設定デ
ータを読み取る(ステップ)。そして電源投入指示か
否かを判断し(ステップ)、電源投入指示の場合は、
電源投入処理プログラムを実行し(ステップ)、電源
投入指示をDA変換器32を介して電源部13に送出す
るよう入力回路34に指示し、上記ステップに戻る。
上記ステップで否のときは、電源切断指示か否かを判
断し(ステップ)、電源切断指示の場合は、電源切断
処理プログラムを実行し(ステップ)、電源部13に
対して電源切断指示を送出するように入力回路34に指
示し、ステップに戻る。更に、どのデータでもなかっ
たときは、電源部13に対し何らかの処理も行わず、ス
テップに戻る。以上のプログラムを反復して、電源部
13に対するローカル制御を実行する。
次に、第3図に示した割込処理プログラムによるリモー
ト制御の場合につき説明する。
先ず、上位制御装置11からのリモート制御により電源
制御コマンド14が送出されるとき、電源制御装置12
に割込要求コマンドが送出され、電源制御装置12のマ
イクロプロセッサ17はこれを受ける(ステップ)。
これにより、マイクロプロセッサ17は通常運用プログ
ラムに優先して割込処理プログラムを実行する。次に、
上位制御装置11は電源制御コマンド14を電源制御装
置12に送出し、電源制御装置12のマイクロプロセッ
サ17は入出力回路16を介してこれを入力する(ステ
ップ)。そして、比較解析回路18でこの電源制御コ
マンドに含まれる分離アドレスデータがメモリ26の物
理アドレスを示す内容と一致するか否かを比較する(ス
テップ)。物理アドレスデータが一致しない場合は、
図のAを通して第2図のステップに戻る。一致した場
合は、電源制御コマンド14に含まれる電源制御データ
を比較解析回路18で解析し、すなわち、電源投入コマ
ンドか否かを判断し(ステップ)、電源投入コマンド
のときは電源投入処理プログラムを第2図の場合と同様
に実行し(ステップ)、第2図に示したステップに
戻る。否のときは、電源切断コマンドか否かを判断し
(ステップ)、切断コマンドのときは、第2図の場合
と同様に電源切断処理プログラムを実行し(ステップ
)、第2図に示したステップに戻る。否のときは、
電圧マージンテスト処理プログラムを実行し(ステップ
)、第2図のステップに戻る。
〔発明の効果〕
以上説明したように、本発明による電源制御装置は、電
源制御装置の起動時に物理アドレス設定部から物理アド
レスを読み込んだ後に、物理アドレス設定スイッチ部で
新たに設定したデータを電圧マージンテストデータとし
て読み込み、電源部に出力する電圧に変換するように構
成することにより、ハードウェアを変更することなしに
電圧マージンテストのローカル制御を可能にするという
効果がある。
【図面の簡単な説明】
図面は本発明の一実施例を説明するためのもので、この
うち第1図は電源制御装置のブロック図、第2図は第1
図のROMに格納された通常運用プログラムを表わした
流れ図、第3図は同様に第1図のROMに格納された割
込み処理プログラムを表わした流れ図である。 11……上位制御装置、 12……電源制御装置、 13……電源部、 16……入出力回路、 17……マイクロプロセッサ(ROM内蔵)、 18……比較解析手段、 23……物理アドレス設定スイッチ部、 25……入力回路、 26、27……メモリ手段、 32……DA変換器、 34……入力回路、 35……電源投入スイッチ、 36……電源切断スイッチ、 40……出力回路。

Claims (1)

    【特許請求の範囲】
  1. 【請求項1】被制御電源部を特定する物理アドレスを設
    定する物理アドレス設定スイッチ部と、 上位制御装置からの、物理アドレスデータと電源制御デ
    ータとを含んだシリアル信号としての電源制御コマンド
    を入力する入力回路と、 前記物理アドレス設定スイッチ部で設定された物理アド
    レスを格納するメモリと、 上位制御装置からの電源制御コマンドがある場合は、こ
    の電源制御コマンドと前記メモリに格納された物理アド
    レスとを比較解析して一致が得られたらこの電源制御コ
    マンドに含まれる前記電源制御データを外部論理部等の
    テストに用いるテストデータとして出力する一方、上位
    制御装置が接続されず電源制御コマンドの受信がない場
    合は、前記メモリに格納された物理アドレス設定スイッ
    チ部からの設定データと新たにこの物理アドレス設定ス
    イッチ部から入力した設定データとを比較解析し、差異
    があるときに、新たに入力した設定データを前記テスト
    データとして出力し、差異がないときには電源切断、投
    入などの電源条件を出力する比較解析手段と、 ディジタルデータとしての前記テストデータをアナログ
    データに変換して電圧マージンテスト用の変換電圧とし
    て電源部に出力するDA変換手段とを具備し、前記上位
    制御装置に対して並列に複数配置されていることを特徴
    とする電源制御装置。
JP62273152A 1987-10-30 1987-10-30 電源制御装置 Expired - Lifetime JPH0648467B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP62273152A JPH0648467B2 (ja) 1987-10-30 1987-10-30 電源制御装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP62273152A JPH0648467B2 (ja) 1987-10-30 1987-10-30 電源制御装置

Publications (2)

Publication Number Publication Date
JPH01116737A JPH01116737A (ja) 1989-05-09
JPH0648467B2 true JPH0648467B2 (ja) 1994-06-22

Family

ID=17523836

Family Applications (1)

Application Number Title Priority Date Filing Date
JP62273152A Expired - Lifetime JPH0648467B2 (ja) 1987-10-30 1987-10-30 電源制御装置

Country Status (1)

Country Link
JP (1) JPH0648467B2 (ja)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113325297A (zh) * 2021-05-17 2021-08-31 瑞芯微电子股份有限公司 一种芯片系统级测试系统和方法

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5057353A (ja) * 1973-09-19 1975-05-19
JPS61155971A (ja) * 1984-12-28 1986-07-15 Nec Corp 電圧マ−ジンテスト方式

Also Published As

Publication number Publication date
JPH01116737A (ja) 1989-05-09

Similar Documents

Publication Publication Date Title
JPH03269376A (ja) 半導体装置のテスト装置
US5070476A (en) Sequence controller
JPH0472271B2 (ja)
JPH0648467B2 (ja) 電源制御装置
US4807178A (en) Programmable sequence controller having indirect and direct input/output apparatus
EP0059758A1 (en) Numerical control unit
JPS6410854B2 (ja)
JPH03144705A (ja) プログラマブルコントローラの動作状態監視装置
JPH0612253A (ja) マイクロコンピュータ
JP2519867B2 (ja) 建設機械のアクチュエ―タ用コントロ―ラの差別化装置
JP2919841B2 (ja) データ処理装置のテスト方法
JPS6240721B2 (ja)
JP2760027B2 (ja) I/o装置
JPS6248865B2 (ja)
JPH11272490A (ja) 診断制御システム
JPS59186048A (ja) マイクロプログラム制御方式
JPS61260330A (ja) マイクロプログラム制御装置
JPS62256139A (ja) デ−タ処理装置
JPH0628328A (ja) マルチプロセサの自己診断方式
JPS62256138A (ja) デ−タ処理装置
JPH0279149A (ja) 記録装置のデータ転送方式
JPH0969070A (ja) 情報処理装置の制御回路
JPH09185546A (ja) メモリ装置
JPH02146641A (ja) 記憶装置
JPH06222814A (ja) プログラマブルコントローラの入出力装置