JPH06113379A - メモリスイッチ監視方式 - Google Patents
メモリスイッチ監視方式Info
- Publication number
- JPH06113379A JPH06113379A JP4260997A JP26099792A JPH06113379A JP H06113379 A JPH06113379 A JP H06113379A JP 4260997 A JP4260997 A JP 4260997A JP 26099792 A JP26099792 A JP 26099792A JP H06113379 A JPH06113379 A JP H06113379A
- Authority
- JP
- Japan
- Prior art keywords
- data memory
- memory
- time slot
- connection
- input
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Landscapes
- Debugging And Monitoring (AREA)
- Computer And Data Communications (AREA)
- Monitoring And Testing Of Exchanges (AREA)
- Use Of Switch Circuits For Exchanges And Methods Of Control Of Multiplex Exchanges (AREA)
Abstract
(57)【要約】
【目的】双方向通信のためのシーケンシャル書き込み・
ランダム読み出し方式の一面構成メモリスイッチにおい
て、データメモリの全領域を常時監視する。 【構成】このメモリスイッチ監視方式は、データメモリ
12と、タイムスロットごとにデータメモリ12の読み
出しアドレスとの接続の有無を識別するビットで構成さ
れるアドレスコントロールメモリ15と、タイムスロッ
トの接続の有無を識別するビットを読み出して未接続時
のデータメモリ入力に監視用の信号挿入を行う監視用信
号発生器17とを備える。また、データメモリの障害を
監視するために挿入された監視用の信号をデータメモリ
12の入力時と出力時で比較するパターン比較回路20
と、パリティを付加するチェックビット挿入回路11
と、チェックビットを検出するチェックビット検出回路
13とを備える。
ランダム読み出し方式の一面構成メモリスイッチにおい
て、データメモリの全領域を常時監視する。 【構成】このメモリスイッチ監視方式は、データメモリ
12と、タイムスロットごとにデータメモリ12の読み
出しアドレスとの接続の有無を識別するビットで構成さ
れるアドレスコントロールメモリ15と、タイムスロッ
トの接続の有無を識別するビットを読み出して未接続時
のデータメモリ入力に監視用の信号挿入を行う監視用信
号発生器17とを備える。また、データメモリの障害を
監視するために挿入された監視用の信号をデータメモリ
12の入力時と出力時で比較するパターン比較回路20
と、パリティを付加するチェックビット挿入回路11
と、チェックビットを検出するチェックビット検出回路
13とを備える。
Description
【0001】
【産業上の利用分野】本発明はメモリスイッチ監視方式
に関し、特に電気通信網を構成する時分割多重化装置お
よび時分割交換機においてディジタル信号の接続および
交換を行う時分割スイッチのメモリスイッチ監視方式に
関する。
に関し、特に電気通信網を構成する時分割多重化装置お
よび時分割交換機においてディジタル信号の接続および
交換を行う時分割スイッチのメモリスイッチ監視方式に
関する。
【0002】
【従来の技術】従来のメモリスイッチ監視方式における
メモリスイッチの監視は、入力側で入力信号にパリティ
を付与し、パリティビットとしてデータメモリの入力信
号と同一アドレスに書き込み、出力側ではアドレスコン
トロールメモリからのランダム読み出しアドレス(接続
先アドレス)で読み出した信号のパリティチェックを行
ってメモリスイッチを監視している。
メモリスイッチの監視は、入力側で入力信号にパリティ
を付与し、パリティビットとしてデータメモリの入力信
号と同一アドレスに書き込み、出力側ではアドレスコン
トロールメモリからのランダム読み出しアドレス(接続
先アドレス)で読み出した信号のパリティチェックを行
ってメモリスイッチを監視している。
【0003】図3を図4と併せて参照して詳述すると、
この従来のメモリスイッチ監視方式において、入力タイ
ムスロットNo.1は出力タイムスロットNo.3に、
および入力タイムスロットNo.3は出力タイムスロッ
トNo.1に接続されている。
この従来のメモリスイッチ監視方式において、入力タイ
ムスロットNo.1は出力タイムスロットNo.3に、
および入力タイムスロットNo.3は出力タイムスロッ
トNo.1に接続されている。
【0004】入力タイムスロットNo.8は、出力タイ
ムスロットに出力が無いときに特定データを出力するた
めの特別なタイムスロットであり、アドレスコントロー
ルメモリ15には初期値としてこのタイムスロットアド
レスが書き込まれており、接続の無い出力タイムスロッ
トにはこの入力信号が出力されている。データメモリ1
2に入力されたタイムスロットNo.1〜8の入力信号
は、データメモリ12のアドレス0〜7に順次書き込ま
れる。出力時には図4に示されるように、接続のあるタ
イムスロットには該当アドレスのデータメモリから読み
出した信号が出力され、接続の無いタイムスロットには
アドレス7が読み出される。従って、パリティチェック
が行われているデータメモリ領域は、アドレス0とアド
レス2とアドレス7のみであり、例えば、図3に示され
るデータメモリ12の中でハッチングを施したアドレス
6が異常になっていてもパリティエラーを検出すること
ができない。そして、アドレス6の異常は回線増設等で
アドレス6を使用したときに始めて発見され、ネットワ
ークの運用に重大な支障を与える。
ムスロットに出力が無いときに特定データを出力するた
めの特別なタイムスロットであり、アドレスコントロー
ルメモリ15には初期値としてこのタイムスロットアド
レスが書き込まれており、接続の無い出力タイムスロッ
トにはこの入力信号が出力されている。データメモリ1
2に入力されたタイムスロットNo.1〜8の入力信号
は、データメモリ12のアドレス0〜7に順次書き込ま
れる。出力時には図4に示されるように、接続のあるタ
イムスロットには該当アドレスのデータメモリから読み
出した信号が出力され、接続の無いタイムスロットには
アドレス7が読み出される。従って、パリティチェック
が行われているデータメモリ領域は、アドレス0とアド
レス2とアドレス7のみであり、例えば、図3に示され
るデータメモリ12の中でハッチングを施したアドレス
6が異常になっていてもパリティエラーを検出すること
ができない。そして、アドレス6の異常は回線増設等で
アドレス6を使用したときに始めて発見され、ネットワ
ークの運用に重大な支障を与える。
【0005】
【発明が解決しようとする課題】この従来のメモリスイ
ッチ監視方式では、接続のあるデータメモリ領域は監視
できるが、接続のないデータメモリ領域は監視できな
い。また、データメモリ12のアドレス6が異常となっ
ていてもパリティエラーを検出することができず、アド
レス6の異常は回線増設等でアドレス6を使用したとき
に始めて発見されるため、ネットワークの運用に重大な
支障を与える。
ッチ監視方式では、接続のあるデータメモリ領域は監視
できるが、接続のないデータメモリ領域は監視できな
い。また、データメモリ12のアドレス6が異常となっ
ていてもパリティエラーを検出することができず、アド
レス6の異常は回線増設等でアドレス6を使用したとき
に始めて発見されるため、ネットワークの運用に重大な
支障を与える。
【0006】
【課題を解決するための手段】本発明によるメモリスイ
ッチ監視方式は、双方向通信を行うためのシーケンシャ
ル書き込み・ランダム読み出し方式の一面構成メモリス
イッチにおいて、データメモリと、タイムスロットごと
に前記データメモリの読み出しアドレスとの接続の有無
を識別するビットで構成されるアドレスコントロールメ
モリと、前記接続の有無を識別するビットを読み出し未
接続時の前記データメモリ入力に監視用の信号挿入を行
う監視用信号発生手段と、前記データメモリの障害を監
視するために挿入された前記監視用の信号を前記データ
メモリの入力時と出力時で比較するパターン比較手段
と、パリティを付加するチェックビット挿入手段と、チ
ェックビットを検出するチェックビット検出手段とを備
え、接続の無いタイムスロットにおいては前記アドレス
コントロールメモリに入力側のタイムスロットが出力側
の同一タイムスロットと接続されるように読み出しアド
レスを書くとともに、接続の有無を識別するビットに接
続無しを書き込む制御手段とで構成した未接続タイムス
ロット領域を含めた前記データメモリの全領域を監視す
る。
ッチ監視方式は、双方向通信を行うためのシーケンシャ
ル書き込み・ランダム読み出し方式の一面構成メモリス
イッチにおいて、データメモリと、タイムスロットごと
に前記データメモリの読み出しアドレスとの接続の有無
を識別するビットで構成されるアドレスコントロールメ
モリと、前記接続の有無を識別するビットを読み出し未
接続時の前記データメモリ入力に監視用の信号挿入を行
う監視用信号発生手段と、前記データメモリの障害を監
視するために挿入された前記監視用の信号を前記データ
メモリの入力時と出力時で比較するパターン比較手段
と、パリティを付加するチェックビット挿入手段と、チ
ェックビットを検出するチェックビット検出手段とを備
え、接続の無いタイムスロットにおいては前記アドレス
コントロールメモリに入力側のタイムスロットが出力側
の同一タイムスロットと接続されるように読み出しアド
レスを書くとともに、接続の有無を識別するビットに接
続無しを書き込む制御手段とで構成した未接続タイムス
ロット領域を含めた前記データメモリの全領域を監視す
る。
【0007】
【実施例】次に、本発明について図面を参照して説明す
る。本発明の一実施例を示す図1を参照すると、メモリ
スイッチ監視方式は、タイムスロットの接続の有無を識
別するビットを有するアドレスコントロールメモリ15
と、このビットにより制御される入力信号と監視用信号
発生器17からの監視用信号とを選択する入力信号選択
器18とを備え、タイムスロットの接続のない場合には
アドレスコントロールメモリ15に入力側のタイムスロ
ットと同じ出力側タイムスロットを接続するアドレスを
書くとともに、タイムスロットの接続の有無を識別する
ビットを未接続状態とし、入力側においてタイムスロッ
トの接続の有無を識別するビットが未接続状態となって
いるタイムスロットでは入力信号選択器18で選択出力
された監視用信号発生器17からの監視用信号をデータ
メモリの入力時と出力時で比較するためのパターン比較
回路20によって未接続のタイムスロットの監視を行
う。また、入力信号選択器18で選択出力された信号に
チェックビット挿入回路11でチェックビットを付加し
てデータメモリ12に入力し、出力側ではアドレスコン
トロールメモリ15からのアドレスでデータメモリを読
み出してチェックビット検出回路13でチェックビット
を検出することによってデータメモリの監視を行い、パ
ターン比較回路20における未接続タイムスロットの監
視結果と論理和回路21で論理和を採ることによりパタ
ーン比較回路20およびチェックビット検出回路13の
障害監視をも含めたメモリスイッチ全体の監視を行う。
る。本発明の一実施例を示す図1を参照すると、メモリ
スイッチ監視方式は、タイムスロットの接続の有無を識
別するビットを有するアドレスコントロールメモリ15
と、このビットにより制御される入力信号と監視用信号
発生器17からの監視用信号とを選択する入力信号選択
器18とを備え、タイムスロットの接続のない場合には
アドレスコントロールメモリ15に入力側のタイムスロ
ットと同じ出力側タイムスロットを接続するアドレスを
書くとともに、タイムスロットの接続の有無を識別する
ビットを未接続状態とし、入力側においてタイムスロッ
トの接続の有無を識別するビットが未接続状態となって
いるタイムスロットでは入力信号選択器18で選択出力
された監視用信号発生器17からの監視用信号をデータ
メモリの入力時と出力時で比較するためのパターン比較
回路20によって未接続のタイムスロットの監視を行
う。また、入力信号選択器18で選択出力された信号に
チェックビット挿入回路11でチェックビットを付加し
てデータメモリ12に入力し、出力側ではアドレスコン
トロールメモリ15からのアドレスでデータメモリを読
み出してチェックビット検出回路13でチェックビット
を検出することによってデータメモリの監視を行い、パ
ターン比較回路20における未接続タイムスロットの監
視結果と論理和回路21で論理和を採ることによりパタ
ーン比較回路20およびチェックビット検出回路13の
障害監視をも含めたメモリスイッチ全体の監視を行う。
【0008】詳述すると、図1は本発明のメモリスイッ
チ監視方式における8タイムスロットメモリスイッチの
ブロック図であり、図2は本発明のメモリスイッチ監視
方式において、入力タイムスロット1が出力タイムスロ
ット3に、および入力タイムスロット3が出力タイムス
ロット1に接続されたときのタイミングチャートであ
る。
チ監視方式における8タイムスロットメモリスイッチの
ブロック図であり、図2は本発明のメモリスイッチ監視
方式において、入力タイムスロット1が出力タイムスロ
ット3に、および入力タイムスロット3が出力タイムス
ロット1に接続されたときのタイミングチャートであ
る。
【0009】次に、図1のブロック図に示される本発明
のメモリスイッチ監視方式において、図2のタイミング
チャートに示される接続を行ったときの動作について説
明する。アドレスコントロールメモリ15のデータメモ
リ読み出しアドレスには、タイムスロットの接続のある
場合は接続先のデータメモリアドレスが書かれ、タイム
スロットの接続がない場合は入力タイムスロットと同じ
出力タイムスロットを接続するため、シーケンシャルカ
ウンタ16から出力されるアドレスと同じアドレスが書
かれる。タイムスロットの接続の有無を識別するビット
には、接続がある場合は″1″が、および接続がない場
合は″0″が書き込まれる。データメモリ12の入力に
は、接続があるタイムスロットNo.1およびタイムス
ロットNo.3には入力信号が、および接続がないタイ
ムスロットNo.2,4,5,6,7には監視用信号発
生器17で作成された″0″と″1″との交番パターン
の監視用信号がアドレスコントロールメモリ15のタイ
ムスロットの接続の有無を識別するビットXにより制御
された入力信号選択器18により選択されて入力され
る。また、入力信号選択器18から選択出力されるこれ
らの信号はチェックビット挿入回路11に入力されてチ
ェックビットが付与され、シーケンシャルカウンタ16
のアドレスによりデータメモリ12のアドレス0〜7に
順次書き込まれる。図2に示されるように、出力側では
接続のあるタイムスロットNo.1およびタイムスロッ
トNo.3には該当アドレスのデータメモリから読み出
された信号が出力され、接続のないタイムスロットN
o.2,4,5,6,7には監視用信号が読み出され
る。接続のないタイムスロットに書き込まれた監視用信
号のデータメモリ12に入力される値とデータメモリ1
2から出力される値とをパターン比較回路20によって
比較することにより接続のないタイムスロットの監視を
行う。また、アドレスコントロールメモリ15にはデー
タメモリ12の全ての領域のアドレスが書かれているた
め、データメモリ12の出力にはデータメモリ12の全
アドレスが読み出され、これらの信号をチェックビット
検出回路13でパリティチェックを行うことによりデー
タメモリ12の中でハッチングを施した異常接続のない
アドレス6を発見することが可能である。出力信号選択
器19は、接続のないタイムスロットに監視用信号が流
出するのを防ぐためのもので、ここでは接続のないタイ
ムスロットには″0″を出力している。そして、パター
ン比較回路20からのパターン不一致エラーの信号とチ
ェックビット検出回路13からのチェックビット検出エ
ラーの信号との2つのエラー信号を論理和回路21およ
び排他的論理和回路22に入力し、図2に示されるよう
に論理和回路21によっていずれか一方のエラー信号に
よりメモリスイッチアラームとして出力し、また排他的
論理和回路22によって2つのエラー信号が不一致の場
合に監視回路アラームとして出力する。
のメモリスイッチ監視方式において、図2のタイミング
チャートに示される接続を行ったときの動作について説
明する。アドレスコントロールメモリ15のデータメモ
リ読み出しアドレスには、タイムスロットの接続のある
場合は接続先のデータメモリアドレスが書かれ、タイム
スロットの接続がない場合は入力タイムスロットと同じ
出力タイムスロットを接続するため、シーケンシャルカ
ウンタ16から出力されるアドレスと同じアドレスが書
かれる。タイムスロットの接続の有無を識別するビット
には、接続がある場合は″1″が、および接続がない場
合は″0″が書き込まれる。データメモリ12の入力に
は、接続があるタイムスロットNo.1およびタイムス
ロットNo.3には入力信号が、および接続がないタイ
ムスロットNo.2,4,5,6,7には監視用信号発
生器17で作成された″0″と″1″との交番パターン
の監視用信号がアドレスコントロールメモリ15のタイ
ムスロットの接続の有無を識別するビットXにより制御
された入力信号選択器18により選択されて入力され
る。また、入力信号選択器18から選択出力されるこれ
らの信号はチェックビット挿入回路11に入力されてチ
ェックビットが付与され、シーケンシャルカウンタ16
のアドレスによりデータメモリ12のアドレス0〜7に
順次書き込まれる。図2に示されるように、出力側では
接続のあるタイムスロットNo.1およびタイムスロッ
トNo.3には該当アドレスのデータメモリから読み出
された信号が出力され、接続のないタイムスロットN
o.2,4,5,6,7には監視用信号が読み出され
る。接続のないタイムスロットに書き込まれた監視用信
号のデータメモリ12に入力される値とデータメモリ1
2から出力される値とをパターン比較回路20によって
比較することにより接続のないタイムスロットの監視を
行う。また、アドレスコントロールメモリ15にはデー
タメモリ12の全ての領域のアドレスが書かれているた
め、データメモリ12の出力にはデータメモリ12の全
アドレスが読み出され、これらの信号をチェックビット
検出回路13でパリティチェックを行うことによりデー
タメモリ12の中でハッチングを施した異常接続のない
アドレス6を発見することが可能である。出力信号選択
器19は、接続のないタイムスロットに監視用信号が流
出するのを防ぐためのもので、ここでは接続のないタイ
ムスロットには″0″を出力している。そして、パター
ン比較回路20からのパターン不一致エラーの信号とチ
ェックビット検出回路13からのチェックビット検出エ
ラーの信号との2つのエラー信号を論理和回路21およ
び排他的論理和回路22に入力し、図2に示されるよう
に論理和回路21によっていずれか一方のエラー信号に
よりメモリスイッチアラームとして出力し、また排他的
論理和回路22によって2つのエラー信号が不一致の場
合に監視回路アラームとして出力する。
【0010】
【発明の効果】以上説明したように本発明によれば、比
較回路および検出回路からなる2つの監視回路を含めた
メモリスイッチ全体の常時監視が可能であり、信頼性の
高い時分割多重化装置を実現できる。
較回路および検出回路からなる2つの監視回路を含めた
メモリスイッチ全体の常時監視が可能であり、信頼性の
高い時分割多重化装置を実現できる。
【図1】本発明の一実施例のメモリスイッチ監視方式を
示すブロック図である。
示すブロック図である。
【図2】同実施例のメモリスイッチ監視方式の動作を説
明するタイミングチャートである。
明するタイミングチャートである。
【図3】従来のメモリスイッチ監視方式を示すブロック
図である。
図である。
【図4】従来のメモリスイッチ監視方式の動作を説明す
るタイミングチャートである。
るタイミングチャートである。
11 チェックビット挿入回路 12 データメモリ 13 チェックビット検出回路 14 セレクタ 15 アドレスコントロールメモリ 16 シーケンシャルカウンタ 17 監視用信号発生器 18 入力信号選択器 19 出力信号選択器 20 パターン比較回路 21 論理和回路 22 排他的論理和回路 X データ読み出しアドレスビット Y 接続有無識別ビット
Claims (1)
- 【請求項1】 双方向通信を行うためのシーケンシャル
書き込み・ランダム読み出し方式の一面構成メモリスイ
ッチにおいて、 データメモリと、 タイムスロットごとに前記データメモリの読み出しアド
レスとの接続の有無を識別するビットで構成されるアド
レスコントロールメモリと、 前記接続の有無を識別するビットを読み出し未接続時の
前記データメモリ入力に監視用の信号挿入を行う監視用
信号発生手段と、 前記データメモリの障害を監視するために挿入された前
記監視用の信号を前記データメモリの入力時と出力時で
比較するパターン比較手段と、 パリティを付加するチェックビット挿入手段と、 チェックビットを検出するチェックビット検出手段と、 を備え、 接続の無いタイムスロットにおいては前記アドレスコン
トロールメモリに入力側のタイムスロットが出力側の同
一タイムスロットと接続されるように読み出しアドレス
を書くとともに、接続の有無を識別するビットに接続無
しを書き込む制御手段とで構成した未接続タイムスロッ
ト領域を含めた前記データメモリの全領域を監視するこ
とを特徴とするメモリスイッチ監視方式。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP4260997A JP2978649B2 (ja) | 1992-09-30 | 1992-09-30 | メモリスイッチ監視方式 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP4260997A JP2978649B2 (ja) | 1992-09-30 | 1992-09-30 | メモリスイッチ監視方式 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPH06113379A true JPH06113379A (ja) | 1994-04-22 |
JP2978649B2 JP2978649B2 (ja) | 1999-11-15 |
Family
ID=17355632
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP4260997A Expired - Fee Related JP2978649B2 (ja) | 1992-09-30 | 1992-09-30 | メモリスイッチ監視方式 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP2978649B2 (ja) |
-
1992
- 1992-09-30 JP JP4260997A patent/JP2978649B2/ja not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
JP2978649B2 (ja) | 1999-11-15 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CA1092710A (en) | Status reporting | |
US4507784A (en) | Data processing systems | |
JPH06113379A (ja) | メモリスイッチ監視方式 | |
JP2001186581A (ja) | 障害検出装置及び障害検出方法 | |
JP3390655B2 (ja) | リモート入出力装置 | |
JPH045315B2 (ja) | ||
JPS61100064A (ja) | 時分割スイツチ通話路監視方式 | |
JPS61286770A (ja) | 故障診断装置 | |
US5267250A (en) | Circuit arrangement for detection of an erroneous selection signal supplied to selection means | |
GB2120818A (en) | Data processing systems | |
JPS636642A (ja) | カ−ド実装状態検出装置 | |
JP3001379B2 (ja) | 加入者線監視回路 | |
JPH08263394A (ja) | バス試験システム | |
JPH04120938A (ja) | アドレス・コントロール・メモリの自己診断回路 | |
JP2565101B2 (ja) | 主信号監視方式 | |
JPH04361344A (ja) | 記憶回路 | |
SU940242A1 (ru) | Устройство дл контрол блоков оперативной пам ти | |
JP2570994B2 (ja) | アラーム信号通信装置 | |
JPH0546487A (ja) | フアイル盤誤実装検出装置 | |
JPS62226238A (ja) | コンピユ−タシステム | |
JPH0552912A (ja) | 集積回路 | |
JPH04101372A (ja) | 誤接続検出回路 | |
JPH04302333A (ja) | データ処理装置 | |
JPH01194631A (ja) | 伝送系異常検出方式 | |
JPH0331953A (ja) | 情報処理装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 19990824 |
|
LAPS | Cancellation because of no payment of annual fees |