JPH05327028A - 光学装置の製造方法 - Google Patents

光学装置の製造方法

Info

Publication number
JPH05327028A
JPH05327028A JP4133597A JP13359792A JPH05327028A JP H05327028 A JPH05327028 A JP H05327028A JP 4133597 A JP4133597 A JP 4133597A JP 13359792 A JP13359792 A JP 13359792A JP H05327028 A JPH05327028 A JP H05327028A
Authority
JP
Japan
Prior art keywords
conductive adhesive
curing
resin
minutes
optical device
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP4133597A
Other languages
English (en)
Other versions
JP3338473B2 (ja
Inventor
Ikuo Takahashi
生郎 孝橋
Hiromitsu Ishii
弘満 石井
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sharp Corp
Original Assignee
Sharp Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sharp Corp filed Critical Sharp Corp
Priority to JP13359792A priority Critical patent/JP3338473B2/ja
Publication of JPH05327028A publication Critical patent/JPH05327028A/ja
Application granted granted Critical
Publication of JP3338473B2 publication Critical patent/JP3338473B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32245Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L2224/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • H01L2224/45001Core members of the connector
    • H01L2224/45099Material
    • H01L2224/451Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
    • H01L2224/45138Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/45144Gold (Au) as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48091Arched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/484Connecting portions
    • H01L2224/48463Connecting portions the connecting portion on the bonding area of the semiconductor or solid-state body being a ball bond
    • H01L2224/48465Connecting portions the connecting portion on the bonding area of the semiconductor or solid-state body being a ball bond the other connecting portion not on the bonding area being a wedge bond, i.e. ball-to-wedge, regular stitch
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73251Location after the connecting process on different surfaces
    • H01L2224/73265Layer and wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/85Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a wire connector
    • H01L2224/85909Post-treatment of the connector or wire bonding area
    • H01L2224/8592Applying permanent coating, e.g. protective coating

Landscapes

  • Light Receiving Elements (AREA)
  • Structures Or Materials For Encapsulating Or Coating Semiconductor Devices Or Solid State Devices (AREA)
  • Die Bonding (AREA)
  • Led Device Packages (AREA)

Abstract

(57)【要約】 【目的】 保護樹脂中の気泡を無くす。 【構成】 導電性接着剤3を完全無溶剤タイプとし、揮
発性溶剤による空孔を無くす。導電性接着剤3および保
護樹脂7の夫々の加熱硬化をステップ硬化にし、硬化前
の低粘度状態で気泡を逃がす。

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】本発明は、ダイボンド用導電性接
着剤と光学素子周囲の保護樹脂を熱硬化する光学装置の
製造方法に関する。
【0002】
【従来の技術】従来のLEDランプ等を用いた光学装置
は、通常、図2,3に示すように実装される。すなわ
ち、光学素子としての発光ダイオードチップ1は、リー
ドフレーム2のヘッダー部の所定位置に、銀片がフィラ
ーに加えられた導電性ダイボンドペースト3を介して搭
載され、ダイボンドペースト3はオーブン中での約1時
間の加熱で熱硬化することにより、発光ダイオードチッ
プ1はリードフレーム2のヘッダー部の所定位置に固着
される。
【0003】次に、発光ダイオードチップ1の表面電極
4とリードフレーム2のリードピン5とを金線6により
接続した後、発光ダイオードチップ1は透光性あるいは
半透光性のシリコーン樹脂7を塗布することにより被わ
れ、シリコーン樹脂7はオーブン中で約1時間加熱さ
れ、ラバー状あるいはゲル状に硬化する。
【0004】このように実装されたチップ1は、さらに
透光性あるいは半透光性のエポキシ樹脂にてトランスフ
ァーモールド方式等により外型成形される。
【0005】シリコーン樹脂7で発光ダイオードチップ
1を被うのは、硬化するエポキシ樹脂による応力を緩和
する為であり、応力により発光出力が変化しやすい発光
ダイオードチップ1を保護する上で製品の信頼性上必要
な方式である。
【0006】
【発明が解決しようとする課題】ところで、近年、実装
上の手番短縮によるバリューエンジニアリング(VE)
が必要になってきている。
【0007】例えば、ICやLSIの分野ではダイボン
ドペーストを熱板上やキュア炉で数分硬化させることに
より、ダイボンド工程とワイヤボンド工程を連続して行
い、さらには後工程のモールドも接続した一貫ラインが
構築されてきた。
【0008】そして、LEDランプ等を用いた光学装置
の分野でも同様の要求があり、一貫ラインの構築が必要
となった。
【0009】ところで、光学装置における光学素子用の
ダイボンドペースト3は、強い接着性と耐熱性良好な電
気伝導性が要求される。この要求を満たすため、ダイボ
ンドペースト3に有機性アルコール等の揮発性の溶剤が
混練されたものが使用されることが多かった。つまり、
揮発性溶剤を用いることで、熱硬化時の硬化収縮を向上
させて導電性を高め、かつ樹脂のみで構成するよりも耐
熱性を向上させるのである。
【0010】ここで、光学装置は、IC,LSIと相違
して、シリコーン樹脂7で光学素子1が被われている。
このシリコーン樹脂7の熱硬化において、熱板上やキュ
ア炉で数分間硬化させると、図4の如く、硬化したシリ
コーン樹脂7に気泡8が発生する。この気泡8の発生要
因は、ダイボンドペースト3中の揮発性溶剤による空孔
と、これに伴う表面の凹凸であることが判明している。
気泡8が発生すると、シリコーン樹脂7の内部に気泡8
ができ、あるいはその表面に凹凸ができるため、発光ダ
イオード1の光出力特性上悪影響を及ぼし、また信頼性
も悪くなる。
【0011】本発明は、上記に鑑み、シリコーン樹脂を
熱板上やキュア炉で数分間熱硬化してもシリコーン樹脂
中に気泡が発生しない光学装置の製造方法の提供を目的
とする。
【0012】
【課題を解決するための手段】本発明請求項1による課
題解決手段は、光学素子1をリードフレーム2の上に導
電性接着剤3でダイボンドし、該導電性接着剤3を熱硬
化し、光学素子1の周囲を保護樹脂7で封止し、該保護
樹脂7を熱硬化する光学装置の製造方法において、前記
導電性接着剤3として揮発性溶剤を含まないものを使用
し、該導電性接着剤3の熱硬化を、低温熱硬化と高温熱
硬化の二回以上に分けて行うものである。
【0013】本発明請求項2による課題解決手段は、請
求項1記載の保護樹脂7の熱硬化を、低温熱硬化と高温
熱硬化の二回以上に分けて行うものである。
【0014】
【作用】上記課題解決手段において、請求項1では、導
電性接着剤3を完全無溶剤タイプへ改良することによ
り、導電性接着剤3の硬化物の空孔を無くすことができ
る。また、導電性接着剤3の加熱硬化をステップ硬化す
ることにより、硬化前の低粘度状態が確保され、導電性
接着剤3の表面の凸凹がなめらかになる。
【0015】請求項2では、保護樹脂7の加熱硬化をス
テップ硬化することにより、仮に保護樹脂7中に気泡が
発生しても、硬化前の低粘度状態において気泡が外部へ
逃げ出る。
【0016】
【実施例】本実施例の光学装置は、図2,3の如く、一
般的なLEDランプや光結合装置として活用されるもの
であって、光学素子としての発光ダイオードチップ1が
リードフレーム2に搭載され、その周囲が保護樹脂とし
ての透光性あるいは半透光性のシリコーン樹脂7にて被
われた点で、従来と同様のものであるが、発光ダイオー
ドチップ1を搭載する導電性接着剤3(以下導電性ダイ
ボンドペーストという)として揮発性溶剤を含まないも
の(以下、無溶剤性という)を使用し、また、図1の如
く、導電性ダイボンドペースト3およびシリコーン樹脂
7の熱硬化を、低温熱硬化と高温熱硬化の二回以上に夫
々分けて行う(以下ステップ硬化という)点で、従来と
異なる。
【0017】前記発光ダイボンドチップ1は、図2,3
の如く、リードフレーム2のヘッダー部の所定位置に導
電性ダイボンドペースト3を介して搭載される。
【0018】該ダイボンドペースト3は、エポキシ樹脂
に長さ2〜5ミクロンで厚み1ミクロンの銀片をフィラ
ーとして80%重量比程度に加えたもので、前述のよう
に完全無溶剤とされている。これにより、リフロー等の
加熱時の気泡の発生を従来に比べて軽減できる。なお、
揮発性溶剤を省略したことで、その導電性に影響がおよ
ぶことがあるが、銀片の混練比率を高めることでその問
題点を解決できる。
【0019】また、図1の如く、該ダイボンドペースト
3は熱板上あるいはキュア炉を通して数分で加熱硬化さ
れる。このときの硬化温度プロファイルはステップ硬化
であり、例えば、1〜2分間ほど140〜150℃に熱
した後、さらに1〜2分間ほど200〜210℃に熱し
て行う。これにより、従来に比べて少なくではあるが発
生する気泡を、ダイボンドペースト3が固まるまでに外
側へ逃がすことができ、かつ、表面がなめらかな硬化物
となる。
【0020】次に、発光ダイボンドチップ1の表面電極
4とリードフレーム2のリードピン5とは、周知のワイ
ヤボンド方式により金線6により接続された後、発光ダ
イオードチップ1は透光性あるいは半透光性のシリコー
ン樹脂7を塗布することにより被われる。
【0021】このとき、シリコーン樹脂7は無溶剤性の
いわゆるジャンクションコーティングレジンであり、熱
板上あるいはキュア炉を通して数分で加熱硬化される。
このときの硬化温度プロファイルはステップ硬化であ
り、例えば1〜2分間ほど70〜80℃に熱した後、5
〜10分間ほど200〜250℃に熱して行う。これに
より、シリコーン樹脂7はラバー状あるいはゲル状に硬
化し、硬化物中およびその表面には気泡のない状態が得
られる。このように実装された半導体素子8はさらに透
光性あるいは半透光性のエポキシ樹脂にてトランスファ
ーモールド方式等により製品の外形成型がなされる。
【0022】このように、(1)ダイボンドペーストを
完全無溶剤タイプにしたこと、(2)ダイボンドペース
トの数分の加熱硬化をステップ硬化としたこと、(3)
シリコーン樹脂の数分の加熱硬化をステップ硬化とした
ことにより、ダイボンドペーストおよびシリコーン樹脂
硬化物中に気泡のほとんどない光学装置製造の一貫ライ
ンのプロセスを提供することができ、これにより、手番
短縮が可能であり、VEに大きく寄与する。
【0023】また、従来のオーブン中の硬化は、ダイボ
ンドペーストでもシリコーン樹脂でも密閉状態であり、
気泡の揮発した成分がリードフレーム2に付着し、後に
成形する樹脂との密着性を害する傾向にあったが、本発
明によればその心配はなく、信頼性も向上する硬化を確
認している。
【0024】なお、本発明は、上記実施例に限定される
ものではなく、本発明の範囲内で上記実施例に多くの修
正および変更を加え得ることは勿論である。
【0025】例えば、上記実施例では、光学素子として
発光ダイオードチップを用いていたが、その他の発光素
子やフオトトランジスタ等の受光素子であってもよい。
【0026】
【発明の効果】以上の説明から明らかな通り、本発明請
求項1によると、導電性接着剤を完全無溶剤タイプにし
たことから、導電性接着剤内の気泡の発生を抑え、ま
た、導電性接着剤の加熱硬化をステップ硬化としたこと
から、導電性接着剤の表面の凹凸を無くすことができ
る。
【0027】また、本発明請求項2によると、保護樹脂
の数分の加熱硬化をステップ硬化としたことから、導電
性接着剤から流出した気泡を保護樹脂の硬化前に容易に
外部に流出できる。
【0028】したがって、保護樹脂の表面の凸凹がなめ
らかになり、その光学的特性が気泡によって阻害される
のを防止できるといった優れた効果がある。
【図面の簡単な説明】
【図1】本発明の製造方法を示すフローチャート
【図2】一般的な光学装置の平面図
【図3】一般的な光学装置の側面図
【図4】従来の光学装置において気泡が発生している状
態を示す側面図
【符号の説明】
1 光学素子 2 リードフレーム 3 導電性接着剤 7 保護樹脂
フロントページの続き (51)Int.Cl.5 識別記号 庁内整理番号 FI 技術表示箇所 H01L 23/31 31/02 7210−4M H01L 31/02 B

Claims (2)

    【特許請求の範囲】
  1. 【請求項1】 光学素子をリードフレームの上に導電性
    接着剤でダイボンドし、該導電性接着剤を熱硬化し、光
    学素子の周囲を保護樹脂で封止し、該保護樹脂を熱硬化
    する光学装置の製造方法において、前記導電性接着剤と
    して揮発性溶剤を含まないものを使用し、該導電性接着
    剤の熱硬化を、低温熱硬化と高温熱硬化の二回以上に分
    けて行うことを特徴とする光学装置の製造方法。
  2. 【請求項2】 請求項1記載の保護樹脂の熱硬化を、低
    温熱硬化と高温熱硬化の二回以上に分けて行うことを特
    徴とする光学装置の製造方法。
JP13359792A 1992-05-26 1992-05-26 光学装置の製造方法 Expired - Fee Related JP3338473B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP13359792A JP3338473B2 (ja) 1992-05-26 1992-05-26 光学装置の製造方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP13359792A JP3338473B2 (ja) 1992-05-26 1992-05-26 光学装置の製造方法

Publications (2)

Publication Number Publication Date
JPH05327028A true JPH05327028A (ja) 1993-12-10
JP3338473B2 JP3338473B2 (ja) 2002-10-28

Family

ID=15108537

Family Applications (1)

Application Number Title Priority Date Filing Date
JP13359792A Expired - Fee Related JP3338473B2 (ja) 1992-05-26 1992-05-26 光学装置の製造方法

Country Status (1)

Country Link
JP (1) JP3338473B2 (ja)

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH10173005A (ja) * 1996-12-12 1998-06-26 Fujitsu Ltd フリップチップ実装方法
JPH10190066A (ja) * 1996-12-27 1998-07-21 Nichia Chem Ind Ltd 発光ダイオード及びそれを用いたled表示装置
US6677184B2 (en) 2000-02-07 2004-01-13 Sharp Kabushiki Kaisha Semiconductor laser apparatus and method of producing the same
WO2005064696A1 (de) * 2003-12-30 2005-07-14 Osram Opto Semiconductors Gmbh Strahlungsemittierendes und/oder strahlungsempfangendes halbleiterbauelement und verfahren zu dessen herstellung
JP2007519233A (ja) * 2003-12-30 2007-07-12 オスラム オプト セミコンダクターズ ゲゼルシャフト ミット ベシュレンクテル ハフツング ビーム発光型及び/又はビーム受光型半導体構成素子
US9196800B2 (en) 1996-06-26 2015-11-24 Osram Gmbh Light-radiating semiconductor component with a luminescence conversion element
JP2016207728A (ja) * 2015-04-17 2016-12-08 豊田合成株式会社 発光装置の製造方法

Cited By (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9196800B2 (en) 1996-06-26 2015-11-24 Osram Gmbh Light-radiating semiconductor component with a luminescence conversion element
JPH10173005A (ja) * 1996-12-12 1998-06-26 Fujitsu Ltd フリップチップ実装方法
JPH10190066A (ja) * 1996-12-27 1998-07-21 Nichia Chem Ind Ltd 発光ダイオード及びそれを用いたled表示装置
US6677184B2 (en) 2000-02-07 2004-01-13 Sharp Kabushiki Kaisha Semiconductor laser apparatus and method of producing the same
US6888865B2 (en) 2000-02-07 2005-05-03 Sharp Kabushiki Kaisha Semiconductor laser apparatus and method of producing the same
WO2005064696A1 (de) * 2003-12-30 2005-07-14 Osram Opto Semiconductors Gmbh Strahlungsemittierendes und/oder strahlungsempfangendes halbleiterbauelement und verfahren zu dessen herstellung
JP2007519233A (ja) * 2003-12-30 2007-07-12 オスラム オプト セミコンダクターズ ゲゼルシャフト ミット ベシュレンクテル ハフツング ビーム発光型及び/又はビーム受光型半導体構成素子
US7666715B2 (en) 2003-12-30 2010-02-23 Osram Opto Semiconductors Gmbh Radiation-emitting and/or radiation-receiving semiconductor component and method for the production thereof
JP4939946B2 (ja) * 2003-12-30 2012-05-30 オスラム オプト セミコンダクターズ ゲゼルシャフト ミット ベシュレンクテル ハフツング ビーム発光型及び/又はビーム受光型半導体構成素子
JP2016207728A (ja) * 2015-04-17 2016-12-08 豊田合成株式会社 発光装置の製造方法

Also Published As

Publication number Publication date
JP3338473B2 (ja) 2002-10-28

Similar Documents

Publication Publication Date Title
KR100867575B1 (ko) 열방출 능력이 개선된 전력용 모듈 패키지 및 그 제조 방법
JP3359846B2 (ja) 半導体装置
US6498055B2 (en) Semiconductor device, method of manufacturing semiconductor device, resin molding die, and semiconductor manufacturing system
JP3393247B2 (ja) 光学装置およびその製造方法
KR101398404B1 (ko) 기계적으로 분리된 리드 부착물을 갖는 플라스틱오버몰딩된 패키지들
JPH05327028A (ja) 光学装置の製造方法
JP2806348B2 (ja) 半導体素子の実装構造及びその製造方法
KR900007302B1 (ko) 반도체 장치
JPH11168122A (ja) 回路基板への半導体素子の装着方法、及び半導体装置
JP3266680B2 (ja) 発光ダイオードの製造方法
JPH077110A (ja) 半導体装置
JPH0345542B2 (ja)
JPH08236560A (ja) 半導体集積回路装置およびその製造方法
KR20060036433A (ko) 방열구조 반도체 패캐지 및 이에 대한 제조.
JP3200280B2 (ja) 半導体装置の製造方法
JP4409074B2 (ja) 半導体装置
US6482289B1 (en) Nonconductive laminate for coupling substrates and method therefor
US20220336429A1 (en) Semiconductor device and method for manufacturing semiconductor device
JP2004103641A (ja) 半導体装置
KR100845921B1 (ko) 가열되는 동안 열경화성 수지를 포팅할 수 있는 반도체 패키지의 제조를 위한 장치 및 방법
JPH11224883A (ja) 樹脂封止半導体装置の製造方法および樹脂封止半導体装置
JPH01166530A (ja) 樹脂封止型半導体装置
JP2002368030A (ja) 樹脂封止型半導体装置及びその製造方法
JPH0360135A (ja) 半導体装置
JPH03296250A (ja) 樹脂封止型半導体装置

Legal Events

Date Code Title Description
FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20070809

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080809

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080809

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090809

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090809

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100809

Year of fee payment: 8

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110809

Year of fee payment: 9

LAPS Cancellation because of no payment of annual fees