JPH05233843A - Uveprom制御回路 - Google Patents

Uveprom制御回路

Info

Publication number
JPH05233843A
JPH05233843A JP3098792A JP3098792A JPH05233843A JP H05233843 A JPH05233843 A JP H05233843A JP 3098792 A JP3098792 A JP 3098792A JP 3098792 A JP3098792 A JP 3098792A JP H05233843 A JPH05233843 A JP H05233843A
Authority
JP
Japan
Prior art keywords
password
data
setting circuit
uveprom
circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP3098792A
Other languages
English (en)
Inventor
Takamasa Uchida
隆政 内田
Satoshi Ishikawa
智 石川
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC IC Microcomputer Systems Co Ltd
Original Assignee
NEC IC Microcomputer Systems Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC IC Microcomputer Systems Co Ltd filed Critical NEC IC Microcomputer Systems Co Ltd
Priority to JP3098792A priority Critical patent/JPH05233843A/ja
Publication of JPH05233843A publication Critical patent/JPH05233843A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Microcomputers (AREA)
  • Read Only Memory (AREA)

Abstract

(57)【要約】 【目的】 UVEPROM制御回路において、パスワー
ドの概念を導入することにより、一度書き込んだデータ
を他人に読み出されたり、又は、再度書き込んでしまう
ことを防止する。 【構成】 UVEPROMにデータを書き込んだり、デ
ータ比較の為にデータを読み出したりするモードを設定
するモード設定回路(4)の出力と、パスワードを設定
しておいたパスワード設定回路(18)と入出力インタ
ーフェース(20)より入力したパスワードを保持する
パスワードデータ保持回路(19)とのパスワードを比
較するパスワードコンパレータ(17)の出力をモード
デコーダに入力することにより、外部より入力したパス
ワードと既に設定しておいたパスワードが一致した場合
のみ、メモリセルのデータの読み出し、又は、書き込み
の動作を許可する。

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】本発明は、シングルチップマイコ
ンに内蔵されるUVEPROMの制御回路に関する。
【0002】
【従来の技術】従来のシングルチップマイコンに内蔵さ
れるUVEPROMは、図3に示すように、UVEPR
OMのアドレスを示すアドレス設定回路21と、アドレ
ス設定回路21の出力をデコードするアドレスデコーダ
22と、UVEPROMのメモリセル23と、メモリセ
ル23にデータの書き込み、又は、メモリセル23より
データの読み出しを行う書き込み・読み出し制御回路2
6と、UVEPROMの動作モードを設定するモード設
定回路24と、その出力をデコードし、書き込み・読み
出し制御回路26の入力となる、モードデコーダ25に
より構成されていた。
【0003】ここで、シングルチップマイコンにおいて
は、モード設定回路24は、端子とし製品の外部に出て
いた。従って、メモリセル23へのデータ書き込み・読
み出しは、外部の端子により自由に設定できた。
【0004】
【発明が解決しようとする課題】この従来のシングルチ
ップマイコンに内蔵されるUVEPROMでは、モード
設定回路は端子として製品の外部に出ていた。また、モ
ード設定回路の出力のみが、モードデコーダに入ってい
る構成になっていた。従って、外部の端子状態より、U
VEPROMのメモリセルのデータを読み出したり、メ
モリセルにデータを書き込んだり、自由に行うことがで
きた。
【0005】ところが、このことにより、UVEPRO
Mを内蔵したシングルチップマイコンでは、UVEPR
OMに書き込んだデータを他人に読み出され、データの
解読をされてしまう問題点があった。
【0006】また、一度書き込んだUVEPROMに間
違って、再度書き込みを行ってしまう問題点もあった。
【0007】そこで、本発明の技術的課題は、上記欠点
に鑑み、他人のデータの読み出しを防止すると共に、再
度の書き込みを防止したUVEPROM制御回路を提供
することである。
【0008】
【課題を解決するための手段】本発明によれば、シング
ルチップマイコンに内蔵されるUVEPROMのアドレ
スを示すアドレス設定回路と、アドレス設定回路の出力
をデコードするアドレスデコーダと、UVEPROMの
メモリセルと、メモリセルにデータの書き込み、又は、
メモリセルよりデータの読み出しを行う書き込み・読み
出し制御回路と、UVEPROMの動作モードを設定す
るモード設定回路と、データの入出力を行う入出力イン
ターフェースと、この入出力インターフェースから入力
したパスワードデータを保持するパスワードデータ保持
回路と、ユーザーが任意に設定したデータをパスワード
データとして保持するパスワード設定回路と、パスワー
ドデータ保持回路とパスワード設定回路の各々のデータ
を比較するパスワードコンパレータと、このパスワード
コンパレータの出力とモード設定回路の出力とを入力と
するモードデコーダとを備えることを特徴とするUVE
PROM制御回路が得られる。
【0009】
【実施例】次に、本発明の実施例について図面を参照し
て説明する。
【0010】図1は、本発明の一実施例である。メモリ
セル3へのデータの書き込み、又は、データの読み出し
は、書き込み・読み出し制御回路6により制御される。
ここで、この書き込み・読み出し制御回路6の動作は、
モードデコーダ5のデコード値により決まる。モードデ
コーダ5の出力は、モード設定回路4とパスワードコン
パレータ7とにより決定される。
【0011】パスワードコンパレータ7は、メモリセル
のある特定のアドレスに書き込んだパスワードを読み込
み、パスワードを設定するパスワード設定回路8と、入
出力インターフェースより入力されたパスワードをパス
ワードデータとして保持するパスワードデータ保持回路
9の各々の出力を比較し、パスワードが同一の場合の
み、モードデコーダ5は、そのデータをデコードし、書
き込み・読み出し制御回路6を動作させる。
【0012】次に、図2は第2の実施例である。第1の
実施例がメモリセルの中にある特定のアドレスにパスワ
ードを格納しておいたのに対し、第2の実施例では、パ
スワード設定回路18においてアルミオプション又はコ
ードリンオプションのように、製品を製作する時に固定
したデータをパスワードデータとして設定している。
【0013】他の動作は第1の実施例と同一であるので
省略する。
【0014】
【発明の効果】以上説明したように、本発明の第1の実
施例では、メモリセルのある特定のアドレスを用いてパ
スワードデータの設定を、第2の実施例ではUVEPR
OM製作時にパスワードデータを固定して、パスワード
データの設定を行い、入力されたパスワードが各々同一
の場合のみモードデコーダを動作させる様にした。
【0015】このことにより、UVEPROMを内蔵し
たシングルチップマイコンでは、既に設定したパスワー
ドと外部端子より入力したパスワードが一致しない限
り、メモリセルの値を読み出したり、書き込んだりする
ことができなくなるという効果を有する。
【図面の簡単な説明】
【図1】本発明の一実施例のブロック図。
【図2】本発明の一実施例のブロック図。
【図3】従来例のブロック図。
【符号の説明】
1,11,21 アドレス設定回路 2,12,22 アドレスデコーダ 3,13,23 メモリセル 4,14,24 モード設定回路 5,15,25 モードデコーダ 6,16,26 書き込み・読み出し制御回路 7,17 パスワードコンパレータ 8,18 パスワード設定回路 9,19 パスワードデータ保持回路 10,20,27 入出力インターフェース

Claims (1)

    【特許請求の範囲】
  1. 【請求項1】 シングルチップマイコンに内蔵される紫
    外線による消去可能で、電気的に書き込み可能なUVE
    PROMのアドレスを示すアドレス設定回路と、該アド
    レス設定回路の出力をデコードするアドレスデコーダ
    と、UVEPROMのメモリセルと、該メモリセルにデ
    ータの書き込み、又は、該メモリセルよりデータの読み
    出しを行う書き込み・読み出し制御回路と、UVEPR
    OMの動作モードを設定するモード設定回路と、データ
    の入出力を行う入出力インターフェースと、該入出力イ
    ンターフェースから入力したパスワードデータを保持す
    るパスワードデータ保持回路と、所定のデータをパスワ
    ードデータとして保持するパスワード設定回路と、前記
    パスワードデータ保持回路と前記パスワード設定回路の
    各々のデータを比較するパスワードコンパレータと、該
    パスワードコンパレータの出力とモード設定回路の出力
    とを入力とするモードデコーダとを備えることを特徴と
    するUVEPROM制御回路。
JP3098792A 1992-02-18 1992-02-18 Uveprom制御回路 Pending JPH05233843A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP3098792A JPH05233843A (ja) 1992-02-18 1992-02-18 Uveprom制御回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP3098792A JPH05233843A (ja) 1992-02-18 1992-02-18 Uveprom制御回路

Publications (1)

Publication Number Publication Date
JPH05233843A true JPH05233843A (ja) 1993-09-10

Family

ID=12318977

Family Applications (1)

Application Number Title Priority Date Filing Date
JP3098792A Pending JPH05233843A (ja) 1992-02-18 1992-02-18 Uveprom制御回路

Country Status (1)

Country Link
JP (1) JPH05233843A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6230244B1 (en) 1997-06-12 2001-05-08 Oki Electric Industry Co., Ltd. Memory device with read access controlled by code

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6230244B1 (en) 1997-06-12 2001-05-08 Oki Electric Industry Co., Ltd. Memory device with read access controlled by code

Similar Documents

Publication Publication Date Title
KR20010070149A (ko) 전기적으로 재기입 가능한 불휘발성 메모리를 구비하는마이크로컨트롤러
JPH04232696A (ja) 不揮発性半導体メモリ装置
JP2002108713A (ja) メモリ装置およびメモリアクセス制限方法
US20070180202A1 (en) Memory controller, semiconductor memory, and memory system
US5093909A (en) Single-chip microcomputer including an eprom capable of accommodating different memory capacities by address boundary discrimination
JPH02130023A (ja) マルチファンクション・プログラマブル・ロジック・デバイス
JPH05233843A (ja) Uveprom制御回路
JP2003051195A (ja) 半導体記憶装置
JPH11154395A (ja) 半導体メモリ装置のデータ保護回路
JP3961806B2 (ja) 不揮発性半導体記憶装置
US5343030A (en) IC card having flash erase means
JP2000181802A (ja) 半導体記憶装置
US7159124B2 (en) Non-volatile semiconductor memory that prevents unauthorized reading
JP2590172B2 (ja) シングルチップマイクロコンピュータ
KR100551933B1 (ko) 커맨드의 암호화를 가능하게 한 비휘발성 메모리
JPH05166391A (ja) メモリ装置
JPH01154398A (ja) 半導体記憶装置
JP2659147B2 (ja) 評価用マイクロコンピュータ
JPH05134928A (ja) メモリ装置
JPH04370856A (ja) メモリ回路
KR0147404B1 (ko) 비휘발성 메모리 소자의 프로그램 방법
JPS6275851A (ja) 半導体記憶装置
JPH0449441A (ja) Romモジュール
JPS62256148A (ja) 読出し専用メモリ集積回路
JPH04352046A (ja) Romカード

Legal Events

Date Code Title Description
A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 19990317