JPH0448365B2 - - Google Patents

Info

Publication number
JPH0448365B2
JPH0448365B2 JP60194803A JP19480385A JPH0448365B2 JP H0448365 B2 JPH0448365 B2 JP H0448365B2 JP 60194803 A JP60194803 A JP 60194803A JP 19480385 A JP19480385 A JP 19480385A JP H0448365 B2 JPH0448365 B2 JP H0448365B2
Authority
JP
Japan
Prior art keywords
video signal
block
liquid crystal
signal lines
switch element
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP60194803A
Other languages
English (en)
Other versions
JPS6255625A (ja
Inventor
Hideo Sugano
Nobuitsu Yamashita
Atsushi Mizutome
Juji Inoe
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Canon Inc
Original Assignee
Canon Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Canon Inc filed Critical Canon Inc
Priority to JP60194803A priority Critical patent/JPS6255625A/ja
Priority to US06/901,826 priority patent/US4779086A/en
Priority to EP86112116A priority patent/EP0213630B1/en
Priority to DE86112116T priority patent/DE3689343T2/de
Publication of JPS6255625A publication Critical patent/JPS6255625A/ja
Publication of JPH0448365B2 publication Critical patent/JPH0448365B2/ja
Granted legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • G09G3/3666Control of matrices with row and column drivers using an active matrix with the matrix divided into sections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0297Special arrangements with multiplexing or demultiplexing of display data in the drivers for data electrodes, in a pre-processing circuitry delivering display data to said drivers or in the matrix panel, e.g. multiplexing plural data signals to one D/A converter or demultiplexing the D/A converter output to multiple columns

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Liquid Crystal (AREA)
  • Liquid Crystal Display Device Control (AREA)

Description

【発明の詳細な説明】 [産業上の利用分野] 本発明は、液晶装置に関し、特に、TFT(薄膜
トランジスタ)をスイツチ素子としてブロツク分
割駆動する際に生じるブロツク毎高輝度ラインを
解消した液晶装置に関する。
[開示の概要] 本明細書及び図面は、ブロツク分割駆動用スイ
ツチ素子としてTFTを使用し、このブロツク分
割用TFT(以下、B−TETと略称する)と、ブ
ロツク毎に時分割駆動するマトリクス回路と、
TFTアクテイブマトリクスパネルとで構成され
る液晶表示パネルを1水平期間反転駆動(以下、
1H反転駆動と略称する)する駆動方法において、
B−TFTの1ブロツクをさらに2分割し、隣接
する1/2ブロツク毎に位相をずらせた制御信号を
与え、重複するタイミングで時分割駆動すること
により、チヤージシエアリング効果によりブロツ
ク毎に生じる高輝度ラインを解消し、高品位画像
を提供する技術を開示するものである。
[従来の技術] 従来より、TFTアクテイブマトリクス回路を
備えた液晶表示パネルの駆動方法としては、第3
図に示すように、表示パネル1への映像信号線を
複数のブロツクに分割し、その1ブロツク当りの
映像信号線本数に対応する本数の外部映像信号線
とマトリクス回路2を構成すると共に、該マトリ
クス回路2と前記表示パネル1との間の各映像信
号線上にサンプルホールド用のスイツチ素子を介
設し、そのスイツチ素子をB−TFTアレイ3で
構成し、1ブロツク毎のスイツチ素子アレイにに
制御信号を与えて1水平期間を反転周期とする時
分割駆動を行つていた。
第4図は、第3図をさらに詳細に示す配線図で
あつて、外部映像信号線D1,D2,〜Dnはマトリ
クス回路2で1ブロツクにつきm本の映像信号線
S1,S2,〜Snに分配され、ブロツク数がkであ
れば、映像信号線の総本数はm×k本となる。各
映像信号線S1,S2,〜Snはホールドコンデンサ
10を介して接地され、その手前に介設されたス
イツチ素子11は、各ブロツク毎のB−TFTゲ
ートドライバB1,B2,〜Bkにより時分割駆動さ
れ、映像信号を、図中破線で示した画素へ出力す
る。
上記のような液晶表示パネルを1水平期間の反
転周期で駆動すると、分割されたブロツク間の境
界部、即ち、第4図におけるSnとS1との間で、
ソース線間容量成分のため、チヤージシエアリン
グ効果と呼ばれる電荷移動現象が生じ、信号線
Sn上の映像信号にその効果分のΔVが重畳し、本
来の映像信号よりも大きい電圧振幅が出力されて
しまう。(但し、対向電極12は接地されてい
る。) 第5図は、チヤージシエアリング効果の原理図
であり、第6図は、そのタイムチヤートである。
第5図において、図の中央の破線はブロツク間の
境界を示し、破線より左方をブロツク1、破線よ
り右方をブロツク2とする。ブロツク1の最終の
信号線Snは、最終のソースラインDnからの出力
と、ブロツク分割用TFTのブロツク1の駆動電
圧B1によりドライブされ、ブロツク2の最初の
信号線S1は、最初のソースラインD1からの出力
とブロツク分割用TFTのブロツク2の駆動電圧
B2によりドライブされる。各ブロツク分割用
TFTのソース端子から見たソースライン容量Cn
およびC1は、前記映像信号ホールドコンデンサ
Cに相当するもので、ソース線間には、前記ΔV
を生じさせる線間容量Cssが存在する。ここで、
第6図に示される如く、B1にゲートパルスが入
ると、映像信号DnがTFTのチヤネルを通してSn
に伝達され、即ち、Cnに充電されることになる。
Cnが所属するブロツク1のソースラインの充電
が終了すると、次に、B2にパルスが入り、S1
含むブロツク2所属するソースラインが充電され
る。この時、2つのブロツクの境界に配置された
SnとS1の充電波形は第6図に示されるように変
化する。すなわち、Snは図中斜線部で示される
振幅ΔVが重畳されて、本来の映像信号よりも大
きくなり、一方でS1は反転初期に波形が図中斜線
で示されるように変動する。このような現象は、
前記ソース線間容量CssがCnとC1との間で前記チ
ヤージシエアリング効果を生じさせているため
で、ΔVとVとの関係は下式に近似する。
ΔV≒Css/(C+Css)・V(v) (C=Cn≒C1) [発明が解決しようとする問題点] 上記の如き液晶表示パネルをいささかの補正も
行わずに駆動すると、ブロツク毎に最終のSn
インが高輝度ラインとなつて目視され、デイスプ
レイとして非常に不具合である。
本発明は、上記の鑑み、このような欠点を除去
し、1H反転駆動の際に、チヤージシエアリング
効果によりブロツク毎に生じる高輝度ラインを解
消し、高品位の画像を得られる液晶装置を提供す
ることを目的とする。
[問題点を解決するための手段] 本発明は、 a 複数の映像信号線とゲート線とを備えたアク
テイブマトリクス構造を有する液晶パネルを備
えた液晶装置において、 b 前記複数の映像信号線を複数のブロツクに分
割し、その1ブロツク当りの映像信号線の本数
に等しい本数の外部映像信号線を設け、該外部
映像信号線をブロツク毎にリード線を介して前
記映像信号線に接続し、マトリクス配線構造を
形成し、 c 前記液晶パネルとマトリクス配線構造との間
で、前記映像信号線とリード線との間にサンプ
ルホールド用スイツチ素子アレイを介在させ、 d 前記1ブロツク当りの前記スイツチ素子アレ
イを2分割し、該1ブロツク当りの前記映像信
号線を更に2つの1/2ブロツクに分割し、該1/2
ブロツク毎に前記スイツチ素子アレイを共通に
制御する制御信号線を設け、並びに e 前記制御信号線に、隣接する前記2つの1/2
ブロツクに対応する前記スイツチ素子アレイが
重複する期間を有して、前記リード線と映像信
号線とを導通する様に、制御信号を印加する ことを特徴とする液晶装置である。
[作用] チヤージシエアリング効果は、当該ブロツクの
B−TFTをスイツチ・オンするパルスが入り、
次のブロツクのB−TFTをスイツチ・オンする
パルスがまだ入らない期間に生じる。第5図にお
いて、B1がオフすれば、SnはCnに充電された電
位となつているだけで、第3図のソースラインド
ライバなどのいわゆる信号源から切り離されたオ
ープン状態となり、この状態のときに、隣接ブロ
ツク2にB−TFTをスイツチ・オンする信号が
入力されると、S1ラインは信号源が伝達される状
態となり、C1に充電される。この間、S1ライン
の信号はCssを充電してその電荷がCnへ移動し、
Cnに蓄積され、結果としては第6図に示される
ようにSnの波形がΔVだけ変化する。第7図は、
Snがオープンになり、信号源13がS1に接続さ
れた形の等価回路図である。
従つて、ΔVを生じさせないか、又は軽減する
ためには、隣接ブロツクのライン相互で、信号源
が切り離されるラインと接続されるラインとが時
間的に同時に行われないようにし、かつ前記近似
式で示されたようにCss及びVを小さくすること
が考えられるが、Cssはパネル構成で決定されて
しまうので、残された手段はタイミングとVの操
作との2つになる。
本発明は、上記のうちタイミングに工夫を施す
ことに着眼し、ブロツク毎に分割されたスイツチ
素子のB−TFTアレイをさらに2分割し、各1/2
ブロツク毎にスイツチ制御信号線を配設して隣接
する1/2ブロツクの制御信号の位相をずらせ、重
複するタイミングで出力させ、SnとS1の電位差
を極めて微小なものとするものである。
[実施例] 以下、本発明の実施例を図面と共に詳細に説明
する。
第1図は、本発明を実施したB−TFT及びマ
トリクス回路の1例の概略配線図である。なお、
本実施例の表示パネルは第3図に示された従来例
と同様であり、表示部となるTFTアクテイブマ
トリクス回路とB−TFTアレイ及びマトリクス
回路は同一基板上に形成されている。第1図にお
いて、マトリクス配線の総本数は240本で、便宜
上前半120本及び後半120本に区別しておき、1ブ
ロツク当りの映像信号線、即ちパネルソースライ
ンは240ビツトのB−TFTに接続され、パネルソ
ースラインとB−TFTも同様に前半120本分、後
半120本分に区別される。
ブロツク1の前半120ビツトのB−TFTをオン
−オフする制御信号線を“B1前”とし、ブロツ
ク1の後半120ビツトのB−TFTをオン−オフす
る制御信号線を“B1後”として、以下、“B8後”
まで同様に割当てる。従つて、パネルソースライ
ンの総本数は8×240本であり、ちなみにゲート
ライン本数(走査線本数)は480本となり、TV
の画面サイズで約7インチのパネルに相当する。
第2図は、上記実施例に、映像信号のソースと
してNTSCテレビ信号を使用した1例を示すタイ
ムチヤートで、その映像信号部分を8分割し、表
示パネルの映像信号ソースとして、ブロツク1〜
ブロツク8に割当て、さらにブロツク内を前半と
後半とに分ける。このように分割された映像信号
に対して、本発明はソースラインドライバの出力
タイミングを以下に述べるように制御するもので
ある。
ブロツク1の前半120ビツトの映像データが入
力されたら、これをソースラインD1〜D120に出
力し、同時に“B1前”にオン−パルスを出力し
て、ブロツク1前半ソースライン120本を充電す
る。次に、後半120ビツトの映像データがそろつ
たら、これをソースラインD121〜D240に出力し、
同時に“B1後”にオン−パルスを出力して、ブ
ロツク1後半ソースライン120本を充電する。こ
のとき、B−TFTの“B1前”及び“B1後”等の
オン−オフ制御信号の位相関係は、隣接する1/2
ブロツク相互で90度重複した関係で出力される。
この信号タイミングをブロツク1からブロツク8
まで繰り返して、1H分のテレビ信号が1920本の
ソースラインに書き込まれる。但し、対向電極は
接地、又はテレビ信号に同期して1H毎に反転さ
せて、液晶(TN液晶、強誘電性液晶)を交流駆
動する。
上記の液晶駆動において、第2図に示されたパ
ネル内ソースライン波形、特に問題点であるブロ
ツク境界ライン部分のソースラインS120及びS121
の充電及び放電の波形に注目すると、ブロツク1
のソースラインS120に対して“B1前”のパルスが
閉じた時点でのS121の電位差Vは非常に小さいも
のとなる。このVは前記近似式のVに相当するも
ので、即ち同式中のΔVは非常に小さい値とな
り、第2図のパネル内ソースライン波形の立上が
り部分に示されたΔVなる波高差も極めて小さな
ものとなる。
なお、本実施例の応用例として、1ブロツクを
3分割もしくは更に細かく分割することも可能で
ある。
[発明の効果] 以上説明したとおり、本発明によれば、1H反
転駆動する際にチヤージシエアリング効果が生じ
ても、細分割されたブロツクを重複させるタイミ
ングで駆動することにより、チヤージシエアリン
グ効果で生じる電位差を最小にとどめ、またB−
TFTの充電速度が十分に大きい場合には、電位
差そのものをゼロに抑えることが原理的に可能で
あり、ブロツク境界部分に発生する高輝度ライン
現象を防止し、高品位の画像を得られる液晶装置
を提供することができる。
【図面の簡単な説明】
第1図は本発明の1実施例の概略配線図、第2
図はそのタイムチヤート、第3図は従来例の構成
図、第4図はそのタイムチヤート、第5図はチヤ
ージシエアリング効果の等価回路図、第6図はそ
のタイムチヤート、第7図は時分割駆動の等価回
路図である。 1……TFTアクテイブマトリクス表示パネル、
2……マトリクス回路、3……スイツチ素子アレ
イ、S1〜Sn……映像信号線、D1〜Dn……外部映
像信号、B1前〜Bk後……スイツチ素子制御信号
線。

Claims (1)

  1. 【特許請求の範囲】 1 a 複数の映像信号線とゲート線とを備えた
    アクテイブマトリクス構造を有する液晶パネル
    を備えた液晶装置において、 b 前記複数の映像信号線を複数のブロツクに分
    割し、その1ブロツク当りの映像信号線の本数
    に等しい本数の外部映像信号線を設け、該外部
    映像信号線をブロツク毎にリード線を介して前
    記映像信号線に接続し、マトリクス配線構造を
    形成し、 c 前記液晶パネルとマトリクス配線構造との間
    で、前記映像信号線とリード線との間にサンプ
    ルホールド用スイツチ素子アレイを介在させ、 d 前記1ブロツク当りの前記スイツチ素子アレ
    イを2分割し、該1ブロツク当りの前記映像信
    号線を更に2つの1/2ブロツクに分割し、該1/2
    ブロツク毎に前記スイツチ素子アレイを共通に
    制御する制御信号線を設け、並びに e 前記制御信号線に、隣接する前記2つの1/2
    ブロツクに対応する前記スイツチ素子アレイが
    重複する期間を有して、前記リード線と映像信
    号線とを導通する様に、制御信号を印加する ことを特徴とする液晶装置。
JP60194803A 1985-09-05 1985-09-05 液晶装置 Granted JPS6255625A (ja)

Priority Applications (4)

Application Number Priority Date Filing Date Title
JP60194803A JPS6255625A (ja) 1985-09-05 1985-09-05 液晶装置
US06/901,826 US4779086A (en) 1985-09-05 1986-08-29 Liquid crystal device and method of driving same
EP86112116A EP0213630B1 (en) 1985-09-05 1986-09-02 Liquid crystal device and method of driving same
DE86112116T DE3689343T2 (de) 1985-09-05 1986-09-02 Flüssigkristallgerät und Steuerverfahren dafür.

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP60194803A JPS6255625A (ja) 1985-09-05 1985-09-05 液晶装置

Publications (2)

Publication Number Publication Date
JPS6255625A JPS6255625A (ja) 1987-03-11
JPH0448365B2 true JPH0448365B2 (ja) 1992-08-06

Family

ID=16330518

Family Applications (1)

Application Number Title Priority Date Filing Date
JP60194803A Granted JPS6255625A (ja) 1985-09-05 1985-09-05 液晶装置

Country Status (4)

Country Link
US (1) US4779086A (ja)
EP (1) EP0213630B1 (ja)
JP (1) JPS6255625A (ja)
DE (1) DE3689343T2 (ja)

Families Citing this family (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6125184A (ja) * 1984-07-13 1986-02-04 株式会社 アスキ− 表示制御装置
US4960719A (en) * 1988-02-04 1990-10-02 Seikosha Co., Ltd. Method for producing amorphous silicon thin film transistor array substrate
JPH01217421A (ja) * 1988-02-26 1989-08-31 Seikosha Co Ltd 非晶質シリコン薄膜トランジスタアレイ基板およびその製造方法
JP3126360B2 (ja) * 1989-09-01 2001-01-22 キヤノン株式会社 表示システム及びその表示制御方法
US6124842A (en) * 1989-10-06 2000-09-26 Canon Kabushiki Kaisha Display apparatus
US5063378A (en) * 1989-12-22 1991-11-05 David Sarnoff Research Center, Inc. Scanned liquid crystal display with select scanner redundancy
CA2075441A1 (en) * 1991-12-10 1993-06-11 David D. Lee Am tft lcd universal controller
JP3364114B2 (ja) * 1997-06-27 2003-01-08 シャープ株式会社 アクティブマトリクス型画像表示装置及びその駆動方法
JP4147872B2 (ja) * 2002-09-09 2008-09-10 日本電気株式会社 液晶表示装置及びその駆動方法並びに液晶プロジェクタ装置
US7050027B1 (en) 2004-01-16 2006-05-23 Maxim Integrated Products, Inc. Single wire interface for LCD calibrator
US20050206597A1 (en) * 2004-02-10 2005-09-22 Seiko Epson Corporation Electro-optical device, method for driving electro-optical device, driving circuit, and electronic apparatus
JP2010122355A (ja) 2008-11-18 2010-06-03 Canon Inc 表示装置及びカメラ
JP2010164666A (ja) 2009-01-14 2010-07-29 Hitachi Displays Ltd ドライバ回路、液晶表示装置、及び出力信号制御方法
JP2012018320A (ja) 2010-07-08 2012-01-26 Hitachi Displays Ltd 表示装置

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS56156884A (en) * 1980-05-09 1981-12-03 Hitachi Ltd Method of driving gas discharge display element
JPS59123884A (ja) * 1982-12-29 1984-07-17 シャープ株式会社 液晶表示装置の駆動方法
JPS59221183A (ja) * 1983-05-31 1984-12-12 Seiko Epson Corp 液晶表示式受像装置の駆動方式
JPS61117599A (ja) * 1984-11-13 1986-06-04 キヤノン株式会社 映像表示装置のスイツチングパルス

Also Published As

Publication number Publication date
DE3689343D1 (de) 1994-01-13
EP0213630A2 (en) 1987-03-11
JPS6255625A (ja) 1987-03-11
EP0213630A3 (en) 1989-05-10
US4779086A (en) 1988-10-18
EP0213630B1 (en) 1993-12-01
DE3689343T2 (de) 1994-05-11

Similar Documents

Publication Publication Date Title
KR101240645B1 (ko) 표시 장치 및 그 구동 방법
JPS61112188A (ja) 表示装置及びその駆動法
EP0190738A2 (en) Display panel and method of driving the same
JPH0448365B2 (ja)
JP5693804B2 (ja) 液晶ディスプレイ用駆動装置の回路及びその方法
US4789899A (en) Liquid crystal matrix display device
KR101026809B1 (ko) 임펄시브 구동 액정 표시 장치 및 그 구동 방법
JPH07318901A (ja) アクティブマトリクス型液晶表示装置及びその駆動方法
JPH07199154A (ja) 液晶表示装置
JP4071189B2 (ja) 信号回路およびこれを用いた表示装置、並びにデータラインの駆動方法
KR101006442B1 (ko) 임펄시브 구동 액정 표시 장치 및 그 구동 방법
JPH06308454A (ja) 液晶表示装置
JP2625248B2 (ja) 液晶表示装置
JP2504105B2 (ja) アクティブマトリクス型液晶表示器の駆動方法
KR100543035B1 (ko) 박막트랜지스터 액정표시장치
JP3297335B2 (ja) 液晶表示装置
JP2001027887A (ja) 平面表示装置の駆動方法
JPH09325738A (ja) 液晶ディスプレイ装置とその駆動方法
KR20030088647A (ko) 액정 표시 장치
KR20050077850A (ko) 액정 표시 장치 및 그 구동 방법
JPH07121139A (ja) アクティブマトリクス液晶表示装置
JPH1031201A (ja) 液晶表示装置およびその駆動方法
JPH0451116A (ja) アクティブマトリクス液晶表示パネルの駆動方法
JPH0277722A (ja) 液晶表示装置
JPS62241479A (ja) 表示装置の駆動方法

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees