JPH0436584B2 - - Google Patents

Info

Publication number
JPH0436584B2
JPH0436584B2 JP27260384A JP27260384A JPH0436584B2 JP H0436584 B2 JPH0436584 B2 JP H0436584B2 JP 27260384 A JP27260384 A JP 27260384A JP 27260384 A JP27260384 A JP 27260384A JP H0436584 B2 JPH0436584 B2 JP H0436584B2
Authority
JP
Japan
Prior art keywords
resistance
present
substrate
mos transistor
electrode
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP27260384A
Other languages
English (en)
Other versions
JPS61150280A (ja
Inventor
Akyuki Kawachi
Kinshiro Morimoto
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shindengen Electric Manufacturing Co Ltd
Original Assignee
Shindengen Electric Manufacturing Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shindengen Electric Manufacturing Co Ltd filed Critical Shindengen Electric Manufacturing Co Ltd
Priority to JP27260384A priority Critical patent/JPS61150280A/ja
Publication of JPS61150280A publication Critical patent/JPS61150280A/ja
Publication of JPH0436584B2 publication Critical patent/JPH0436584B2/ja
Granted legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/70Bipolar devices
    • H01L29/72Transistor-type devices, i.e. able to continuously respond to applied control signals
    • H01L29/739Transistor-type devices, i.e. able to continuously respond to applied control signals controlled by field-effect, e.g. bipolar static induction transistors [BSIT]
    • H01L29/7393Insulated gate bipolar mode transistors, i.e. IGBT; IGT; COMFET
    • H01L29/7395Vertical transistors, e.g. vertical IGBT
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7839Field effect transistors with field effect produced by an insulated gate with Schottky drain or source contact

Description

【発明の詳細な説明】 本発明は縦型MOSトランジスタにおいて、他
の特性を劣化させず、オン抵抗を下げることを目
的としたものである。従来の縦型MOSトランジ
スタの拡散構造の一例を第1図に示す。この構造
はN-/N+エピタキシヤルウエハー2上に、チヤ
ネル3及びソース4を形成し電流を縦にドレイン
8からソース4へ流し込む構造となつている。こ
の従来構造はスイツチングタイムが速く、高耐圧
化が計り易いという点では優れているが、反面
MOSトランジスタ特有のオン抵抗が大きいとい
う欠点がある。オン抵抗は半導体基体2の抵抗値
が主体になつている。そこで、例えばドレイン領
域8のn+層をP+層にかえ、ソース・ドレイン間
をnpnpのいわゆるサイリスタ構造とし、半導体
基体2に少数キヤリアを導入し電導度変調を起さ
せ、オン抵抗を下げる工夫も試みられている。と
ころがこの構造はオンした後の動作が全くサイリ
スタと同様となる為、ゲート制御によりオフさせ
ることが困難であり、またオフしたとしてもその
スイツチング時間が非常に長くなる等MOSTrと
しての特長を大幅に減退させている。本発明はこ
のオン抵抗を大幅に下げることを可能にしたもの
で、ドレイン領域をn+或はP+とせずシヨツトキ
ー接合としたことを特長とするものである。即ち
本発明はシヨトキー接合は少数キヤリヤの注入が
少なく、スイツチングスピードが非常に速いとい
う特長を利用し、これを縦形MOSトランジスタ
のドレイン領域にシヨトキー接合を用いてMOS
トランジスタの特長をそこなうことなく、半導体
基体領域2の抵抗を大幅に減少させるようにした
ものである。第2図は本発明の実施例であり、1
はシヨツトキーメタル、2は半導体基体、3はチ
ヤネル拡散層、4はソース拡散層、5はソース電
極、6はゲート電極である。この図はNチヤネル
型であるがPチヤネル型についても同様に実施可
能である。本発明は従来例と対比して明確なよう
に従来例のドレイン電極7をオーミツクコンタク
トにせず、第2図1で示すシヨツトキーバリア電
極としたことにある。このバリアを形成する条件
としては半導体基体2の比抵抗値とバリア電極の
種類を適宜選択すればよい。比抵抗値は主として
耐圧条件から決定される値をそのまま使用して構
わないが、必要ならばシヨツトキーバリアを形成
する基体表面に不純物ドーピングをすることもで
きる。本構造によればシヨツトキーバリアの電位
差Vの関数として少数キヤリアであるホールの注
入量(Pn)は Pn=n2i/NDe×p(qv/RT)と表わされる。
ここでT:温度 ND:基体2の不純物濃度 q:電子の電荷ni:真性キヤリア数 R:ボルツマン定数 上式により電位差Vの大きい、つまりシヨツト
キーバリア高さの大きい金属ほど少数キヤリアー
の注入量が多く、又NDの小さい基体程注入量が
多いことが分る。この少数キヤリアの注入により
基体2内に伝導度変調が起り、オン抵抗をそれに
対応し下げることができる。又、この少数キヤリ
アはP−N接合における注入に比べ本質的に少量
なので、スイツチングタイムに与える悪影響は少
なく、又バリアー界面の濃度をコントロールする
ことにより、少数キヤリアーの注入量を制御する
こともできる。因みにこのシヨツトキバリアの形
成方法を第3図を用いて説明する。先ずa図に示
す様に従来の方法により各拡散層を形成した後、
基体2の裏面をエツチングないしは研磨により所
望の厚さに削り取り、b図の構造とし、その後裏
面にメタル形成して第3図cに示す本発明の一実
施例を容易に得ることができる。第4図はトラン
ジスタのフアミリー特性の一例で図中aは従来構
造のもの、bは本構造の特性であり、本発明によ
れば従来例に比しオン抵抗の減少が明確である。
(チツプサイズ3.5mmロ)耐圧はともに約460Vで
あつた。以上から明らかな様に半導体基体2が厚
くオン抵抗が高くなつてしまう従来の高耐圧
MOSトランジスターに対して、本発明によれば
耐圧、スイツチングタイムをそこなうことなくオ
ン抵抗を下げることが可能となり、電力用スイツ
チング素子として有用である等実用上の効果は大
きい。
【図面の簡単な説明】
第1図は従来のMOSトランジスターの断面図、
第2図は本発明の一実施例を示すMOSトランジ
スターの断面図、第3図a,b,cは本発明の製
法を説明する工程図、第4図は特性図である。1
……シヨツトキーバリアを形成する電極、2……
半導体基体、3……チヤネル用基板拡散層、4…
…ソース拡散層、5……ソース電極、6……ゲー
ト電極、7……オーミツク性のドレイン電極。
【特許請求の範囲】
1 基板の表面を下方に向けて保持し、その背面
側にあるヒータによつて、基板を加熱しながら、
表面に原料溶液を霧化して吹き付け、同面上に薄
膜を作製する方法において、基板を保持する部材
に接した基板表面の両側を、加熱することを特徴
とする霧により薄膜を作製する方法。
JP27260384A 1984-12-24 1984-12-24 縦型mosトランジスタ Granted JPS61150280A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP27260384A JPS61150280A (ja) 1984-12-24 1984-12-24 縦型mosトランジスタ

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP27260384A JPS61150280A (ja) 1984-12-24 1984-12-24 縦型mosトランジスタ

Publications (2)

Publication Number Publication Date
JPS61150280A JPS61150280A (ja) 1986-07-08
JPH0436584B2 true JPH0436584B2 (ja) 1992-06-16

Family

ID=17516225

Family Applications (1)

Application Number Title Priority Date Filing Date
JP27260384A Granted JPS61150280A (ja) 1984-12-24 1984-12-24 縦型mosトランジスタ

Country Status (1)

Country Link
JP (1) JPS61150280A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2016116358A (ja) * 2014-12-16 2016-06-23 富士電機株式会社 半導体装置および半導体パッケージ

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4952992A (en) * 1987-08-18 1990-08-28 Siliconix Incorporated Method and apparatus for improving the on-voltage characteristics of a semiconductor device
JPH0828506B2 (ja) * 1988-11-07 1996-03-21 三菱電機株式会社 半導体装置およびその製造方法
JPH03155677A (ja) * 1989-08-19 1991-07-03 Fuji Electric Co Ltd 伝導度変調型mosfet
JP2001085685A (ja) 1999-09-13 2001-03-30 Shindengen Electric Mfg Co Ltd トランジスタ
US6635926B2 (en) * 2000-08-30 2003-10-21 Shindengen Electric Manufacturing Co., Ltd. Field effect transistor with high withstand voltage and low resistance
JP2002246595A (ja) * 2001-02-19 2002-08-30 Shindengen Electric Mfg Co Ltd トランジスタ
JP6130695B2 (ja) * 2013-03-21 2017-05-17 新電元工業株式会社 Igbt及びigbtの製造方法
CN108695155A (zh) * 2018-05-30 2018-10-23 厦门芯代集成电路有限公司 一种能精确控制igbt空穴载流子注入的制造方法

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2016116358A (ja) * 2014-12-16 2016-06-23 富士電機株式会社 半導体装置および半導体パッケージ

Also Published As

Publication number Publication date
JPS61150280A (ja) 1986-07-08

Similar Documents

Publication Publication Date Title
US6309920B1 (en) Bipolar transistor which can be controlled by field effect and method for producing the same
US5804483A (en) Method for producing a channel region layer in a sic-layer for a voltage controlled semiconductor device
JPH0330310B2 (ja)
JP2984478B2 (ja) 伝導度変調型半導体装置及びその製造方法
JPH03157974A (ja) 縦型電界効果トランジスタ
US6162665A (en) High voltage transistors and thyristors
US5025293A (en) Conductivity modulation type MOSFET
JPH04107877A (ja) 半導体装置及びその製造方法
JPH0691263B2 (ja) 半導体装置の製造方法
JPH0436584B2 (ja)
EP0471526A1 (en) Vertical power MOSFET
JP3192857B2 (ja) 縦型mos半導体装置及びその製造方法
JPH0656890B2 (ja) 伝導度変調型たて型mos―fet
JP2513640B2 (ja) 導電変調型mosfet
JP2964609B2 (ja) 絶縁ゲート型バイポーラトランジスタおよびその製造方法
JPS6241428B2 (ja)
JPH08167715A (ja) 高耐圧半導体装置
US5369294A (en) Field effect transistor and method of fabricating
JPS6116574A (ja) 電界効果トランジスタおよびその製造方法
JPS63226072A (ja) 半導体装置の製造方法
JPH05343667A (ja) 伝導度変調型mosfetの製造方法
JP3438971B2 (ja) 縦型mos半導体装置の製造方法
JPH0234937A (ja) 半導体装置の製造方法
JP2005507563A (ja) 絶縁層上の電界効果トランジスタ、およびその製造方法
US20040061170A1 (en) Reverse blocking IGBT

Legal Events

Date Code Title Description
EXPY Cancellation because of completion of term