JPH04142074A - 半導体装置 - Google Patents

半導体装置

Info

Publication number
JPH04142074A
JPH04142074A JP26409190A JP26409190A JPH04142074A JP H04142074 A JPH04142074 A JP H04142074A JP 26409190 A JP26409190 A JP 26409190A JP 26409190 A JP26409190 A JP 26409190A JP H04142074 A JPH04142074 A JP H04142074A
Authority
JP
Japan
Prior art keywords
signal
electrode
drive device
signal transmission
transmission wire
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP26409190A
Other languages
English (en)
Inventor
Yoichi Sakurai
桜井 洋一
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Seiko Epson Corp
Original Assignee
Seiko Epson Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Seiko Epson Corp filed Critical Seiko Epson Corp
Priority to JP26409190A priority Critical patent/JPH04142074A/ja
Publication of JPH04142074A publication Critical patent/JPH04142074A/ja
Pending legal-status Critical Current

Links

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は半導体装置の信号伝送配線構造に関する。
〔従来の技術〕
従来の半導体装置の信号伝送配線構造は第5図に示す様
に、信号駆動素子1の出力は信号伝送配線6に接続され
、信号伝送配線3は定電位に固定された半導体基板上に
対向して配されていた。
〔発明が解決しようとする課題〕
しかし、前述の従来技術では、信号伝送配線と半導体基
板の間に寄生容量が存在し、信号駆動素子から信号を伝
送した場合、駆動素子の出力インピーダンスをい(ら小
さくしても、配線抵抗及び寄生容量により信号に遅れが
生じ高速信号伝送ができないという問題を有する。
そこで本発明はこのような問題を解決するものでその目
的とするところは高速信号伝送を可能とする半導体装置
を提供するところにある。
〔課題を解決するための手段〕
本発明の半導体装置は、第1の信号駆動素子及び前記第
1の信号駆動素子と同位相の信号を駆動する第2の信号
駆動素子を有し、前記第1の信号駆動素子の出力は第1
の信号伝送配線に接続され前記第2の信号駆動素子の出
力は第2の信号電極に接続され、前記第2の信号電極は
、定電位領域と前記第1の信号伝送配線の間に配するこ
とを特徴とする。
〔実施例〕
第1図は本発明の一実施例の構成図であり、第2図は半
導体基板上に構成された信号伝送配線のA−A’におけ
る断面図である。
信号駆動素子1の出力は信号伝送配線3に接続され他の
信号駆動素子の入力に電気信号を伝送する信号駆動素子
2の出力は信号電極4に接続され信号駆動素子1の出力
と同位相の信号を信号電極4に供給する。信号電極4は
絶縁膜をはさんで半導体基板5と信号伝送配線50間に
配される。
信・弓部動素子1の出力インピーダンスをR1信号伝送
配線と半導体基板間の寄生容量をCとすると、信号が入
った場合、寄生容量0を充電するのに要な時間が信号の
遅延時間となる。この信号の遅延時間はCとRの積に比
例する。信号伝送配線5と半導体基板5が直接対向して
いる場合は、信号伝送配線3の面積に比例して容量Cが
大きくなるここで信号の遅延時間を小さくし高速信号伝
送を可能にするためには、出力インピーダンスRを小さ
(するか、もしくは寄生容量Cを小さくするかのいずれ
かである。Rを小さくした場合、信号伝送配線が長くな
ると配線抵抗が無視できなくなり高速化の効果に限界が
出て(る。さらに配線抵抗が太き(なると、高速信号伝
送は信号伝送配線の分布定数で決ってしまう。
本発明において、信号電極4と半導体基板間の容量を0
2とし、信号伝送配線5と信号電極4間の容量を01と
する。信号電極4が信号伝送配線3と同じ電位で時間的
に変化した場合、信号電極4と信号伝送配線3はほぼ同
電位であり、信号伝送配線3に対する寄生容量01に対
する充放電は少なく、見かけ上寄生容量C1はゼロに近
い値となる。容量C2は信号駆動素子2によって充放電
され、信号駆動素子1は容量C1のみを駆動することに
なる。
従って、信号伝送配線6が長くなり配線抵抗が大きくな
っても、高速信号の伝送が可能となる。
第4図は本発明における信号伝送配線構造の別の実施例
を示すA−A’の断面図である。第2図の信号電極4に
対応する電極は半導体基板内にN型もしくはP型の拡散
電極7として形成される。
この場合半導体装置の金属配線層の数が制限される場合
に有効である。
第5図は本発明における信号伝送配線構造の別の実施例
を示すA−A’の断面図である。第2図の信号電極4に
対応する電極は半導体基板内に形成された拡散電極7と
、信号電極4とから成りそれぞれ個別の信号駆動素子の
出力に接続されている。この場合信号伝送配線50半導
体基板に対する負荷容量の影響はさらに小さ(なり、よ
り高速の信号伝送が可能となる。
第6図は本発明の信号伝送電極における別の構成図であ
る。第1図に対して、信号電極4を複数に分割している
。この複数の信号電極は同一の信号駆動素子、もしくは
複数の信号駆動素子に個々に接続されている。高速信号
を動作基準信号として、半導体装置内の各機能ブロック
に供給する場合、信号電極4を複数に分ける事により半
導体装置のレイアウト上、本発明をより実現しやす(す
る。また信号電極4と半導体基板間の寄生容量を分散す
ることにより、信号電極4の駆動素子能力も分散するこ
とができる。
〔発明の効果〕
以上述べたように本発明によれば、信号伝送配線と半導
体基板との間に信号電極を配し、その信号電極に伝送信
号と同位相の信号を個別の信号駆動素子から供給するこ
とにより、伝送信号の配線容量による信号遅延を抑え、
また配線抵抗が大きくなっても、高速信号伝送を可能に
するという効果を有する。
また半導体装置の動作基準信号として高速信号を半導体
装置全域に供給する場合、信号駆動素子からの配線距離
による信号波形への影響を小さくすることができる。半
導体装置のサイズが大きいほど配線容量、配線抵抗は太
き(なり、本発明は高速化に対しより有効になる。
【図面の簡単な説明】
第1図は本発明の半導体装置の一実施例を示す構成図。 第2図は本発明の半導体装置を示す断面図。 第6図は従来の半導体装置の一実施例を示す構成図。 第4図は本発明の半導体装置を示す別の実施例の断面図
。 第5図は本発明の半導体装置を示す別の実施例の断面図
。 第6図は本発明の半導体装置の一実施例を示す構成図。 1.2・・・・・・信号駆動素子 3・・・・・・信号伝送配線 4・・・・・・信号電極 5・・・・・・半導体基板 ・・・・・・絶縁膜 7・・・・・・拡散電極 以 上

Claims (1)

    【特許請求の範囲】
  1.  第1の信号駆動素子及び前記第1の信号駆動素子と同
    位相の信号を駆動する第2の信号駆動素子を有し、前記
    第1の信号駆動素子の出力は信号伝送配線に接続され、
    前記第2の信号駆動素子の出力は信号電極に接続され、
    前記信号電極は、定電位領域と前記信号伝送配線の間に
    配することを特徴とする半導体装置。
JP26409190A 1990-10-02 1990-10-02 半導体装置 Pending JPH04142074A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP26409190A JPH04142074A (ja) 1990-10-02 1990-10-02 半導体装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP26409190A JPH04142074A (ja) 1990-10-02 1990-10-02 半導体装置

Publications (1)

Publication Number Publication Date
JPH04142074A true JPH04142074A (ja) 1992-05-15

Family

ID=17398385

Family Applications (1)

Application Number Title Priority Date Filing Date
JP26409190A Pending JPH04142074A (ja) 1990-10-02 1990-10-02 半導体装置

Country Status (1)

Country Link
JP (1) JPH04142074A (ja)

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH05316564A (ja) * 1992-05-08 1993-11-26 Mitsubishi Electric Corp 開閉器制御ネットワークシステム
JPH08306868A (ja) * 1995-04-27 1996-11-22 Nec Corp 半導体装置
US5811882A (en) * 1996-09-24 1998-09-22 Philips Electronics North America Corporation On-chip shielding coaxial conductors for mixed-signal IC
EP0977263A2 (en) * 1998-07-31 2000-02-02 STMicroelectronics, Inc. Apparatus and method for reducing propagation delay in a conductor
JP2002043431A (ja) * 2000-07-27 2002-02-08 Mitsubishi Electric Corp シールド回路設計装置およびシールド回路設計方法
US6348723B1 (en) 1995-04-28 2002-02-19 Sharp Kabushiki Kaisha Semiconductor device with a dummy wire positioned to prevent charging/discharging of the parasitic capacitance of a signal wire

Cited By (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH05316564A (ja) * 1992-05-08 1993-11-26 Mitsubishi Electric Corp 開閉器制御ネットワークシステム
JPH08306868A (ja) * 1995-04-27 1996-11-22 Nec Corp 半導体装置
US6348723B1 (en) 1995-04-28 2002-02-19 Sharp Kabushiki Kaisha Semiconductor device with a dummy wire positioned to prevent charging/discharging of the parasitic capacitance of a signal wire
US5811882A (en) * 1996-09-24 1998-09-22 Philips Electronics North America Corporation On-chip shielding coaxial conductors for mixed-signal IC
EP0977263A2 (en) * 1998-07-31 2000-02-02 STMicroelectronics, Inc. Apparatus and method for reducing propagation delay in a conductor
EP0977263A3 (en) * 1998-07-31 2002-07-10 STMicroelectronics, Inc. Apparatus and method for reducing propagation delay in a conductor
US6842092B2 (en) 1998-07-31 2005-01-11 Stmicroelectronics, Inc. Apparatus and method for reducing propagation delay in a conductor
US7495526B2 (en) 1998-07-31 2009-02-24 Stmicroelectronics, Inc. Apparatus and method for reducing propagation delay in a conductor system selectable to carry a single signal or independent signals
JP2002043431A (ja) * 2000-07-27 2002-02-08 Mitsubishi Electric Corp シールド回路設計装置およびシールド回路設計方法

Similar Documents

Publication Publication Date Title
US4253168A (en) CCD Signal processor
JPH04142074A (ja) 半導体装置
US6800934B2 (en) Power module
US5185534A (en) Monolithic parallel connected transistor structure
JP3556416B2 (ja) 半導体集積回路装置
JPH0293917A (ja) クロツク分配回路
US5670802A (en) Semiconductor device
EP0348933B1 (en) Standard cell
US5019884A (en) Charge transfer device
JPH10163458A (ja) クロックドライバ回路及び半導体集積回路装置
JPH03120743A (ja) 半導体装置
JPS60189240A (ja) 半導体集積回路装置
JPS63202974A (ja) 半導体装置
JPS63199444A (ja) 標準セル方式半導体装置
CN218274599U (zh) 阵列基板和显示面板
JP2830781B2 (ja) マスタスライス型ゲートアレイ
JPH022122A (ja) 半導体集積回路装置
US6348723B1 (en) Semiconductor device with a dummy wire positioned to prevent charging/discharging of the parasitic capacitance of a signal wire
JPH037964Y2 (ja)
JPH01264379A (ja) 固体撮像素子
JPS63207149A (ja) Mos型半導体集積回路装置
JPH06244190A (ja) 半導体集積回路
JPH06163561A (ja) 半導体装置
JPH04290259A (ja) 半導体装置
JPH0265238A (ja) 半導体集積装置