JPH0378855A - データ転送回路 - Google Patents

データ転送回路

Info

Publication number
JPH0378855A
JPH0378855A JP21624789A JP21624789A JPH0378855A JP H0378855 A JPH0378855 A JP H0378855A JP 21624789 A JP21624789 A JP 21624789A JP 21624789 A JP21624789 A JP 21624789A JP H0378855 A JPH0378855 A JP H0378855A
Authority
JP
Japan
Prior art keywords
input
data
output
output device
bus
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP21624789A
Other languages
English (en)
Inventor
Yasunori Oga
康功 大鋸
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric Corp
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Priority to JP21624789A priority Critical patent/JPH0378855A/ja
Publication of JPH0378855A publication Critical patent/JPH0378855A/ja
Pending legal-status Critical Current

Links

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は、中央処理装置と入出力装置との間でデータの
授受を行なうデータ転送回路に関するものである。
〔従来の技術〕
第3図は従来のデータ転送回路を示す系統図である。同
図において、1はコンピュータシステムにおける中央処
理装置(以下、rcPUJと記載する)、2はCPUI
からのプログラム・メモリ、3はCPUIからの処理結
果および各種データを記憶するデータ・メモリ、4は入
出力装置、5aおよび5bは入出力装置4からの処理デ
ータまたはCPUIから入出力装置4へ転送する処理用
データを記憶する入出力用データ・メモリ、6はプログ
ラム・メモリ2やデータメモリ3、入出力用データ・メ
モリ5a、5bの番地を指定するためのアドレス・バス
、7はアドレス・バス6によって選ばれた番地とCPU
Iとの間のデータ転送を行なうためのデータ・バス、8
はCPUIがアドレス・バス6とデータ・バス7を使っ
て行なうデータ転送を制御するコントロール・バス、9
は入出力装置からの入出力装置用アドレス・バス、10
は入出力装置4と入出力用データ・メモリ5a5bとの
間のデータ転送を行なう入出力装置用データ・バス、1
1は入出力装置用アドレス・バス9と入出力装置用デー
タ・バス10を使ってデータ転送を制御する入出力装置
用コントロール・バス、12a、12bはアドレス・バ
ス6および入出力装置用アドレス・バス9を切り替えて
入出力用データ・メモリ5aまたは5bヘアドレス・デ
ータを出力するアドレス切替回路、13a、13bはデ
ータ・バス7および入出力装置用データ・バス10を切
り替えて入出力用データ・メモリ5aまたは5bとデー
タを接続するデータ切替回路、14a、14bはコント
ロール・バス8および入出力装置用コントロール・バス
11を切り替えて入出力用データ・メモリ5aまたは5
bへコントロール・データを出力するコントロール切替
回路である。
次に動作について説明する。アドレス切替回路12a、
12b、データ切替回路13a、13bおよびコントロ
ール切替回路14a、14bはCPUIの指令によりど
ちらかに切り替えられ、入出力用データ・メモリ5aま
たは5bは切り替えた方のデータ・メモリとして使用さ
れる。アドレス切替回路12a、12b、データ切替回
路13a、13bおよびコントロール切替回路14a。
14bは、2つの入出力用データ・メモリ5aおよび5
bのうち入出力用データ・メモリ5aをCPUIに接続
している場合には入出力用データ・メモリ5bを入出力
装置4に接続されるように切り替える。従って、各入出
力用データ・メモリ5a、5bのいずれもがCPUIも
くは入出力装置4の制御下に置かれることとなる。たと
えば、最初に入出力用データ・メモリ5aが入出力装置
4のデータ・メモリとして使用され、入出力装置4から
の処理データの記憶格納が完了した時点で、CPUI側
にアドレス切替回路12a、12b。
データ切替回路13a、13bおよびコントロール切替
回路14a、14bを切り替えれば、入出力装置4のデ
ータをCPUIへ転送できる。切替え前にCPUIから
入出力用データ・メモリ5bへ情報を格納しておけば、
切替え後にCPUIの情報も入出力装置4へ転送できる
。このように、CPUIと入出力装置4との間に2つの
入出力用データ・メモリ5a、5bを持ち、交互に切り
替えることによりデータ転送の時間を削減している。
〔発明が解決しようとする課題〕
従来のデータ転送回路は上述したように1つの入出力装
置としか接続できず、複数の入出力装置と接続する時は
複数の入出力用データ・メモリを持つことが必要で、回
路の規模が大きくなるなどの問題があった。
本発明はこのような点に鑑みてなされたものであり、そ
の目的とするところは、1組の入出力用データ・メモリ
で複数の入出力装置を接続できるとともに、回路の規模
も大きくすることな(高速にデータを転送できるデータ
転送回路を得ることにある。
C課題を解決するための手段〕 このような課題を解決するために本発明は、中央処理装
置と複数の入出力装置との間でデータを授受するデータ
転送回路において、中央処理装置の指示により、データ
転送開始信号および入出力装置切替信号を作成する入出
力制御回路と、入出力装置切替信号を人力して複数の入
出力装置のうちの1つを選択する切替回路とを設けるよ
うにしたものである。
〔作用〕
本発明によるデータ転送回路においては、中央処理装置
の指示により、入出力装置と中央処理装置との間の転送
用信号線の切替えを行ない、入出力制御回路は該当する
入出力装置に転送開始を指示する。
〔実施例〕
以下、本発明の実施例を図を用いて説明する。
第1図は本発明によるデータ転送回路の一実施例を示す
系統図で、第3図と同一部分又は相当部分には同一符号
が付しである。同図において、4a、4bはCPUIと
接続され、各々独自にデータの処理を行なう入出力装置
、9aは入出力装置4aが入出力用データ・メモリ5a
、5bの番地を指定するための入出力装置アドレス・バ
ス、9bは入出力装置4bが入出力用データ・メモリ5
a、5bの番地を指定するための入出力装置アドレス・
バス、10aは入出力装置4aが入出力用データ・メモ
リ5aまたは5bとの間のデータ転送を行なうための入
出力装置データ・バス、10bは入出力装置4bが入出
力用データ・メモリ5aまたは5bとの間のデータ転送
を行なうための入出力装置データ・バス、llaは入出
力装置4aと入出力用データ・メモリ5aまたは5bの
間のデータ転送を制御する入出力装置コントロール・バ
ス、llbは入出力装置4bと入出力用データ・メモリ
5a、5bの間のデータ転送を制御する入出力装置コン
トロール・バスである。
また、15はCPUIから指示され、入出力用データ・
メモリ5aおよび5bと入出力装置4aまたは入出力装
置4bの接続を切り替える信号や入出力装置4aおよび
入出力装置4bへのデータ転送開始情報を作成する入出
力制御回路であり、aは入出力制御回路15で作成され
、入出力用データ・メモリ5aおよび5bと接続する入
出力装置4aまたは入出力装置4bを選択する入出力装
置切替信号である。
さらに、16は入出力装置切替信号aにより入出力装置
アドレス・バス9aおよび入出力装置アドレス・バス9
bを切り替えて入出力装置アドレス・バス9と接続する
入出力装置アドレス切替回路、17は入出力装置切替信
号aにより入出力装置データ・バス10aおよび入出力
装置データ・バス10bを切り替えて入出力装置データ
・バス10と接続する入出力装置データ・バス切替回路
、18は入出力装置切替信号aにより入出力装置コント
ロール・バスllaおよび入出力装置コントロールバス
llbを切り替えて入出力装置コントロール・バス11
と接続する入出力装置コントロール・バス切替回路、b
、cは入出力制御回路15から入出力装置4aまたは入
出力装置4bへ出力するデータ転送開始信号である。
CPUIの処理用データを入出力装置4aへ。
入出力装置4bの処理データをCPUIへ転送する例で
説明する。アドレス切替回路12a、12b、データ切
替回路13a、13bおよびコントロール切替回路14
a、14bはCPUIの指令により、どちらかへ切り替
えられる。アドレス切替回路12a、12b、データ切
替回路13a。
13bおよびコントロール切替回路14a、14bは、
入出力用データ・メモリ5aがCPUIに接続されてい
る時、入出力用データ・メモリ5bを入出力装置4a、
4b側に接続するように切り替える。最初、入出力用デ
ータ・メモリ5aがCPutに、入出力用データ・メモ
リ5bが入出力装置4a、4bに接続されている場合で
説明する。
CPUIは、アドレス・バス6、データ・バス7および
コントロール・バス8を使用し、入出力装置4bを入出
力用データ・メモリ5bと接続する情報を入出力制御回
路15へ出力する。入出力制御回路15は、入出力装置
切替信号aを作成し、入出力装置アドレス切替回路、入
出力装置データ・バス切替回路17および入出力装置コ
ントロール・バス切替回路18へ出力する。入出力装置
アドレス切替回路16は入出力装置用アドレス・バス9
と入出力装置アドレス・バス9bとを接続し、入出力装
置データ・バス切替回路17は入出力装置用データ・バ
ス10と入出力装置データ・バス10bとを接続し、入
出力装置コントロール・バス切替回路18は入出力装置
用コントロール・バス11と入出力装置コントロール・
バスllbとを接続する。CPUIは入出力制御回路1
5ヘアドレス・バス6、データ・バス7およびコントロ
ール・バス8を使ってデータ転送指示情報を出力する。
入出力制御回路15はデータ転送開始信号Cを作成し、
入出力装置4bへ出力する。
次にCPUIは、入出力用データ・メモリ5aへ処理用
データを転送し、記憶格納する。入出力装置4bは入出
力用データ・メモリ5bへ処理データを転送し、記憶格
納する。2つの入出力用データ・メモリ5aおよび5b
へ格納が完了した時に、アドレス切替回路12a、12
b、データ切替回路13a、13bおよびコントロール
切替回路14a、14bを切り替え、CPU1と入出力
用データ・メモリ5bを接続し、入出力装置4aまたは
4bと入出力用データ・メモリ5aと接続する。CPU
Iは、アドレス・バス6、データ・バス7およびコント
ロール・バス8を使い、入出力制御回路15へ入出力用
データ・メモリ5aまたは5bと入出力装置4aを制御
する情報を出力する。入出力制御回路15は、入出力装
置アドレス切替回路16.入出力装置データ・バス切替
回路17および入出力装置コントロール・バス切替回路
18へ入出力装置切替信号aを出力する。入出力装置ア
ドレス切替回路16は入出力装置用アドレス・バス9と
入出力装置アドレス・バス9aとを接続し、入出力装置
データ・バス切替回路17は入出力装置用データ・バス
10と入出力装置データ・バス10aとを接続し、入出
力装置コントロール・バス切替回路18は入出力装置用
コントロール・バス11と入出力装置コントロール・バ
スllaとを接続する。CPUIはデータ転送情報をア
ドレス・バス6、データ・バス7およびコントロール・
バスを使い入出力制御回路15へ出力する。入出力制御
図15は、データ転送開始信号すを作成し、入出力装置
4aへ出力する。CPUIは、入出力用データ・メモリ
5bからデータを読み出し入力する。入出力装置4aは
入出力用データ・メモリ5aから処理データを読み出し
入力する。このように、アドレス切替回路12a12b
、データ切替回路13a、13b、コントロール切替回
路14a、14b、入出力装置アドレス切替回路16.
入出力装置データ・バス切替回路17および入出力装置
コントロール・バス切替回路18を切り替えることによ
り、CPUIと複数の入出力装置4a、4bの間のデー
タ転送を入出力用データ・メモリ5a、5bを増やすこ
となく高速で転送できる。
なお、上記実施例では、入出力装置アドレス切替回路1
6.入出力装置データ・バス切替回路17および入出力
装置コントロール・バス切替回路18を入出力装置4a
または4bの外部に設けているものを示したが、入出力
装置の内部に設けてもよい。これを第2図に第2の実施
例として示す。
同図において、4 a /は入出力装置アドレス切替回
路16.入出力装置データ・バス切替回路17および入
出力装置コントロール・バス切替回路18を内部に設け
た入出力装置である。
〔発明の効果〕
以上説明したように本発明は、中央処理装置と複数の入
出力装置間のデータ転送を切替回路で接続する構成とし
たことにより、入出力用データ・メモリを増加させるこ
となく、高速でデータ転送できる効果がある。
【図面の簡単な説明】
第1図および第2図は本発明によるデータ転送回路の第
1および第2の実施例を示す系統図、第3図は従来の転
送回路を示す系統図である。 1・・・CPU、2・・・プログラム・メモリ、3・・
・データ・メモリ、4a、4b・・・入出力装置、5a
。 5b・・・入出力用データ・メモリ、6・・・アドレス
・バス、7・・・データ・バス、8・・・コントロール
・バス、9・・・入出力装置用アドレス・バス、9a、
9b・・・入出力装置アドレス・バス、lO・・・入出
力装置用データ・バス、10a、10b・・・入出力装
置データ・バス、11・・・入出力装置用コントロール
・バス、lla、llb・・・入出力装置コントロール
・バス、12a、12b・・・アドレス切替回路、13
a、13b−データ切替回路、14a、I4b・・・コ
ントロール切替回路、15・・・入出力制御回路、16
・・・入出力装置アドレス切替回路、17・・・入出力
装置データ・バス切替回路、18・・・入出力装置コン
トロール・バス切替回路。

Claims (1)

    【特許請求の範囲】
  1. 中央処理装置と複数の入出力装置との間でデータを授受
    するデータ転送回路において、中央処理装置の指示によ
    り、データ転送開始信号および入出力装置切替信号を作
    成する入出力制御回路と、前記入出力装置切替信号を入
    力して複数の入出力装置のうちの1つを選択する切替回
    路とを備えたことを特徴とするデータ転送回路。
JP21624789A 1989-08-23 1989-08-23 データ転送回路 Pending JPH0378855A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP21624789A JPH0378855A (ja) 1989-08-23 1989-08-23 データ転送回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP21624789A JPH0378855A (ja) 1989-08-23 1989-08-23 データ転送回路

Publications (1)

Publication Number Publication Date
JPH0378855A true JPH0378855A (ja) 1991-04-04

Family

ID=16685580

Family Applications (1)

Application Number Title Priority Date Filing Date
JP21624789A Pending JPH0378855A (ja) 1989-08-23 1989-08-23 データ転送回路

Country Status (1)

Country Link
JP (1) JPH0378855A (ja)

Similar Documents

Publication Publication Date Title
EP0141233B1 (en) Controller for a switching array
JP2829091B2 (ja) データ処理システム
US4751672A (en) Sequence control system employing a plurality of programmable logic controllers
JP2753123B2 (ja) 制御モード選択式通信コントローラ
JPH0378855A (ja) データ転送回路
JPH10187599A (ja) デジタル信号処理装置
JPS62182857A (ja) 入出力制御装置
JPH0468462A (ja) 並列処理装置
JPH0410031A (ja) マイクロプログラム制御装置
JP2000112881A (ja) 高速演算装置
JPH0311446A (ja) メモリの接続制御回路
JPH01283657A (ja) クロスコール機能を有する入出力制御システム及びそのシステムにおける動的構成変更方法
JPS61112204A (ja) リモ−トプロセス入出力装置
JPS62211768A (ja) 情報処理装置
JPH05159042A (ja) 画像処理装置
JPH04158457A (ja) 二重化システム
JP2555568B2 (ja) 蓄積プログラム制御交換機
JPS58181134A (ja) デ−タ転送回路
JPS63286954A (ja) マイクロプロセツサ
JPH056333A (ja) マルチプロセサシステム
JP2710322B2 (ja) データ転送装置
JP3348177B2 (ja) プログラマブルコントローラ
JPS6285365A (ja) 情報転送方式
JPH0410135A (ja) データの高速処理方式
JPH02301831A (ja) ディジタル信号処理プロセッサ