JPH0374046U - - Google Patents
Info
- Publication number
- JPH0374046U JPH0374046U JP13499889U JP13499889U JPH0374046U JP H0374046 U JPH0374046 U JP H0374046U JP 13499889 U JP13499889 U JP 13499889U JP 13499889 U JP13499889 U JP 13499889U JP H0374046 U JPH0374046 U JP H0374046U
- Authority
- JP
- Japan
- Prior art keywords
- computer
- clock
- computers
- status register
- signal indicating
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000001514 detection method Methods 0.000 claims description 2
- 238000010586 diagram Methods 0.000 description 2
Landscapes
- Hardware Redundancy (AREA)
- Debugging And Monitoring (AREA)
Description
第1図は本考案の一実施例を示す構成ブロツク
図、第2図は二重化計算機システムの一例を示す
構成概念図である。 FC1,FC2……計算機、1……CPU部、
2……クロツク発生器、3……ステータスレジス
タ、4……クロツク停止検出回路、5……ウオツ
チドツクタイマ、6……オア回路、7……二重化
切換え制御部。
図、第2図は二重化計算機システムの一例を示す
構成概念図である。 FC1,FC2……計算機、1……CPU部、
2……クロツク発生器、3……ステータスレジス
タ、4……クロツク停止検出回路、5……ウオツ
チドツクタイマ、6……オア回路、7……二重化
切換え制御部。
Claims (1)
- 【実用新案登録請求の範囲】 2つの計算機を有し、これら2つの計算機の動
作状態を示すレデイ信号に応じて二重化切換制御
のための制御許可信号を出力し、一方の計算機を
実作業に従事させ、他方を一方の計算機の故障に
備えて待機させるようにした二重化計算機システ
ムにおいて、 前記各計算機は、 CPU部と、 このCPU部にクロツクを供給するクロツク発
生器と、 前記CPU部によつて書込み可能なステータス
レジスタと、 前記クロツク発生器からのクロツクを入力し、
当該クロツクが一定時間以上停止したことを検出
し、前記ステータスレジスタをクリアするクロツ
ク停止検出回路と を備え、前記ステータスレジスタからの信号を当
該計算機の動作状態を示すレデイ信号とすること
を特徴とする二重化計算機システム。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP13499889U JPH0374046U (ja) | 1989-11-21 | 1989-11-21 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP13499889U JPH0374046U (ja) | 1989-11-21 | 1989-11-21 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH0374046U true JPH0374046U (ja) | 1991-07-25 |
Family
ID=31682291
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP13499889U Pending JPH0374046U (ja) | 1989-11-21 | 1989-11-21 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH0374046U (ja) |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS53105956A (en) * | 1977-02-28 | 1978-09-14 | Nec Corp | Structure of information process system |
JPS53114638A (en) * | 1977-03-17 | 1978-10-06 | Fujitsu Ltd | Clock switching system |
JPS5822461A (ja) * | 1981-07-31 | 1983-02-09 | Nec Corp | 緊急動作制御装置 |
JPS5843021A (ja) * | 1981-09-08 | 1983-03-12 | Nec Corp | クロツク切替方式 |
-
1989
- 1989-11-21 JP JP13499889U patent/JPH0374046U/ja active Pending
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS53105956A (en) * | 1977-02-28 | 1978-09-14 | Nec Corp | Structure of information process system |
JPS53114638A (en) * | 1977-03-17 | 1978-10-06 | Fujitsu Ltd | Clock switching system |
JPS5822461A (ja) * | 1981-07-31 | 1983-02-09 | Nec Corp | 緊急動作制御装置 |
JPS5843021A (ja) * | 1981-09-08 | 1983-03-12 | Nec Corp | クロツク切替方式 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPH0374046U (ja) | ||
JPS5854418A (ja) | 割込み処理方式 | |
JPS6243734A (ja) | マイクロプロセツサ | |
JPS5635254A (en) | Processor back-up system | |
JPH0344737U (ja) | ||
JPS6397157U (ja) | ||
JPH01142057U (ja) | ||
JPS6133118U (ja) | 電源制御装置 | |
JPS60124734A (ja) | Cpuに対する割込み処理装置 | |
JPS6336431Y2 (ja) | ||
JPH0440338U (ja) | ||
JPH01181130A (ja) | リアルタイムosのタスク起動方式 | |
JPH03111945A (ja) | プログラマブル制御装置 | |
JPS5994160A (ja) | 複合系電子計算機システムのデ−タ等価方式 | |
JPS6399956U (ja) | ||
JPH0325942U (ja) | ||
JPH01113747U (ja) | ||
JOHNSON | A class of real-time virtual memory system: A multi-faceted approach to computer system design[Ph. D. Thesis] | |
JPS63143948U (ja) | ||
JPH0317835U (ja) | ||
JPH0325535A (ja) | オペレータコンソール | |
JPH02123638U (ja) | ||
JPS6418348U (ja) | ||
JPS5881657U (ja) | 計算機システムの異常検知装置 | |
JPH0246242U (ja) |