JPS5994160A - 複合系電子計算機システムのデ−タ等価方式 - Google Patents

複合系電子計算機システムのデ−タ等価方式

Info

Publication number
JPS5994160A
JPS5994160A JP57202069A JP20206982A JPS5994160A JP S5994160 A JPS5994160 A JP S5994160A JP 57202069 A JP57202069 A JP 57202069A JP 20206982 A JP20206982 A JP 20206982A JP S5994160 A JPS5994160 A JP S5994160A
Authority
JP
Japan
Prior art keywords
series
mode
area
online
storage device
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP57202069A
Other languages
English (en)
Inventor
Yoshio Koiwa
小岩 吉男
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Toshiba Corp
Original Assignee
Toshiba Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toshiba Corp filed Critical Toshiba Corp
Priority to JP57202069A priority Critical patent/JPS5994160A/ja
Publication of JPS5994160A publication Critical patent/JPS5994160A/ja
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/16Error detection or correction of the data by redundancy in hardware
    • G06F11/20Error detection or correction of the data by redundancy in hardware using active fault-masking, e.g. by switching out faulty elements or by switching in spare elements

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Quality & Reliability (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Hardware Redundancy (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔発明の技術分野〕 本発明は、電子計算機システムが複合系列で構成される
複合系電子計算機システムのデータ等価方式に関するも
のである。
〔発明の技術的背景〕
従来の技術を第1図、第2図によって説明する。
第1図は、常用モード系列の電子側算機システム1と待
機モード系列の電子計算機システム2の運用状態ブロッ
ク図である。
常用モード系列の電子計算機システム1の電子計算機1
aは、オンラインの運転情報をメモリパス3によシ記憶
装置1bへ格納記憶する。これと同時に待機モード系列
の電子計算機システム2の記憶装置2bへメモリパス4
経出でオンラインの運転情報を転送する(以下両系のデ
ータを同一にすると云う意味で等価と云う。)又、常用
モード系列の電子計算機1aが故障々とにより停止した
時は、待機モード系列の電子計算機2aが記憶装置2b
に等価されていたオンライン運転情報の内容によって、
常用モード系列とな如支障なく運転が継続される。なお
、破線で示しているメモリパス3/、4/は常用モード
系列の電子計算機システム1と待機モード系列の電子計
算機システム2の運用状態が逆となった時に使用される
ものである。
この様に従来からも常用モード系列と待機モード系列の
運用状態ではオンラインの運転情報を常時等価する方法
は行なっていた。
第2図は、常用モード系列の電子計算機システム1と試
験モード系列の電子計算機5の運用状態ブロック図であ
る。常用モード系列の電子計算機システム1の電子計算
機1aは、相手系列の運転モードを判定し、相手系列へ
オンライン運転情報を等価しない。常用モード系列の電
子計算機1aはメモリパス3によシ記憶装置1bにオン
ラインの運転情報を記憶する。試験モード系列の電子計
算機システム5の電子計算機3aはメモリパス3によ)
試験用運転情報を記憶装置3bへ記憶する。
々お、試験モード系列がシミュレーションモード系列と
なった場合も同様である。以上述べた様に、常用モード
系列は試験モード系列、又はシミュレーションモード系
列へオンライン運転情報の等価tit実施していない。
その理由は下記■、■による。
■試験モード系列で実施している試験用運転情報、及び
シミュレーションモード系列で実施しているシミュレー
ション用運転情報を記憶するエリアは記憶装置に1つし
かないため、常用モード系列よりオンライン運転情報を
等価されると試験モードで使用している試験用運転情報
及びシミュレーションモードで使用しているシミュレー
ション用運転情報が破壊され試験、及びシミュレーショ
ンができなくなる。
■常時の運用状態は常用モード系列と待機モード系列が
ほとんどであシ、常用モード系列と試験モード系列、又
はシミュレーションモードM 列Hわずかの運用時間で
ある。しかし近来、■シミュレーションモードでのオペ
レータの訓練実施や、@試験モードでの制御対象設備増
加のためソフトウェア、ハードウェアの試験、及びθ試
験モードでの常用モード系列のオンライン運転情報を用
いた試験に対する要望が強くなってきた。
〔背景技術の問題点〕
しかるに従来の方式では、試験モード系列、及びシミュ
レーションモード系列の記憶装置の運転情報記憶エリア
は、自系列の電子計算機が使用して゛いるエリアでアシ
、オンライン運転情報を等価する事は出来ない。又、オ
ンライン運転情報を等価していないので試験モード系列
やシミュレーション系列で常用モード系列と同様のオン
ラインの運転情報で試験やシミュレーションは出来ない
更に、常用モード系列と試験モード系列、又はシミュレ
ーション系列の運用状態において、常用モード系列の電
子計算機が故障等によシ停止した時ハ試験モード、シミ
ュレーションモードにオンライン運転情報が等価されて
いないため、その情報は失なわれプロセスの運転に支障
をきたすという欠点がある。
(5) 〔発明の目的〕 本発明は、上記欠点を解決することを目的としてなされ
たものでアシ、常用モード系列、試験モード系列、及び
シミュレーションモード系列の運用状態においても、常
時オンライン運転情報を等価し得る複合系電子計算機シ
ステムのデータ等価方式を提供することを目的としてい
る。
〔発明の概要〕
本発明では、各電子計算機が有する記憶装置を各電子計
算機が通常使用する運転情報のオンラインエリアと運転
情報の等価のだめの引継エリアとに夫々分割してもうけ
、各電子計算機の運転モードに関係なく、常時運転モー
ドにある電子計算機からの運転情報を各基の引継エリア
に記憶しておき、一旦、運転モードである電子計算機が
停止した時、直ちに他系の引継エリアのデータをオンラ
インエリアに転送し、引続いた動作をさせようとするも
のである。
〔発明の実施例〕
以下図面を参照して実施例を説明する。第3図(6) は本発明による一実施例であシ、常用モード系列の電子
計算機システム1と試験モード系列の電子計算機システ
ム5の運用状態を表わしたブロック図である。
常用モード系列の記憶装置1bと試験モード系列の記憶
装置3bとを各系列毎に電子計算機1a。
3aが通常使用する運転情報の記憶エリア(以下オンラ
インエリアと略す)’e+3cと、運転情報等価のため
の記憶エリア(以下引継エリアと略す)1d、3dの各
ブロックに分離した。又、引継エリアよジオンラインエ
リアに対してオンライン運転情報を移動するだめのメモ
リパス6、及び引継エリアからオンラインエリアへ運転
情報の移動を操作員が指示するだめのデータ移動錯7を
設けた。その他については従来の構成と同じである3第
3図によ多本発明の詳細な説明する常用モー)’ M 
列の電子計算機システム1の電子計算機1&は、オンラ
イン運転情報をメモリパス3によシ自系の記憶装置1b
のオンラインエリアICへ記憶すると同時に試験モード
系列の記憶装置3bの引継エリア3dヘメモリパス4に
よジオンライン運転情報を等価しておく。そして、これ
らは常時実施される。
一方、試験モード系列の電子計算機システム5の電子計
算機3aFi、試験用運転情報をメモリパス3によシ記
憶装置3bのオンラインエリア3cへ記憶する。又、こ
の状態で常用モード系列の電子計算機1aが故障等によ
)停止した場合は、試験モード系列の電子計算機3&が
メモリパス6によシ記憶装置3bの引継エリア3dから
オンラインエリア3Cに対してオンライン運転情報をコ
ピー、即ちデータ転送する。これにょシ常用モード系列
の電子計算機1aが停止する直前のオンライン運転情報
によって運転が支障なく継続する事が可能である。なお
、コピー終了後において、試験モード系列の電子計算機
3ILは運転モードを試験モードから常用モードとする
。更に、試験モード系列の電子計算機システム5にて、
常用モード系列のオンライン運転情報と同一内容で試験
したい時は、操作員がデータ移動錯をONする事によシ
各系列の電子計算機1a、3aが自系の運転モードを判
定し、これが試験、又はシミュレーションモードであれ
ば記憶装置3bの引継エリア3dからメモリパス6によ
多オンラインエリア3Cヘオンライン運転情報をコピー
する。これによル常用モード系列と同一のオンライン運
転情報の内容によシ試験モード系列の電子計算機システ
ム5にて試験が可能である。
以上、第3図の電子計算機システム5が試験モードの場
合について説明してきたが、電子計算機システム5がシ
ミュレーションモード、又は待機モードの場合に同じ作
用と々る。
上記実施例では複合系電子計算機システムにおいて、1
系列が電子計算機1台のシステムについて述べたが、1
系列が電子計算機2台を採用して夫々処理を分散する処
理分散型の複合系電子計算機システムでも同様に出来る
ことも明らかである。
第4図は本発明による他の実施例でアル、処理分散型の
複合系電子計算機システムにおけるブロック図である。
その構成は常用モード系列の電子計(9) 算機システム1側を電子計算機11aと12a1記憶装
置11bを電子計算機111L用のオンラインエリア1
1C1電子計算機12a用のオンラインエリア12c1
相手系列の電子計算機からの情報データを記憶するエリ
アとして電子計算機31a用の引継エリア11d1電子
計算機32a用の引継エリア12dにそれぞれブロック
分けし、分離した。
又、試験モード系列の電子計算機システム5側を電子計
算機31mと32&、記憶装置31bを電子計算機31
a用のオンラインエリア31c。
電子計算機32a用のオンラインエリア32c1常用モ
ード系列の電子計算機システム1からのオンライン運転
情報を記憶するエリアとして電子計算機11a用の引継
エリア31d電子計算機12a用の引継エリア32dに
夫々ブロック分離した。
データ移動錯7の信号は、省電子計算機11a。
12mm31m+32aに入力される。
次に、第4図によシ作用を説明する。常用モード系列の
電子計算機11mのオンライン運転情報(10) はメモリパス3よシ自系の記憶装置11bのオンライン
エリアllcへ記憶すると同時に試験モード系列の記憶
装置31bの引継エリア31dへも等価する。常用モー
ド系列の電子計算機12mはオンライン運転情報をメモ
リバス31よシ自系の記憶装置11bのオンラインエリ
ア12cへ記憶すると同時に試験モード系列の記憶装置
31bの引継エリア32dへも等&これらは常時実施さ
れる。
一方、試験モード系列の電子計算機31aは試験用運転
情報を記憶装置のオンラインエリア31aへ記憶する。
電子計算機32aは試験用運転情報を記憶装置31bの
オンラインエリア32cへ記憶する。常用モード系列の
電子計算機11a、又は電子計算機12&が故障等によ
シ停止した場合は、試験モード系列の電子計算機31a
は記憶装置31bの引継エリア31dよジオンライン運
転情報をオンラインエリア31cヘコピーする。同じく
電子計算機32mは記憶装置31bの引継エリア32d
よジオンライン運転情報をオンラインエ!7732 c
ヘコピーする。このコピーは電子計算機31a、32a
同時に実施される。なお、コピー終了後運転モード系列
は試験モード系列から常用モード系列に変わる。これに
より常用モード系列が停止する直前のオンライン運転情
報で支障なく運用が出来る。
又、試験モード系列の電子計算機システムにお勤釦7を
ONすることによシ各電子計算機11a。
:/ 麺1 12m、31a、32mは自系列の運転モードを判定し
、もし試験モード、又はシミュレーションモードであれ
ば常用モード系のオンライン運転ff報が記憶されてい
る引継エリア31d、32dからオンラインエリア31
 c 、32cへ夫々コピーする。このことによ如、試
験モード系列で常用モード系列と同様のオンライン運転
情報で試験が可能となる。なお、試験モード系列がシミ
ュレーションモード、又は待機モードに変わっても同様
である。
以上2系列の電子計算機システムについて述べてきたが
、3系列以上の複合系電子計算機システムにおいても記
憶装置にオンラインエリアと引継エリアを設けることに
よ如、2系列と同様に行なうことが出来るのは明らかで
ある。
〔発明の効果〕
以上述べた様に本発明は記憶装置のエリアをオンライン
エリアと引継エリアに夫々ブロック分けすることによシ
、相互の系列間で相手の運転モードに関与せず、オンラ
イン運転情報の等価ができる。カッ、常用モード系列の
オンライン運転情報と同様の内容で試験やシミュレーシ
ョンができる。
又、常用モード系列の電子計算機が停止状態になった場
合でも試験モード、又はシミュレーションモード系列の
電子計算機システムが停止直前のオンライン運転情報で
常用モードとすることが出来、常用モード運転が継続で
きる。この様に従来の複合系電子計算機システムにない
多大な利点を提供するものである。
(13)
【図面の簡単な説明】
第1図は従来方式の複合系電子計算機システムにおける
常用モード系列と待機モード系列の運用状態ブロック図
、第2図は従来方式の複合系電子計算機システムにおけ
る常用モード系列と試験モード系列の運用状態ブロック
図、第3図は本発明方式の複合系電子計算機システムに
おける常用モード系列と試験モード系列の運用状態ブロ
ック図、第4図は他の実施例複合系電子計算機システム
における常用モード系列と試験モード系列の運用状態ブ
ロック図である。 1・・・常用モード系列の電子計算機システム、2・・
・待機モード系列の電子計算機システム、5・・・試験
モード系列の電子計算機システム、1a+11m、12
m−−・常用モード系列の電子計算機、2a・・・待機
モード系列の電子計算機、3a、31a+32a・・・
試験モード系列の電子計算機、lb、llb・・・常用
モード系列の記憶装置、2b・・・待機モード系列の記
憶装置、3b、31b・・・試験モード系列の記憶装置
、(14) lc、llc、12c 用常用モード系列の記憶装置の
オンラインエリア、 ld、11d、12d・・・常用モード系列の記憶装置
の引継エリア、 3c、31c、32c・・・試験モード系列の記憶装置
のオンラインエリア、 3d、31d、32d・・・試験モード系列の記憶装置
の引継エリア、 3.4,6,31.41.61.3’、4’、6’、4
1’、61’・・・メモリパス、 7・・・データ移動釦。 (7317)代理人 弁理士 則 近 憲 佑(はが1
名)(15) 第1図 第2図

Claims (1)

    【特許請求の範囲】
  1. 複合系列の電子計算機が相互にバックアップ可能なシス
    テムとして運転され、各系列の電子計算機システムの運
    転モードがプロセスから入力されるオンラインのプロセ
    ス運転情報をもとに、通常運転する常用モードと、前記
    常用モード系列のオンライン運転情報を常に受信し常用
    モード系列の故障時バックアップして常用モードに移行
    可能な待機モードと、ソフトウェア及びハードウェアの
    試験を行なう試験モードと、シミュレーションを行カウ
    シミュレーシ讐ンモードとを夫々そなえ、かつこれらの
    いずれかの運転モードになシ得る複合系電子計算機シス
    テムにおいて、常用モード系列の運転情報を自系列にあ
    る記憶装置のオンラインエリアに取込むと同時に、常用
    モード以外の運転モードにある他系列の引継エリアに常
    時転送し、・常用モード系列の停止時、他系列にある引
    継エリアの運転情報をもとに他系列が直ちに常用モード
    系列となることを特徴とする複合系電子計算機システム
    のデータ等価方式。
JP57202069A 1982-11-19 1982-11-19 複合系電子計算機システムのデ−タ等価方式 Pending JPS5994160A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP57202069A JPS5994160A (ja) 1982-11-19 1982-11-19 複合系電子計算機システムのデ−タ等価方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP57202069A JPS5994160A (ja) 1982-11-19 1982-11-19 複合系電子計算機システムのデ−タ等価方式

Publications (1)

Publication Number Publication Date
JPS5994160A true JPS5994160A (ja) 1984-05-30

Family

ID=16451427

Family Applications (1)

Application Number Title Priority Date Filing Date
JP57202069A Pending JPS5994160A (ja) 1982-11-19 1982-11-19 複合系電子計算機システムのデ−タ等価方式

Country Status (1)

Country Link
JP (1) JPS5994160A (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0950381A (ja) * 1995-08-08 1997-02-18 Meidensha Corp データサーバ
JP2014095989A (ja) * 2012-11-08 2014-05-22 Nec Corp コンピュータシステム、コンピュータシステムの診断方法及び診断プログラム

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0950381A (ja) * 1995-08-08 1997-02-18 Meidensha Corp データサーバ
JP2014095989A (ja) * 2012-11-08 2014-05-22 Nec Corp コンピュータシステム、コンピュータシステムの診断方法及び診断プログラム

Similar Documents

Publication Publication Date Title
US4819232A (en) Fault-tolerant multiprocessor arrangement
JPS5994160A (ja) 複合系電子計算機システムのデ−タ等価方式
JPH0616258B2 (ja) 二重化デイスク制御方法
JPS63231652A (ja) 制御システムにおけるメモリコピ−方式
JPH02294723A (ja) 補助記憶装置の2重化制御方法
JPH01116963A (ja) 記憶サブシステム
JPH06259274A (ja) 二重系システム
JP2003345407A (ja) 二重化plc間のデータ等価方式
JPS5851364A (ja) 二重化周辺記憶制御装置
JPS62249250A (ja) 記憶装置
JPH06110931A (ja) 二重化データベース装置
KR20020052629A (ko) 아이디이 저장 매체의 이중화 시스템 및 방법
JPH02118737A (ja) 二重化計算機システムの障害復旧処理方式
JPS6073757A (ja) 演算処理装置におけるヒストリ取得方法
JPS6398066A (ja) 2重系デ−タベ−ス運用切替方式
JPH04263333A (ja) メモリ二重化方式
JPS5818760A (ja) 多重計算機処理システム
JPS62182953A (ja) メモリアクセス制御方式
JPH05127935A (ja) 二重系計算機装置
JPS61147344A (ja) 電子計算機システム
JPH05113898A (ja) 多重系計算機装置
JPS60179860A (ja) 記憶装置の切換制御方式
JPH02199562A (ja) 二重化メモリコピー方式
JPS62249251A (ja) 記憶装置
JPS59112498A (ja) 二重化共有メモリ装置