JPH0344898A - チェックサム値を照合するpromライタ - Google Patents

チェックサム値を照合するpromライタ

Info

Publication number
JPH0344898A
JPH0344898A JP1179762A JP17976289A JPH0344898A JP H0344898 A JPH0344898 A JP H0344898A JP 1179762 A JP1179762 A JP 1179762A JP 17976289 A JP17976289 A JP 17976289A JP H0344898 A JPH0344898 A JP H0344898A
Authority
JP
Japan
Prior art keywords
data
checksum value
master
check sum
rom
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP1179762A
Other languages
English (en)
Inventor
Ryoji Hashiguchi
橋口 良司
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Ando Electric Co Ltd
Original Assignee
Ando Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ando Electric Co Ltd filed Critical Ando Electric Co Ltd
Priority to JP1179762A priority Critical patent/JPH0344898A/ja
Priority to US07/549,343 priority patent/US5181206A/en
Priority to DE4021951A priority patent/DE4021951A1/de
Publication of JPH0344898A publication Critical patent/JPH0344898A/ja
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/08Error detection or correction by redundancy in data representation, e.g. by using checking codes
    • G06F11/10Adding special bits or symbols to the coded information, e.g. parity check, casting out 9's or 11's
    • G06F11/1004Adding special bits or symbols to the coded information, e.g. parity check, casting out 9's or 11's to protect a block of data words, e.g. CRC or checksum

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 [産業上の利用分野] この発明は、マスタROMのデータを複数のブランクR
OMに書込む場合に、マスタROMのチェックサム値を
比較照合し、誤ったマスタROMのデータをブランクR
OMに書込まないようにするPROMライタについての
ものである。
[従来の技術] 次に、第2図を参照して従来技術の構成図を説明する。
第2図のlはマスタROM、IA〜INはブランクRO
M、2はコントローラ、3はCPU、4は表示2L11
はデータバス、12は制御信号である。
ブランクROMIA〜INは、ブランクROMが複数あ
ることを示す。
マスタROM1には、例えばチェックサム値が1234
 (H)となるデータが書込まれたものを使用し、ブラ
ンクROMIA〜INにはマスタROMIと同じもので
消去されているものを使用する。
マスタROM1のデータは、データバス11からブラン
クROMIA〜INに書込まれる。
コントローラ2は、CPU3で制御され、マスタROM
1とブランクROMIA〜INの制御信号12を制御す
る。
マスタROM 1のデータは、コントローラ2に読み込
まれ、CPU3でチェックサム値が算出され、表示器4
に表示される。
チェックサム値とは、マスタROM1に書込まれている
データの集計値である0例えばマスタROM1のアドレ
ス5個に書込まれているデータがrlJ r2.r3.
r4」 r5」とすれば、チェックサム値はrOF (
H)Jとなる。
[発明が解決しようとする課題] 第2図のようなPROMライタでは、書込みが終ると、
マスタROM1のデータをチェックサム値として、表示
器4に表示しているので、表示されたチェックサム値と
、操作者があらかじめ記憶しているチェックサム値を比
較しない場合、誤ったデータがブランクROMIA〜l
Nに書込まれるという問題がある。
この発明は、マスタROMIの第1回目のブタからチェ
ックサム値Xを算出して記憶し、マスタROM1の第2
回目以降のデータからチェックサム値を求め、第1回目
のチェックサム値と第2回目以降のチェックサム値とを
比較し、第1回目のチェックサム値と第2回目以降罎の
チェックサム値が異なるときは、アラームを出すことに
より、マスタROMの異常を検出しようとするものであ
る。
し課題を解決するための手段] この目的を達成するため、この発明では、CPU3で制
御され、マスタROM1と複数のブランクROMIA〜
1Nの制御信号12を制御するコントローラ2と、マス
タROM1のデータがコントローラ2に読み込まれ、C
PU3でチェックサム値が算出され、チェックサム値を
表示する表示器4とをもち、マスタROM1のデータが
データバス11からブランクROMIA〜INに書込ま
れるPROMライタにおいて、CPU3にl1llil
され、コントローラ2で読み込まれたマスタROM1の
第1回目のデータからチェックサム値Xを算出する第1
の算出手段5と、第1の算出子n 5で求めたチェック
サム値XをYとして記憶する記憶手段6と、マスタRO
M1の第2回目以降のデータからチェックサム値Xを求
める第2の算出手段7と、記憶手段6に記憶された第1
回目のチェックサム値と第2の算出手段7で求められた
第2回目以降のチェックサム値とを比較する比較手段8
と、比較手段8の出力を入力とし、第1回目のチェック
サム値と第2回目以降のチェックサム値が異なるときは
、アラームを出すアラーム手段9とを備える。
次に、この発明によるPROMライタの構成を第1図に
より説明する。
第1図の5はチェックサム値の算出手段、6はチェック
サム値の記憶手段、7はチェックサム値の算出手段、8
は比較手段、9はアラーム手段であり、その他の部分は
第2図と同じものである。
算出手段5は、CPU3に制御され、コントロラ2で読
み込まれたマスタROM1の第1回目のデータからチェ
ックサム値Xを算出する。
記憶手段6は、算出手段5で求めたチェックサム値Xを
Yとして記憶する。
算出手段7は、マスタROM1と第2回目以降のデータ
からチェックサム値Xを算出する。
比較手段8は、記憶手段6に記憶された第1回目のチェ
ックサム値と算出手段5で求められた第2回目以降のチ
ェックサム値を比較し、第1回目のチェックサム値と第
2回目以降のチェックサム値を比較し、第1回目のチェ
ックサム値と第2回目以降のチェックサム値が異なると
きは、アラーム手段9がアラームを出す。
[作用] 次に、第1図のフローチャートを第3図に示す。
ステラ721は、算出手段5と算出子117に対応し、
マスタROM1のチェックサム値をXとする。
ステップ22は、書き込みが1回目かどうかを判断し、
1回目の場合は、ステップ23により、チェックサム値
XをYに記憶する。
書き込みが2回目からは、ステップ24により、チェッ
クサム値XとYを比較し、X−#Yのとき、ステップ2
5でアラームを出す。
第1図の算出手段5は、マスタROM1に書込まれてい
るデータの規定値がなく、マスタROM1のデータが正
規のデータかどうかを確認する場合、マスタROM1の
データを集計し、チェックサム値でマスタROM1のデ
ータを表す。
比較手段8は、1回目に書込んだチェックサム値を記憶
し、2回目からの書込みのときに算出したチェックサム
値と比較照合する。
1回目に記憶したチェックサム値と2回目からのチェッ
クサム値が不一致の場合、マスタROM1に異常が発生
したことがわかり、書込みを停止する。これにより、誤
ったデータがブランクROMIA〜INに書込まれるの
を最小限にすることができる。
[発明の効果] この発明によれば、マスタROMのデータを複数のブラ
ンクROMに書込む場合、マスタROMの第1回目のデ
ータからチェックサム値Xを算出して記憶し、マスタR
OMの第2回目以降のデータからチェックサム値を求め
、第1回目のチェックサム値と第2回目以降のチェック
サム値とを比較し、第1回目のチェックサム値と第2回
目以降のチェックサム値が異なるときは、アラームを出
すようにしているので、誤ったマスタROMのブタをブ
ランクROMへ書込むことを防止することができる。
【図面の簡単な説明】
第1図はこの発明によるPROMライタの楕戊図、第2
図は従来技術によるPROMライタの↑I4成図1第3
図は第1図のフローチャートである。 1・・・・・・マスタROM、IA〜IN・・・・・・
ブランクROM、2・・・・・・コンl−ローラ、3・
・・・・・CPU、4・・・・・・表示器、5・・・・
・・算出手段、6・・・・・・記憶手段、7・・・・・
・算出手段、8・・・・・・比較手段、9・・・・・・
アラーム手段、11・・・・・・データバス、12・・
・・・・制御信号。

Claims (1)

  1. 【特許請求の範囲】 1、CPU(3)で制御され、マスタROM(1)と複
    数のブランクROMの制御信号(12)を制御するコン
    トローラ(2)と、マスタROM(1)のデータがコン
    トローラ(2)に読み込まれ、CPU(3)でチェック
    サム値が算出され、チェックサム値を表示する表示器(
    4)とをもち、マスタROM(1)のデータがデータバ
    ス(11)から前記ブランクROMに書込まれるPRO
    Mライタにおいて、 CPU(3)に制御され、コントローラ(2)で読み込
    まれたマスタROM(1)の第1回目のデータからチェ
    ックサム値Xを算出する第1の算出手段(5)と、 第1の算出手段(5)で求めたチェックサム値XをYと
    して記憶する記憶手段(6)と、マスタROM(1)の
    第2回目以降のデータからチェックサム値Xを求める第
    2の算出手段(1)と、 記憶手段(6)に記憶された第1回目のチェックサム値
    と第2の算出手段(7)で求められた第2回目以降のチ
    ェックサム値とを比較する比較手段(8)と、 比較手段(8)の出力を入力とし、第1回目のチェック
    サム値と第2回目以降のチェックサム値が異なるときは
    、アラームを出すアラーム手段(9)とを偏えることを
    特徴とするチェックサム値を照合するPROMライタ。
JP1179762A 1989-07-12 1989-07-12 チェックサム値を照合するpromライタ Pending JPH0344898A (ja)

Priority Applications (3)

Application Number Priority Date Filing Date Title
JP1179762A JPH0344898A (ja) 1989-07-12 1989-07-12 チェックサム値を照合するpromライタ
US07/549,343 US5181206A (en) 1989-07-12 1990-07-06 Prom writer having check sum function
DE4021951A DE4021951A1 (de) 1989-07-12 1990-07-10 Prom-schreiber

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP1179762A JPH0344898A (ja) 1989-07-12 1989-07-12 チェックサム値を照合するpromライタ

Publications (1)

Publication Number Publication Date
JPH0344898A true JPH0344898A (ja) 1991-02-26

Family

ID=16071442

Family Applications (1)

Application Number Title Priority Date Filing Date
JP1179762A Pending JPH0344898A (ja) 1989-07-12 1989-07-12 チェックサム値を照合するpromライタ

Country Status (3)

Country Link
US (1) US5181206A (ja)
JP (1) JPH0344898A (ja)
DE (1) DE4021951A1 (ja)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5826075A (en) * 1991-10-16 1998-10-20 International Business Machines Corporation Automated programmable fireware store for a personal computer system
US5539879A (en) * 1995-05-24 1996-07-23 Dell U.S.A., L.P. Checksum technique for verifying integrity of disk space reserved for suspend-to-disk operations
US5740178A (en) * 1996-08-29 1998-04-14 Lucent Technologies Inc. Software for controlling a reliable backup memory
DE19818175A1 (de) * 1998-04-23 1999-10-28 Bosch Gmbh Robert Verfahren und System zur Datensicherung
KR100327402B1 (ko) * 1999-03-15 2002-03-13 구자홍 마이크로 프로세서의 자기진단장치 및 방법
US7991941B2 (en) * 2008-01-15 2011-08-02 Alcatel Lucent Memory access assist
JP5850016B2 (ja) * 2013-10-02 2016-02-03 横河電機株式会社 フィールド機器

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS57181500A (en) * 1981-04-30 1982-11-08 Fujitsu Ltd Rom check system

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3582880A (en) * 1969-12-05 1971-06-01 Ibm Data error correction by inversion storage
DE2640756C2 (de) * 1976-09-10 1982-11-04 Standard Elektrik Lorenz Ag, 7000 Stuttgart Einrichtung zur gesicherten Datenübertragung bei spurgebundenen Fahrzeugen
DE2939461C2 (de) * 1979-09-28 1989-07-20 Siemens AG, 1000 Berlin und 8000 München Verfahren zum Feststellen von Datenstörungen in Speichern
US4404677A (en) * 1981-04-08 1983-09-13 Rockwell International Corporation Detecting redundant digital codewords using a variable criterion
US4519077A (en) * 1982-08-30 1985-05-21 Amin Pravin T Digital processing system with self-test capability
JPS605363A (ja) * 1983-06-22 1985-01-11 Sharp Corp メモリ内容確認方式
GB2166893B (en) * 1984-10-05 1988-03-23 Sharp Kk Checking memory at system power-up
JPS61141056A (ja) * 1984-12-14 1986-06-28 インタ−ナショナル ビジネス マシ−ンズ コ−ポレ−ション 揮発性メモリの間欠エラ−検出方法
US4727544A (en) * 1986-06-05 1988-02-23 Bally Manufacturing Corporation Memory integrity checking system for a gaming device
US4959836A (en) * 1987-12-09 1990-09-25 Siemens Transmission Systems, Inc. Register robustness improvement circuit and method

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS57181500A (en) * 1981-04-30 1982-11-08 Fujitsu Ltd Rom check system

Also Published As

Publication number Publication date
US5181206A (en) 1993-01-19
DE4021951A1 (de) 1991-01-17

Similar Documents

Publication Publication Date Title
JPH0344898A (ja) チェックサム値を照合するpromライタ
EP0498367B1 (en) Program debugging device and process
JPH0565892B2 (ja)
JPH09167120A (ja) 記憶装置の誤り訂正装置
US8190971B2 (en) Data processing system and method for operating a data processing system
JPH086865A (ja) データ処理装置
JP2762665B2 (ja) プログラマブルコントローラのブログラミング装置
JPH01162094A (ja) ボタン電話装置
JPH0441375B2 (ja)
JPS62168229A (ja) システム構成自動認識処理方法
JPH02127731A (ja) 演算レジスタのバイパスチェック方式
JPH04336631A (ja) エラーメッセージ出力方式
JPS63115273A (ja) Cadシステム
JPS6381541A (ja) プログラムシ−ケンスのチエツク方式
JPS5839326A (ja) プログラムロ−ド方式
JPH04123236A (ja) アラーム処理装置
JP2811906B2 (ja) 自動販売機のデータ異常通報制御装置
JP2002288047A (ja) 記憶手段のチェック方法、そのプログラム、その記録媒体及びその装置
JPH0444766B2 (ja)
JPS5898900A (ja) マイクロプロセツサ制御システム
JPS59110098A (ja) デ−タ記憶装置の誤り訂正装置
JPH01177616A (ja) キー操作手順記憶方式
JPH0380305A (ja) 数値制御装置の異常監視装置
JPS6288047A (ja) インタフエ−ス制御装置
JPH01258142A (ja) 故障容認計算機装置