KR100327402B1 - 마이크로 프로세서의 자기진단장치 및 방법 - Google Patents

마이크로 프로세서의 자기진단장치 및 방법 Download PDF

Info

Publication number
KR100327402B1
KR100327402B1 KR1019990008633A KR19990008633A KR100327402B1 KR 100327402 B1 KR100327402 B1 KR 100327402B1 KR 1019990008633 A KR1019990008633 A KR 1019990008633A KR 19990008633 A KR19990008633 A KR 19990008633A KR 100327402 B1 KR100327402 B1 KR 100327402B1
Authority
KR
South Korea
Prior art keywords
microprocessor
checksum value
self
calculated
user rom
Prior art date
Application number
KR1019990008633A
Other languages
English (en)
Other versions
KR20000060384A (ko
Inventor
전일진
Original Assignee
구자홍
엘지전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 구자홍, 엘지전자주식회사 filed Critical 구자홍
Priority to KR1019990008633A priority Critical patent/KR100327402B1/ko
Publication of KR20000060384A publication Critical patent/KR20000060384A/ko
Application granted granted Critical
Publication of KR100327402B1 publication Critical patent/KR100327402B1/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/22Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
    • G06F11/26Functional testing
    • G06F11/27Built-in tests
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/08Error detection or correction by redundancy in data representation, e.g. by using checking codes
    • G06F11/10Adding special bits or symbols to the coded information, e.g. parity check, casting out 9's or 11's
    • G06F11/1004Adding special bits or symbols to the coded information, e.g. parity check, casting out 9's or 11's to protect a block of data words, e.g. CRC or checksum
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/30Monitoring
    • G06F11/32Monitoring with visual or acoustical indication of the functioning of the machine
    • G06F11/321Display for diagnostics, e.g. diagnostic result display, self-test user interface

Abstract

사용자 롬을 구비한 마이크로 프로세서의 자기진단 장치에 있어서, 상기 사용자 롬의 데이터 라이팅 과정에서 산출한 소정영역의 체크 섬 값과, 동작전원 인가 후 상기 소정영역에 라이팅된 데이터를 읽어 산출한 체크 섬 값을 비교하여 이상여부를 판단하는 마이크로 프로세서와, 상기 마이크로 프로세서의 판단 결과를 표시하는 표시부를 포함하여 구성된 것으로 마이크로 프로세서의 정상동작 여부를 자체적으로 체크할 수 있으므로 손실을 최소화 할 수 있으며 특정 불량 발생시 생산라인에서 이를 필터링하지 못하여 발생되는 문제점을 극복할 수 있다.

Description

마이크로 프로세서의 자기진단장치 및 방법{Method and apparatus for self-testing of the micro-processor}
본 발명은 마이크로 프로세서에 관한 것으로서, 특히 마이크로 프로세서의 자기진단장치 및 방법에 관한 것이다.
일반적으로 마이크로 프로세서는 읽기 전용 메모리(Read Only Memory; ROM)의 내용이 블랭크 상태인 1회한 프로그램 가능 읽기 전용 메모리(One Time Programmable Read Only Memory; OTP ROM)와, 프로그램한 내용이 ROM에 저장되는 마스크 롬(Mask ROM)으로 대비된다.
상기 OTP ROM은 PROM의 일종으로, 내장한 반도체 칩은 EEPROM과 같지만, 패키지에 창이 없기 때문에 자외선으로 소거할 수 없으며, 별도의 프로그램 툴을 사용하여 데이터를 라이트하게 되는데 라이팅 과정에서의 작업자의 실수나 라이팅중/후 외부요인에 의해 결함이 발생할 가능성이 높다.
또한, 상기 Mask ROM은 ROM의 일종으로 고정된 프로그램을 ROM의 제조과정에서 기록하고, 사용자는 이용만 할 뿐 새로 기록하거나 변경하지는 못하므로 취급과정에서 외부요인에 의해 특정 데이터 영역의 내용에 결함이 발생하는 경우가 존재한다.
이하, 첨부된 도면을 참조하여 종래 기술에 따른 마이크로 프로세서를 설명하면 다음과 같다.
도 1은 종래 기술에 따른 마이크로 프로세서를 개략적으로 나타낸 블록도이다.
입력부(1)는 외부로부터 데이터를 입력받고, 발진부(2)는 상기 입력부(1)로 인가되는 입력신호에 대한 기준 클럭신호를 발생한다.
마이크로 프로세서(3)는 상기 입력부(1)의 출력을 읽어들여 제어동작 수행 후 그에 따른 제어신호를 출력하며, 출력부(4)는 상기 마이크로 프로세서(3)의 출력에 따라 구동여부가 결정된다.
그러나, 종래 기술에 따른 마이크로 프로세서는 다음과 같은 문제점이 있다.
첫째, 마이크로 프로세서의 데이터 라이팅 과정에서의 불량발생이나 외부요인에 의한 불량발생시 이를 정확하게 검출할 수 없다.
둘째, 마이크로 프로세서가 자기진단을 수행하지 못하므로 전체 시스템을 완전히 조립한 후의 생산공정 또는 성능검사 과정에서 이상상태가 검출되는 확률이 높다.
따라서, 본 발명은 이와 같은 문제점을 해결하기 위해 안출한 것으로, 데이터 초기 라이팅 과정에서 기 산출되어 사용자 롬에 저장된 체크 섬(Check Sum) 값과 동작전원 인가시 산출한 체크 섬 값을 비교판단 하여 그 결과에 따라 마이크로 프로세서의 이상상태를 외부표시 장치에 디스플레이 할 수 있도록 한 마이크로 프로세서의 자기진단 장치 및 방법을 제공하는데 그 목적이 있다.
도 1은 종래 기술에 따른 마이크로 프로세서의 동작을 나타낸 블록도
도 2는 본 발명에 따른 마이크로 프로세서의 자기진단 장치를 나타낸 블록도
도 3은 본 발명에 따른 마이크로 프로세서 내의 사용자 롬을 나타낸 도면
도 4는 본 발명에 따른 마이크로 프로세서의 자기진단 방법을 나타낸 플로우 차트
도면의 주요부분에 대한 부호의 설명
10 : 입력부 20 : 발진부
30 : 마이크로 프로세서 30a : 사용자 롬
40 : 출력부 50 : 표시부
본 발명의 특징은 사용자 롬을 구비한 마이크로 프로세서의 자기진단 장치에 있어서, 상기 사용자 롬의 데이터 라이팅 과정에서 산출한 소정영역의 체크 섬값과, 동작전원 인가 후 상기 소정영역에 라이팅된 데이터를 읽어 산출한 체크 섬값을 비교하여 이상여부를 판단하는 마이크로 프로세서와, 상기 마이크로 프로세서의 판단 결과를 표시하는 표시부를 포함하여 구성됨에 있다.
또한 본 발명의 다른 특징은 사용자 롬을 구비한 마이크로 프로세서의 자기진단 방법에 있어서, 동작 이상 유무를 판단하기 위한 기준 체크 섬 값을 상기 사용자 롬에 저장하는 단계와, 동작 전원이 인가되면 상기 사용자 롬의 소정영역에 기록된 데이터의 체크 섬 값을 산출하고, 상기 저장된 기준 체크 섬 값과의 일치여부를 판단하는 단계와, 상기 산출된 체크 섬 값과 저장된 체크 섬 값이 일치하지 않으면 상기 마이크로 프로세서의 동작이상을 표시하는 단계를 포함하여 이루어짐에 있다.
이하, 첨부된 도면을 참조하여 본 발명에 따른 마이크로 프로세서의 자기진단 장치 및 방법을 설명하면 다음과 같다.
도 2는 본 발명에 따른 마이크로 프로세서의 자기진단 장치를 나타낸 블록도이고, 도 3은 본 발명에 따른 사용자 롬을 나타낸 도면이고, 도 4는 본 발명에 따른 마이크로 프로세서의 자기진단 방법을 나타낸 플로우 차트이다.
도 2에 도시된 바와 같이, 본 발명에 따른 마이크로 프로세서의 자기진단 장치는 외부로부터 인가되는 데이터를 입력받는 입력부(10)와, 입력에 대한 기준 클럭신호를 발생하는 발진부(20)와, 상기 입력부(10)에 입력되는 데이터를 사용자 롬(도시생략)에 라이팅한 후 제어신호를 출력하는 마이크로 프로세서(30)와, 상기 마이크로 프로세서(30)의 출력에 따라 구동여부가 결정되는 출력부(40)와, 상기 마이크로 프로세서(30)의 출력에 따라 점등 여부가 결정되는 표시부(50)로 구성된다.
상기 마이크로 프로세서(30)는 도 3에 나타낸 바와 같은 사용자 롬(30a)에 데이터를 라이팅하는 과정에서 사용자 롬(30a)의 일정영역에 체크 섬 데이터를 기 저장하고 있으며, 전원인가시 상기 사용자 롬(30a)의 어드레스를 지정된 영역까지(A->B) 하나씩 증가시키면서 체크 섬 데이터를 산출하여 비교루틴을 통하여 기 저장된 체크 섬 데이터와 비교한다.
즉, 상기 사용자 롬(30a)의 데이터 라이팅 과정에서 산출한 소정영역의 체크 섬값과, 동작전원 인가 후 상기 소정영역에 라이팅된 데이터를 읽어 산출한 체크 섬값을 비교하여 이상여부를 판단하게 된다.
상기 비교결과 산출된 체크 섬 데이터가 기 저장된 체크 섬 데이터와 일치하지 않으면 상기 표시부(50)의 발광다이오드등을 이용하여 상기 마이크로 프로세서의 이상상태를 표시하며, 일치할 경우에는 정상상태임을 인식하고 정상동작을 수행한다.
이와 같이 구성된 마이크로 프로세서의 자기진단 장치의 동작을 도 4를 참조하여 설명하면 다음과 같다.
도 4를 참조하면 먼저, 동작전원이 인가되면 마이크로 프로세서를 초기화시킨다(S1-S2).
이어서, 정해진 구간까지 사용자 롬의 어드레스를 하나씩 증가시켜 체크 섬 데이터를 산출한다(S3-S5).
상기 산출된 체크 섬 데이터가 상기 사용자 롬의 데이터 라이팅 초기과정에서 기 산출된 체크 섬 데이터와 일치하는지 여부를 판단한다(S6).
상기 판단 결과(S6), 산출된 체크 섬 데이터와 기 산출된 체크 섬 데이터가 일치하지 않으면 상기 표시부에 마이크로 프로세서의 이상상태를 표시한다(S7).
한편 상기 판단 결과(S6), 산출된 체크 섬 데이터가 기 저장된 체크 섬 데이터와 일치하면 메인루틴으로 복귀된다(S8).
상술한 바와 같이, 본 발명에 따른 마이크로 프로세서의 자기진단 장치 및 방법은 사용자 롬에 기 저장된 체크 섬 데이터와 전원 인가시 산출된 체크 섬 데이터를 비교하고, 그 결과를 표시부를 통해 디스플레이 될 수 있도록 함으로써 마이크로 프로세서의 자기진단이 가능하도록 한 것이다.
따라서, 본 발명에 따른 마이크로 프로세서의 자기진단 장치 및 방법은 다음과 같은 효과가 있다.
첫째, 마이크로 프로세서의 정상동작 여부를 자체적으로 체크할 수 있으므로 손실을 최소화 할 수 있다.
둘째, 특정 불량발생시 생산라인에서 이를 필터링하지 못하여 필드 리턴됨을 미연에 방지할 수 있다.
셋째, 마이크로 프로세서의 이상상태를 표시함으로써 사용자가 쉽게 알 수 있다.

Claims (3)

  1. 사용자 롬을 구비한 마이크로 프로세서의 자기진단 장치에 있어서,
    상기 사용자 롬의 데이터 라이팅 과정에서 산출한 소정영역의 체크 섬 값과, 동작전원 인가 후 상기 소정영역에 라이팅된 데이터를 읽어 산출한 체크 섬 값을 비교하여 이상여부를 판단하는 마이크로 프로세서와,
    상기 마이크로 프로세서의 판단 결과를 표시하는 표시부를 포함하여 구성됨을 특징으로 하는 마이크로 프로세서의 자기진단 장치.
  2. 사용자 롬을 구비한 마이크로 프로세서의 자기진단 방법에 있어서,
    동작 이상 유무를 판단하기 위한 기준 체크 섬 값을 상기 사용자 롬에 저장하는 단계와,
    동작 전원이 인가되면 상기 사용자 롬의 소정영역에 기록된 데이터의 체크 섬 값을 산출하고, 상기 저장된 기준 체크 섬 값과의 일치여부를 판단하는 단계와,
    상기 산출된 체크 섬 값과 저장된 체크 섬 값이 일치하지 않으면 상기 마이크로 프로세서의 동작이상을 표시하는 단계를 포함하여 이루어짐을 특징으로 하는 마이크로 프로세서의 자기진단방법.
  3. 제 2 항에 있어서,
    상기 산출된 체크 섬 값과 기 저장된 체크 섬 값이 일치하면 메인 루틴으로복귀되는 단계를 더 포함하여 이루어짐을 특징으로 하는 마이크로 프로세서의 자기진단 방법.
KR1019990008633A 1999-03-15 1999-03-15 마이크로 프로세서의 자기진단장치 및 방법 KR100327402B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019990008633A KR100327402B1 (ko) 1999-03-15 1999-03-15 마이크로 프로세서의 자기진단장치 및 방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019990008633A KR100327402B1 (ko) 1999-03-15 1999-03-15 마이크로 프로세서의 자기진단장치 및 방법

Publications (2)

Publication Number Publication Date
KR20000060384A KR20000060384A (ko) 2000-10-16
KR100327402B1 true KR100327402B1 (ko) 2002-03-13

Family

ID=19576594

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019990008633A KR100327402B1 (ko) 1999-03-15 1999-03-15 마이크로 프로세서의 자기진단장치 및 방법

Country Status (1)

Country Link
KR (1) KR100327402B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100570921B1 (ko) * 2006-01-06 2006-04-14 동부엔지니어링 주식회사 교각기초부분의 세굴방지구조

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112527588B (zh) * 2020-12-09 2023-12-19 中国航空工业集团公司沈阳飞机设计研究所 一种微处理器系统及其实时自检测方法

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS621043A (ja) * 1985-06-26 1987-01-07 Oki Electric Ind Co Ltd マイクロコンピユ−タシステムのプログラムチエツク方式
KR910008570A (ko) * 1989-10-25 1991-05-31 아오이 죠이치 자기 검사 기능을 구비한 메모리 시스템
JPH04352049A (ja) * 1991-05-29 1992-12-07 Nec Corp E2 prom上プログラム試験方式
US5181206A (en) * 1989-07-12 1993-01-19 Ando Electric Co., Ltd. Prom writer having check sum function
JPH08305638A (ja) * 1995-05-01 1996-11-22 Nec Corp Romデータ検査方法
JPH10326228A (ja) * 1997-03-21 1998-12-08 Brother Ind Ltd 書込み可能な不揮発性のメモリ装置を備えた電子機器及びそのメモリ装置の初期処理方法

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS621043A (ja) * 1985-06-26 1987-01-07 Oki Electric Ind Co Ltd マイクロコンピユ−タシステムのプログラムチエツク方式
US5181206A (en) * 1989-07-12 1993-01-19 Ando Electric Co., Ltd. Prom writer having check sum function
KR910008570A (ko) * 1989-10-25 1991-05-31 아오이 죠이치 자기 검사 기능을 구비한 메모리 시스템
JPH04352049A (ja) * 1991-05-29 1992-12-07 Nec Corp E2 prom上プログラム試験方式
JPH08305638A (ja) * 1995-05-01 1996-11-22 Nec Corp Romデータ検査方法
JPH10326228A (ja) * 1997-03-21 1998-12-08 Brother Ind Ltd 書込み可能な不揮発性のメモリ装置を備えた電子機器及びそのメモリ装置の初期処理方法

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100570921B1 (ko) * 2006-01-06 2006-04-14 동부엔지니어링 주식회사 교각기초부분의 세굴방지구조

Also Published As

Publication number Publication date
KR20000060384A (ko) 2000-10-16

Similar Documents

Publication Publication Date Title
US6336176B1 (en) Memory configuration data protection
US20130010557A1 (en) Memory repair systems and methods for a memory having redundant memory
CN108735268B (zh) 非易失性存储器修复电路
KR100327402B1 (ko) 마이크로 프로세서의 자기진단장치 및 방법
US5812565A (en) Method for automatic recognition and correction of an invalid data set and system for carrying out the method
JP2830302B2 (ja) 自動車用制御装置
KR20030023762A (ko) 에러 보정 방법 및 에러 보정 회로 장치
JPH0633828A (ja) 車載用電子制御装置
US6535442B2 (en) Semiconductor memory capable of debugging an incorrect write to or an incorrect erase from the same
KR20080037815A (ko) 자가 진단/복구 차량용 전자제어장치 및 그 동작 방법
JP2003196165A (ja) 不揮発性メモリ及びそのデータ更新方法
JPH09120376A (ja) データ処理装置
US8050122B2 (en) Fuse apparatus for controlling built-in self stress and control method thereof
JPH09161493A (ja) 書換え可能な不揮発性メモリの管理方法
JP2005050442A (ja) 冗長メモリ回路
JP3042103B2 (ja) 半導体記憶装置
US6463559B1 (en) Non-volatile fault indicator
JP3314719B2 (ja) フラッシュeepromとその試験方法
CN117573155B (zh) 产品信息处理方法及芯片
JP4621825B2 (ja) Cpuを搭載した回路装置
JPH03110650A (ja) Eepromチェック方式
JPH07122087A (ja) Eepromエラーチェック方式
KR100282520B1 (ko) 플래쉬 메모리의 오류셀 보상회로 및 방법
KR100377548B1 (ko) 플레쉬메모리정상동작체크방법
JPH0777101A (ja) 車載用電子制御装置

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20090121

Year of fee payment: 8

LAPS Lapse due to unpaid annual fee