CN112527588B - 一种微处理器系统及其实时自检测方法 - Google Patents

一种微处理器系统及其实时自检测方法 Download PDF

Info

Publication number
CN112527588B
CN112527588B CN202011429521.0A CN202011429521A CN112527588B CN 112527588 B CN112527588 B CN 112527588B CN 202011429521 A CN202011429521 A CN 202011429521A CN 112527588 B CN112527588 B CN 112527588B
Authority
CN
China
Prior art keywords
array
microprocessor
self
microprocessor system
output value
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202011429521.0A
Other languages
English (en)
Other versions
CN112527588A (zh
Inventor
王志刚
葛泽华
初兵
于慧
宋志军
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shenyang Aircraft Design and Research Institute Aviation Industry of China AVIC
Original Assignee
Shenyang Aircraft Design and Research Institute Aviation Industry of China AVIC
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shenyang Aircraft Design and Research Institute Aviation Industry of China AVIC filed Critical Shenyang Aircraft Design and Research Institute Aviation Industry of China AVIC
Priority to CN202011429521.0A priority Critical patent/CN112527588B/zh
Publication of CN112527588A publication Critical patent/CN112527588A/zh
Application granted granted Critical
Publication of CN112527588B publication Critical patent/CN112527588B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/22Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
    • G06F11/26Functional testing
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/22Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
    • G06F11/2273Test methods
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Landscapes

  • Engineering & Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Quality & Reliability (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Hardware Redundancy (AREA)
  • Debugging And Monitoring (AREA)

Abstract

本申请提供了一种微处理器系统实时自检测方法,包括:S1、当微处理器系统初始化时,从引导区向闪存中写入一个固定的第一数组;S2、微处理器从闪存中读取第一数组,并将第一数组写入到内存中;S3、微处理器读取内存中的第一数组,并按照预定方式对第一数组进行计算处理得到第二数组;S4、微处理器将计算结果第二数组写入到闪存中;S5、微处理器读取第一数组和第二数组,并对第一数组和第二数组进行计算处理,得到计算结果第三数组;S6、判断第三数组的输出值是否满足要求,若满足,则自检测结果正常,若不满足,则微处理器系统发生故障;S7、在微处理器系统实时工作过程中,重复步骤S2~S6实现微处理器系统的实时自检测。

Description

一种微处理器系统及其实时自检测方法
技术领域
本申请属于微机自检测技术领域,特别涉及一种微处理器系统实时自检测方法及装置。
背景技术
伺服作动系统是飞机上控制舵面偏转角度的系统,能够控制飞机的飞行姿态。现有的伺服作动系统一般采用微处理器系统完成信号的采集与解算,对执行机构输出控制信号。由于伺服作动系统影响着飞机安全,因此系统的可靠性至关重要,需要实时监测系统输出的控制指令是否正确。
目前伺服作动系统采用的处理器监控方案之一为“看门狗”监控,即每隔一段时间发出某一指令,接收器判断处理器是否工作。但是该方案并未监控处理器的计算功能是否正确,以及内存和闪存读写功能是否正常。
因此,需要一种能够实时监控微处理器系统中处理器计算功能、内存读写功能和闪存读写功能是否正常的自检测方法。
发明内容
本申请的目的是提供了一种微处理器系统实时自检测方法,以解决或减轻背景技术中的至少一个问题。
在第一方面,本申请提供的技术方案是:一种微处理器系统实时自检测方法,所述方法包括:
S1、当微处理器系统初始化时,从引导区向闪存中写入一个固定的第一数组;
S2、微处理器从闪存中读取第一数组,并将第一数组写入到内存中;
S3、微处理器读取内存中的第一数组,并按照预定方式对第一数组进行计算处理得到第二数组;
S4、微处理器将计算结果第二数组写入到闪存中;
S5、微处理器读取第一数组和第二数组,并对第一数组和第二数组进行计算处理,得到计算结果第三数组;
S6、判断第三数组的输出值是否满足要求,若满足,则自检测结果正常,若不满足,则微处理器系统发生故障;
S7、在所述微处理器系统实时工作过程中,重复步骤S2~S6实现微处理器系统的实时自检测。
在本申请的方法中,得到第三数组的过程,包括对第一数组进行处理以及通过第一数组得到的间接数组进行处理,处理的方式包括平移、取反、加减。
在本申请的方法中,所述第一数组的长度不超过8位。
在本申请的方法中,判断第三数组的输出值是否满足要求,包括:
对第三数组的输出值进行判断,若所述输出值为预定值,则自检测结果正常,反之则不正常;或是
将第三数组的输出值与期望值进行比较,若一致,则自检测结果正常,若不一致,则不正常。
在另一方面,本申请提供的技术方案是:一种微处理器系统,所述微处理器系统包括微处理器、内存和至少具有一引导区的闪存;其中,
当微处理器系统初始化时,从引导区向闪存中写入一个固定的第一数组;
微处理器从闪存中读取第一数组,并将第一数组写入到内存中;
微处理器读取内存中的第一数组,并按照预定方式对第一数组进行计算处理得到第二数组;
微处理器将计算结果第二数组写入到闪存中;
微处理器读取第一数组和第二数组,并对第一数组和第二数组进行计算处理,得到计算结果第三数组;
判断第三数组的输出值是否满足要求,若满足,则自检测结果正常,若不满足,则微处理器系统发生故障;
在所述微处理器系统实时工作过程中,重复上述过程实现微处理器系统的实时自检测。
在本申请的系统中,得到第三数组的过程,包括对第一数组进行处理以及通过第一数组得到的间接数组进行处理,处理的方式包括平移、取反、加减。
在本申请的系统中,所述第一数组的长度不超过8位。
在本申请的系统中,判断第三数组的输出值是否满足要求,包括:
对第三数组的输出值进行判断,若所述输出值为预定值,则自检测结果正常,反之则不正常;或是
将第三数组的输出值与期望值进行比较,若一致,则自检测结果正常,若不一致,则不正常。
本申请提供的方法能够在系统正常工作过程中,在完成主要计算任务的同时完成自检测过程,实时监控处理器计算功能、内存读写功能和闪存读写功能是否正常,及时发现系统故障,并向其他系统或输出设备报告自检测状态,避免故障工作情况下导致更大的损失。
附图说明
为了更清楚地说明本申请提供的技术方案,下面将对附图作简单地介绍。显而易见地,下面描述的附图仅仅是本申请的一些实施例。
图1为本申请的实时自检测方法示意图。
图2为本申请的微处理器组成示意图。
具体实施方式
为使本申请实施的目的、技术方案和优点更加清楚,下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行更加详细的描述。
如图1所示,为了克服现有技术中的问题,本申请提供了一种微处理器系统实时自检测方法,方法包括:
S1、当微处理器系统初始化时,从引导区向闪存中写入一个固定的第一数组;
S2、微处理器从闪存中读取第一数组,并将第一数组写入到内存中;
S3、微处理器读取内存中的第一数组,并按照预定方式对第一数组进行计算处理得到第二数组;
S4、微处理器将计算结果第二数组写入到闪存中;
S5、微处理器读取第一数组和第二数组,并对第一数组和第二数组进行计算处理,得到计算结果第三数组;
S6、判断第三数组的输出值是否满足要求,若满足,则自检测结果正常,若不满足,则微处理器系统发生故障;
S7、在微处理器系统实时工作过程中,重复上述步骤S2~S6即可实现微处理器系统的实时自检测。
通过本申请所提供的方法,可以在微处理器系统正常工作过程中,在完成主要计算任务的同时实现自检测过程,实时监控微处理器的计算功能、内存读写功能即闪存读写功能,可以及时的发现系统故障,保证其计算任务的正确性。
需要说明的是,为了便于计算及节约计算资源,上述过程中的数组(包括第一/第二/第三数组及根据第一数组得到的间接数组)通常为二进制数组。
在本申请的步骤S3中,得到第二数组的过程,可以对第一数组进行处理,例如进行左右平移、取反等处理,还可以对通过第一数组进行上述处理后得到的间接数组(包括但不限于通过间接数组得到二次或多次间接数组)再次进行处理,处理的方式可以是平移、取反、加减等。
在本申请的方法中,第一数组、根据第一数组得到间接数组及后续的第二和第三数组等的长度均应不超过8位,位数较长的数组会增加微处理器的负担、降低运算速度,因此数组的长度不应过长。
在本申请的步骤S6中,判断第三数组的输出值是否满足要求,可以采用对第三数组的输出值进行判断的方式,例如如果设计第一数组及数据处理过程,使第三数组的输出值恰巧为1,此时判断输出值若也为预定值1,则自检测结果正常,反之则不正常。另外,但在更多时候,通过设计第一数组及处理过程,可能会增加微处理器负担,此时可将处理过程简化,将得到的第三数组的输出值与期望值进行比较,若一致,则自检测结果正常,若不一致,则不正常。
例如在本申请提供的如下实施例中,设置的第一数组X为二进制数组[1010]。
S1、微处理器系统初始化,从引导区向闪存中写入固定的第一数组X[1010];
S2、微处理器从闪存中读取第一数组X[1010],并将第一数组X[1010]写入到内存中;
S3、微处理器读取内存中的第一数组X[1010],并进行以下过程的计算:
31、第一数组X左移1位,得间接数组A[0100];
32、第一数组X右移1位,得间接数组B[0101];
33、间接数组A取反,得间接数组C[1011];
34、第一数组X与间接数组B做加,得间接数组D[1111];
35、间接数组D与间接数组C做减,得间接数组E[0100];
36、间接数组E取反,得到最终的第二数组Y[1011]。
S4、微处理器将作为计算结果的第二数组Y[1011]写入到闪存中;
S5、微处理器读取第一数组X和第二数组Y,并用第二数组Y减第一数组X,得第三数组Z[0001];
S6、判断第三数组Z[0001]是否满足要求,例如可以将第三数组Z与期望值Z’进行比较,若满足要求,则自检测结果正常,若不满足要求,则微处理器系统发生故障,输出自检测结果;再例如,还可以判断第三数组Z的值是否为1(转化为十进制),若为1,则计算结果正确,若不为1,则微处理器系统也是发生了故障。
S7、在微处理器系统实时计算过程中,可以重复上述步骤S2-S6,从而实现微处理器系统的自检测功能。
如图2所示,本申请还提供了一种微处理器系统,所述微处理器系统包括微处理器10、内存20(Memory)和至少具有一引导区的闪存30(Flash Memory),微处理器10、内存20(Memory)和闪存30通过总线40连接;当微处理器系统初始化时,从引导区向闪存中写入一个固定的第一数组;
微处理器从闪存中读取第一数组,并将第一数组写入到内存中;
微处理器读取内存中的第一数组,并按照预定方式对第一数组进行计算处理得到第二数组;
微处理器将计算结果第二数组写入到闪存中;
微处理器读取第一数组和第二数组,并对第一数组和第二数组进行计算处理,得到计算结果第三数组;
判断第三数组的输出值是否满足要求,若满足,则自检测结果正常,若不满足,则微处理器系统发生故障;
在微处理器系统实时工作过程中,重复上述过程实现微处理器系统的实时自检测。
在本申请的系统中,得到第三数组的过程,包括对第一数组进行处理以及通过第一数组得到的间接数组进行处理,处理的方式包括平移、取反、加减。
在本申请的系统中,第一数组的长度不超过8位。
在本申请的系统中,判断第三数组的输出值是否满足要求,包括:
对第三数组的输出值进行判断,若输出值为预定值,则自检测结果正常,反之则不正常;或是
将第三数组的输出值与期望值进行比较,若一致,则自检测结果正常,若不一致,则不正常。
以上所述,仅为本申请的具体实施方式,但本申请的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本申请揭露的技术范围内,可轻易想到的变化或替换,都应涵盖在本申请的保护范围之内。因此,本申请的保护范围应以所述权利要求的保护范围为准。

Claims (8)

1.一种微处理器系统实时自检测方法,其特征在于,所述方法包括:
S1、当微处理器系统初始化时,从引导区向闪存中写入一个固定的第一数组;
S2、微处理器从闪存中读取第一数组,并将第一数组写入到内存中;
S3、微处理器读取内存中的第一数组,并按照预定方式对第一数组进行计算处理得到第二数组;
S4、微处理器将计算结果第二数组写入到闪存中;
S5、微处理器读取第一数组和第二数组,并对第一数组和第二数组进行计算处理,得到计算结果第三数组;
S6、判断第三数组的输出值是否满足要求,若满足,则自检测结果正常,若不满足,则微处理器系统发生故障;
S7、在所述微处理器系统实时工作过程中,重复步骤S2~S6实现微处理器系统的实时自检测。
2.如权利要求1所述的微处理器系统实时自检测方法,其特征在于,得到第二数组的过程,包括对第一数组进行处理以及通过第一数组得到的间接数组进行处理,处理的方式包括平移、取反、加减。
3.如权利要求1所述的微处理器系统实时自检测方法,其特征在于,所述第一数组的长度不超过8位。
4.如权利要求1至3任一所述的微处理器系统实时自检测方法,其特征在于,判断第三数组的输出值是否满足要求,包括:
对第三数组的输出值进行判断,若所述输出值为预定值,则自检测结果正常,反之则不正常;或是
将第三数组的输出值与期望值进行比较,若一致,则自检测结果正常,若不一致,则不正常。
5.一种微处理器系统,其特征在于,所述微处理器系统包括微处理器、内存和至少具有一引导区的闪存;其中,
当微处理器系统初始化时,从引导区向闪存中写入一个固定的第一数组;
微处理器从闪存中读取第一数组,并将第一数组写入到内存中;
微处理器读取内存中的第一数组,并按照预定方式对第一数组进行计算处理得到第二数组;
微处理器将计算结果第二数组写入到闪存中;
微处理器读取第一数组和第二数组,并对第一数组和第二数组进行计算处理,得到计算结果第三数组;
判断第三数组的输出值是否满足要求,若满足,则自检测结果正常,若不满足,则微处理器系统发生故障;
在所述微处理器系统实时工作过程中,重复上述过程实现微处理器系统的实时自检测。
6.如权利要求5所述的微处理器系统,其特征在于,得到第二数组的过程,包括对第一数组进行处理以及通过第一数组得到的间接数组进行处理,处理的方式包括平移、取反、加减。
7.如权利要求5所述的微处理器系统,其特征在于,所述第一数组的长度不超过8位。
8.如权利要求5至7任一所述的微处理器系统,其特征在于,判断第三数组的输出值是否满足要求,包括:
对第三数组的输出值进行判断,若所述输出值为预定值,则自检测结果正常,反之则不正常;或是
将第三数组的输出值与期望值进行比较,若一致,则自检测结果正常,若不一致,则不正常。
CN202011429521.0A 2020-12-09 2020-12-09 一种微处理器系统及其实时自检测方法 Active CN112527588B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202011429521.0A CN112527588B (zh) 2020-12-09 2020-12-09 一种微处理器系统及其实时自检测方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202011429521.0A CN112527588B (zh) 2020-12-09 2020-12-09 一种微处理器系统及其实时自检测方法

Publications (2)

Publication Number Publication Date
CN112527588A CN112527588A (zh) 2021-03-19
CN112527588B true CN112527588B (zh) 2023-12-19

Family

ID=74997080

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202011429521.0A Active CN112527588B (zh) 2020-12-09 2020-12-09 一种微处理器系统及其实时自检测方法

Country Status (1)

Country Link
CN (1) CN112527588B (zh)

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20000060384A (ko) * 1999-03-15 2000-10-16 구자홍 마이크로 프로세서의 자기진단장치 및 방법
CN107422254A (zh) * 2017-07-26 2017-12-01 北京时代民芯科技有限公司 一种面向集成微系统的内建芯片健康状态自监测方法
CN108073486A (zh) * 2017-12-28 2018-05-25 新华三大数据技术有限公司 一种硬盘故障的预测方法和装置
CN109545267A (zh) * 2018-10-11 2019-03-29 深圳大普微电子科技有限公司 闪存自检的方法、固态硬盘以及存储装置

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7971095B2 (en) * 2005-02-16 2011-06-28 Honeywell International Inc. Fault recovery for real-time, multi-tasking computer system

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20000060384A (ko) * 1999-03-15 2000-10-16 구자홍 마이크로 프로세서의 자기진단장치 및 방법
CN107422254A (zh) * 2017-07-26 2017-12-01 北京时代民芯科技有限公司 一种面向集成微系统的内建芯片健康状态自监测方法
CN108073486A (zh) * 2017-12-28 2018-05-25 新华三大数据技术有限公司 一种硬盘故障的预测方法和装置
CN109545267A (zh) * 2018-10-11 2019-03-29 深圳大普微电子科技有限公司 闪存自检的方法、固态硬盘以及存储装置

Also Published As

Publication number Publication date
CN112527588A (zh) 2021-03-19

Similar Documents

Publication Publication Date Title
CN112004730B (zh) 车辆控制装置
CN101713970B (zh) 重启飞行控制系统的方法和系统
EP3766753B1 (en) Abnormality diagnosis system and abnormality diagnosis method
US6334194B1 (en) Fault tolerant computer employing double-redundant structure
CN105550067B (zh) 一种机载计算机双通道选择方法
CN101901170A (zh) 数据处理装置和用于误差检测与误差校正的方法
US6212134B1 (en) Watch dog timer system
CN113805109B (zh) 车载天线检测方法、装置、设备及存储介质
JP2022534418A (ja) エラーリカバリ方法及び装置
CN112527588B (zh) 一种微处理器系统及其实时自检测方法
CN114429186A (zh) 基于多传感器的数据融合方法、装置、设备及介质
US7853824B2 (en) Dual computer for system backup and being fault-tolerant
JP2006259935A (ja) 演算異常判断機能付き演算装置
JP7163576B2 (ja) 車両制御システムおよび車両制御装置
CN115791056A (zh) 一种基于撞击能量折减曲线的防撞设施性能快速确定方法
EP3115900A1 (en) A computer system and a method for executing safety-critical applications using voting
CN108415238A (zh) 一种电配平开关监控方法
US11544171B2 (en) Method for monitoring the free space of a memory stack
CN113312094A (zh) 一种多核处理器应用系统及提高其可靠性的方法
CN112596976B (zh) 一种监控余度间处理器有效性的方法
CN112965467A (zh) 一种适用于无人机的三余度信号监控方法
CN118348500A (zh) 一种基于自回归模型的距离扩展目标检测方法及系统
US20230166747A1 (en) Method for executing a driving task in a decentralized control unit system, and decentralized control unit system
CN117215908A (zh) 用于执行数据处理的方法
JPH0424280B2 (zh)

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant