JPH03250348A - メモリの診断方式 - Google Patents
メモリの診断方式Info
- Publication number
- JPH03250348A JPH03250348A JP2047862A JP4786290A JPH03250348A JP H03250348 A JPH03250348 A JP H03250348A JP 2047862 A JP2047862 A JP 2047862A JP 4786290 A JP4786290 A JP 4786290A JP H03250348 A JPH03250348 A JP H03250348A
- Authority
- JP
- Japan
- Prior art keywords
- data
- memory
- memory banks
- banks
- output
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000002405 diagnostic procedure Methods 0.000 claims description 7
- 238000003745 diagnosis Methods 0.000 abstract description 16
- 239000000872 buffer Substances 0.000 description 16
- 238000000034 method Methods 0.000 description 3
- 238000010586 diagram Methods 0.000 description 2
- 230000002159 abnormal effect Effects 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
Landscapes
- Techniques For Improving Reliability Of Storages (AREA)
- Test And Diagnosis Of Digital Computers (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
〔産業上の利用分野〕
本発明は、複数のメ・モリパンクがら構成されたメモリ
の診断方式に関し、特に高速に診断することを可能とす
るメモリの診断方式に関するものである。
の診断方式に関し、特に高速に診断することを可能とす
るメモリの診断方式に関するものである。
従来、この種のメモリの診断は次のように行っていた。
すなわち、複数のメモリバンクのそれぞれに対し、各ア
ドレスごとにデータの書き込みと読み出しを行い、書き
込んだデータと読み出したデータとが一致するか否かに
よりメモリバンクの正常あるいは異常を判定していた。
ドレスごとにデータの書き込みと読み出しを行い、書き
込んだデータと読み出したデータとが一致するか否かに
よりメモリバンクの正常あるいは異常を判定していた。
そして一つのメモリバンクの診断を終了すると、次のメ
モリバンクの診断に移るというように、各メモリバンク
の診断は順番に行っていた。
モリバンクの診断に移るというように、各メモリバンク
の診断は順番に行っていた。
[発明が解決しようとする課題]
したがって従来のメモリの診断方式では、メモリバンク
の数が増え、メモリの容量が増大するにつれて診断に要
する時間も増大するという問題があった。
の数が増え、メモリの容量が増大するにつれて診断に要
する時間も増大するという問題があった。
本発明の目的は、このような問題を解決し、メモリバン
クの数が増えてもメモリの診断に要する時間が増えるこ
とのないメモリの診断方式を提供することにある。
クの数が増えてもメモリの診断に要する時間が増えるこ
とのないメモリの診断方式を提供することにある。
本発明のメモリの診断方式は、
複数のメモリバンクから構成されたメモリにおいて、
前記複数のメモリバンクに同じアドレスおよび同しデー
タを与え、与えたデータを前記メモリバンクのそれぞれ
に同時に書き込むデータ書き込み手段と、 前記複数のメモリバンクに同じアドレスを与え、前記メ
モリバンクのそれぞれから同時にデータを読み出すデー
タ読み出し手段と、 前記複数のメモリバンクのそれぞれから読み出された前
記データをビットごとに比較し、それらが一致するか否
かを判定する比較手段とを設けることを特徴とする。
タを与え、与えたデータを前記メモリバンクのそれぞれ
に同時に書き込むデータ書き込み手段と、 前記複数のメモリバンクに同じアドレスを与え、前記メ
モリバンクのそれぞれから同時にデータを読み出すデー
タ読み出し手段と、 前記複数のメモリバンクのそれぞれから読み出された前
記データをビットごとに比較し、それらが一致するか否
かを判定する比較手段とを設けることを特徴とする。
次に、本発明の実施例について図面を参照して説明する
。
。
第1回は本発明の診断方式を採用したメモリの一実施例
を示すブロック図である。
を示すブロック図である。
制御部1は、プロセンサからのコマンド15とアドレス
線7の上位アドレス線71により与えられるアドレス上
位ビット7aによって通常アクセスモードと診断モード
とを切り替え、各メモリバンク2a、2b、2c、2d
に書き込みおよび読み出しに必要な制御信号11 a
、 11 b 、 11 c 、 11 dを出力し、
またデータ入出カバ・ソファ3a、3b、3c、3dに
制御信号12a、12b、12c、12dを出力し、さ
らにライトデータバッファ6に制御信号13を、マルチ
プレクサ5に切換信号16をそれぞれ出力する。
線7の上位アドレス線71により与えられるアドレス上
位ビット7aによって通常アクセスモードと診断モード
とを切り替え、各メモリバンク2a、2b、2c、2d
に書き込みおよび読み出しに必要な制御信号11 a
、 11 b 、 11 c 、 11 dを出力し、
またデータ入出カバ・ソファ3a、3b、3c、3dに
制御信号12a、12b、12c、12dを出力し、さ
らにライトデータバッファ6に制御信号13を、マルチ
プレクサ5に切換信号16をそれぞれ出力する。
メモリバンク2a、2b、2c、2dは同一のアドレス
領域を持ち、各メモリバンクのアドレス端子はアドレス
線7の下位アドレス線72により共通に接続され、この
アドレス線より各メモリバンクは下位アドレスビット7
bを受は取る。各メモリバンクの切換や、書き込みある
いは読み出しの制御は制御部1から与えられる制御信号
11a、11b、llc、lidにより行われる。
領域を持ち、各メモリバンクのアドレス端子はアドレス
線7の下位アドレス線72により共通に接続され、この
アドレス線より各メモリバンクは下位アドレスビット7
bを受は取る。各メモリバンクの切換や、書き込みある
いは読み出しの制御は制御部1から与えられる制御信号
11a、11b、llc、lidにより行われる。
データ入出力ハッファ3a、3b、3c、3dはそれぞ
れメモリバンク2a、2b、2c、2dにデータを書き
込み、またメモリバンク2a、2b 2c 2dか
らデータを読み出すためのバッファで1.一方のデータ
入出力端子は各メモリバンク2a、2b、2c、2dの
データ入出力端子のそれぞれと、比較手段4の入力端子
とに接続され、もう一方のデータ入出力端子は共にマル
チプレクサ5の一方の入力端子に接続されている。各デ
ータ入出力ハッフy3a、3b、3c、3dのデータ入
出力は、制御部1からの制御信号12a、12b。
れメモリバンク2a、2b、2c、2dにデータを書き
込み、またメモリバンク2a、2b 2c 2dか
らデータを読み出すためのバッファで1.一方のデータ
入出力端子は各メモリバンク2a、2b、2c、2dの
データ入出力端子のそれぞれと、比較手段4の入力端子
とに接続され、もう一方のデータ入出力端子は共にマル
チプレクサ5の一方の入力端子に接続されている。各デ
ータ入出力ハッフy3a、3b、3c、3dのデータ入
出力は、制御部1からの制御信号12a、12b。
12c、1.2dにより行われる。
比較手段4は、各メモリバンク2a、2b、2c、2d
から読み出されたデータをビットごとに比較し、それら
が一致するか否かの判定結果を表す信号をマルチプレク
サ5のもう一方の入力端子に出力する。
から読み出されたデータをビットごとに比較し、それら
が一致するか否かの判定結果を表す信号をマルチプレク
サ5のもう一方の入力端子に出力する。
マルチプレクサ5は、切換信号16にもとづいて動作し
、比較手段4か・らの信号か、データ入出カバソファ3
a、3b、3c、3dからのデータのいずれかをデータ
線14に出力する。
、比較手段4か・らの信号か、データ入出カバソファ3
a、3b、3c、3dからのデータのいずれかをデータ
線14に出力する。
また、ライトデータバッファ6は、データ線14から与
えられるメモリバンクの書き込みデータを、制御信号1
3にもとづき、データ入出力ハツファ3a、3b、3c
、3dに与えるためのものである。
えられるメモリバンクの書き込みデータを、制御信号1
3にもとづき、データ入出力ハツファ3a、3b、3c
、3dに与えるためのものである。
なお、ここで制御部1、データ入出カバソファ3a、3
b、3c、3d、ならびにアドレス下位線72はデータ
書き込み手段を構成し、制御部1およびアドレス下位線
72はまたデータ読み出し手段を構成している。
b、3c、3d、ならびにアドレス下位線72はデータ
書き込み手段を構成し、制御部1およびアドレス下位線
72はまたデータ読み出し手段を構成している。
次に動作を説明する。
(])通常アクセスモードでの書き込み制御部1はコマ
ンド15により通常アクセスモードでの書き込みを指示
されると、アクセスの上位ビット7aにより指定された
メモリバンクに制御信号(制御信号11a、llb、l
lc、Ildのいずれか)を出力して書き込み動作を指
示し、また制御信号13を出力してライトデータバッフ
ァ6にデータ線14からのデータを出力させ、さらに制
御信号12 (12a、 12b、 12c、 12d
、)を出力してすべてのデータ入出力ハノファ3a、3
b、3c、3dにライトデータバッファ6からの書き込
みデータをメモリバンクに出力させる。その結果、指定
されたメモリバンクはデータ入出カッ\・ソファからの
データを取り込み、アドレスの下位ビ・ント7bにより
指定されるアドレスに記憶する。
ンド15により通常アクセスモードでの書き込みを指示
されると、アクセスの上位ビット7aにより指定された
メモリバンクに制御信号(制御信号11a、llb、l
lc、Ildのいずれか)を出力して書き込み動作を指
示し、また制御信号13を出力してライトデータバッフ
ァ6にデータ線14からのデータを出力させ、さらに制
御信号12 (12a、 12b、 12c、 12d
、)を出力してすべてのデータ入出力ハノファ3a、3
b、3c、3dにライトデータバッファ6からの書き込
みデータをメモリバンクに出力させる。その結果、指定
されたメモリバンクはデータ入出カッ\・ソファからの
データを取り込み、アドレスの下位ビ・ント7bにより
指定されるアドレスに記憶する。
(2)通常アクセスモードでの読み出し制御部1はコマ
ンド15により通常アクセスモードでの読み出しを指示
されると、すべてのメモリバンクに制御信号11a、I
lb、llc、lidを出力して読み出し動作を指示し
、またアドレスの上位ビット7aにより指定されたメモ
リバンクに接続されたデータ入出力バッファに制御信号
(制御信号12a、12b、12c、1.2dのいずれ
か)を出力してそのデータ入出力バッファにメモリバン
クからのデータをマルチプレクサ5に出力させ、さらに
マルチプレクサ5に制御信号16を出力してデータ入出
力バッファからのデータをデータ線14に出力させる。
ンド15により通常アクセスモードでの読み出しを指示
されると、すべてのメモリバンクに制御信号11a、I
lb、llc、lidを出力して読み出し動作を指示し
、またアドレスの上位ビット7aにより指定されたメモ
リバンクに接続されたデータ入出力バッファに制御信号
(制御信号12a、12b、12c、1.2dのいずれ
か)を出力してそのデータ入出力バッファにメモリバン
クからのデータをマルチプレクサ5に出力させ、さらに
マルチプレクサ5に制御信号16を出力してデータ入出
力バッファからのデータをデータ線14に出力させる。
その結果、各、メモリバンクはアドレスの下位ピッ1−
7bにより指定されたアドレスのデータを読み出すが、
そのうち制御部1に指定されたメモリバンクからのデー
タがそのメモリバンクに接続されたデータ入出力バッフ
ァを通してマルチプレクサ5に出力され、マルチプレク
サ5からデータ線14に出力される。
7bにより指定されたアドレスのデータを読み出すが、
そのうち制御部1に指定されたメモリバンクからのデー
タがそのメモリバンクに接続されたデータ入出力バッフ
ァを通してマルチプレクサ5に出力され、マルチプレク
サ5からデータ線14に出力される。
(3)診断モードでの書き込み
制御部1はコマンド15により診断アクセスモードでの
書き込みを指示されると、全メモリバンクに制御信号1
1a、llb、llc、1.1dを出力して書き込み動
作を指示し、また制御信号13を出力してライトデータ
バッファ6にデータ線14からのデータを出力させ、さ
らに制御信号12を出力してすべてのデータ入出力ハッ
ファ3a、3b、3c、3dにライトデータバッファ6
からの書き込みデータをメモリバンクに出力させる。そ
の結果、各メモリバンクはデータ入出カバ゛ツファから
のデータを取り込み、アドレスの下位ビット7bにより
指定されるアドレスに記憶する。
書き込みを指示されると、全メモリバンクに制御信号1
1a、llb、llc、1.1dを出力して書き込み動
作を指示し、また制御信号13を出力してライトデータ
バッファ6にデータ線14からのデータを出力させ、さ
らに制御信号12を出力してすべてのデータ入出力ハッ
ファ3a、3b、3c、3dにライトデータバッファ6
からの書き込みデータをメモリバンクに出力させる。そ
の結果、各メモリバンクはデータ入出カバ゛ツファから
のデータを取り込み、アドレスの下位ビット7bにより
指定されるアドレスに記憶する。
(4)診断モードでの読み出し
制御部1はコマンド15により診断アクセスモードでの
読み出しを指示されると、すべてのメモリノミ/りに制
御信号11a、llb、llc、lidを出力して読み
出し動作を指示し、また制御信号12を出力してすべて
のデータ入出力バッファ3a、3b3c、3.dにいず
れの方向にもデータを出力させず、さ、らにマルチプレ
クサ5に制御信号16を出力して比較手段4からのデー
タをデータ線14に出力させる。その結果、各メモリバ
ンクはアドレスの下位ビット7bにより指定されたアド
レスのデータを読み出し、比較手段4は各メモリバンク
から読み出されたデータをビットごとに比較し、それら
が一致するか否かの判定結果を表す信号をマルチプレク
サ5に出力する。マルチプレクサ5はこの信号をデータ
線14に出力する。
読み出しを指示されると、すべてのメモリノミ/りに制
御信号11a、llb、llc、lidを出力して読み
出し動作を指示し、また制御信号12を出力してすべて
のデータ入出力バッファ3a、3b3c、3.dにいず
れの方向にもデータを出力させず、さ、らにマルチプレ
クサ5に制御信号16を出力して比較手段4からのデー
タをデータ線14に出力させる。その結果、各メモリバ
ンクはアドレスの下位ビット7bにより指定されたアド
レスのデータを読み出し、比較手段4は各メモリバンク
から読み出されたデータをビットごとに比較し、それら
が一致するか否かの判定結果を表す信号をマルチプレク
サ5に出力する。マルチプレクサ5はこの信号をデータ
線14に出力する。
このメモリの診断は次のように行う。まず、あらかじめ
一つのメモリバンクについてその全アドレスで書き込み
データと読み出しデータとが一致することを確かめる。
一つのメモリバンクについてその全アドレスで書き込み
データと読み出しデータとが一致することを確かめる。
次に診断モードで、メモリバンクのすべてのアドレスに
データを書き込む。
データを書き込む。
その後、同じ診断モードで、メモリバンクのすべてのア
ドレスから順次データを読み出し、そのときデータ線1
4に出力される信号をモニタする。このデータ線14に
出力される信号がすべて、比較手段4からの読み出しデ
ータの一致を表す信号であればすべてのメモリバンクは
正常であることになる。
ドレスから順次データを読み出し、そのときデータ線1
4に出力される信号をモニタする。このデータ線14に
出力される信号がすべて、比較手段4からの読み出しデ
ータの一致を表す信号であればすべてのメモリバンクは
正常であることになる。
このように本発明の診断方式によるメモリでは、一つの
メモリバンクの診断を行った後は、他のすべてのメモリ
バンクを同時に診断できるので、メモリの診断に要する
時間を大幅に短縮でき、しかもメモリバンクの数が増え
ても診断に要する時間は変わらない。
メモリバンクの診断を行った後は、他のすべてのメモリ
バンクを同時に診断できるので、メモリの診断に要する
時間を大幅に短縮でき、しかもメモリバンクの数が増え
ても診断に要する時間は変わらない。
[発明の効果]
以上説明したように本発明は、複数のメモリバンクから
構成されたメモリにおいて、複数のメモリバンクに同じ
アドレスおよび同しデータを与え、与えたデータをメモ
リバンクのそれぞれに同時に書き込むデータ書き込み手
段と、複数のメモリバンクに同じアドレスを与え、メモ
リバンクのそれぞれから同時にデータを読み出すデータ
読み出し手段と、複数のメモリバンクのそれぞれから読
み出されたデータをピントごとに比較し、それらが一致
するか否かを判定する比較手段とを設けている。
構成されたメモリにおいて、複数のメモリバンクに同じ
アドレスおよび同しデータを与え、与えたデータをメモ
リバンクのそれぞれに同時に書き込むデータ書き込み手
段と、複数のメモリバンクに同じアドレスを与え、メモ
リバンクのそれぞれから同時にデータを読み出すデータ
読み出し手段と、複数のメモリバンクのそれぞれから読
み出されたデータをピントごとに比較し、それらが一致
するか否かを判定する比較手段とを設けている。
したがって本発明の診断方式によるメモリでは、一つの
メモリバンクの診断を行った後は、他のすべてのメモリ
バンクを同時に診断できるので、メモリの診断に要する
時間を大幅に短縮でき、しかもメモリバンクの数が増え
ても診断に要する時間は変わらない。
メモリバンクの診断を行った後は、他のすべてのメモリ
バンクを同時に診断できるので、メモリの診断に要する
時間を大幅に短縮でき、しかもメモリバンクの数が増え
ても診断に要する時間は変わらない。
第1図は本発明による診断方式を採用したメモリの一実
施例を示すブロック図である。 1・・・・・制御部 2a、2b、2c、2d・・−メモリバンク3a、3b
、3c、3d−・・データ入出力バッファ 4・・・・・比較手段 5・・・・・マルチプレクサ 6 ・ 7 ・ 14・ 71・ 72・ ・ライトデータハソファ ・アドレス線 ・データ線 ・上位アドレス線 ・下位アドレス線
施例を示すブロック図である。 1・・・・・制御部 2a、2b、2c、2d・・−メモリバンク3a、3b
、3c、3d−・・データ入出力バッファ 4・・・・・比較手段 5・・・・・マルチプレクサ 6 ・ 7 ・ 14・ 71・ 72・ ・ライトデータハソファ ・アドレス線 ・データ線 ・上位アドレス線 ・下位アドレス線
Claims (1)
- (1)複数のメモリバンクから構成されたメモリにおい
て、 前記複数のメモリバンクに同じアドレスおよび同じデー
タを与え、与えたデータを前記メモリバンクのそれぞれ
に同時に書き込むデータ書き込み手段と、 前記複数のメモリバンクに同じアドレスを与え、前記メ
モリバンクのそれぞれから同時にデータを読み出すデー
タ読み出し手段と、 前記複数のメモリバンクのそれぞれから読み出された前
記データをビットごとに比較し、それらが一致するか否
かを判定する比較手段とを設けることを特徴とするメモ
リの診断方式。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2047862A JPH03250348A (ja) | 1990-02-28 | 1990-02-28 | メモリの診断方式 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2047862A JPH03250348A (ja) | 1990-02-28 | 1990-02-28 | メモリの診断方式 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH03250348A true JPH03250348A (ja) | 1991-11-08 |
Family
ID=12787183
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2047862A Pending JPH03250348A (ja) | 1990-02-28 | 1990-02-28 | メモリの診断方式 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH03250348A (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH05342114A (ja) * | 1992-06-05 | 1993-12-24 | Mitsubishi Electric Corp | メモリ装置 |
-
1990
- 1990-02-28 JP JP2047862A patent/JPH03250348A/ja active Pending
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH05342114A (ja) * | 1992-06-05 | 1993-12-24 | Mitsubishi Electric Corp | メモリ装置 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP2001167005A (ja) | メモリ診断方法とメモリ診断回路および半導体記憶装置 | |
JPH03250348A (ja) | メモリの診断方式 | |
US6330198B1 (en) | Semiconductor storage device | |
JPH0767146A (ja) | 半導体メモリによる映像記録再生装置のメモリ診断回路 | |
JPH07110790A (ja) | メモリ診断装置 | |
US6405293B1 (en) | Selectively accessible memory banks for operating in alternately reading or writing modes of operation | |
JPH07319778A (ja) | メモリの診断方式 | |
US5781484A (en) | Semiconductor memory device | |
JP3014424B2 (ja) | 多ポートメモリの試験方式 | |
JP2573679B2 (ja) | 半導体記憶装置 | |
JPS62293452A (ja) | メモリic診断回路 | |
JPH01223529A (ja) | 半導体ディスク装置 | |
JPS6342598A (ja) | 時分割多重方式通話路制御装置 | |
JPH0313679B2 (ja) | ||
JPS63195758A (ja) | メモリ診断方式 | |
JPS61134857A (ja) | 多重化記憶装置 | |
SU1679486A1 (ru) | Устройство контрол интерфейса | |
JP2870975B2 (ja) | ダイナミックram | |
JPS63281542A (ja) | メモリ動作確認方式 | |
JPH05210566A (ja) | メモリ装置及びメモリのデータ読取り/書込み方法 | |
JPH09160836A (ja) | メモリパリティエラー監視装置 | |
JPH0850563A (ja) | メモリのテスト回路 | |
JPS63234341A (ja) | メモリのチエツク方式 | |
JPH06337847A (ja) | マルチプロセッサ装置 | |
JPH05181754A (ja) | データメモリ装置 |