JPH0319595A - 電子式ボタン電話装置のバツテリバツクアツプ回路 - Google Patents

電子式ボタン電話装置のバツテリバツクアツプ回路

Info

Publication number
JPH0319595A
JPH0319595A JP15524089A JP15524089A JPH0319595A JP H0319595 A JPH0319595 A JP H0319595A JP 15524089 A JP15524089 A JP 15524089A JP 15524089 A JP15524089 A JP 15524089A JP H0319595 A JPH0319595 A JP H0319595A
Authority
JP
Japan
Prior art keywords
power supply
battery backup
ram
latch relay
data
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP15524089A
Other languages
English (en)
Inventor
Kenji Fujita
藤田 堅司
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP15524089A priority Critical patent/JPH0319595A/ja
Publication of JPH0319595A publication Critical patent/JPH0319595A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Sub-Exchange Stations And Push- Button Telephones (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 (産業上の利用分野) 本発明は,電子式ボタン電話装置,さらに詳しく云えば
.当該装置のバツテリパックアップ回路に関する。
(従来の技術) 従来,この種の電子式ボタン電話装置にかけるバツテリ
パックアップ回路は,データのバックアップを行うか否
かを決定するスイッチ(以下,バックアップスイッチと
略す)を有している。このバックアップスイッチがオン
の状態ならば.停電等により電子式ボタン電話装置への
電源供給がなくなっても記憶素子内のデータの保持がで
きる。また,バックアップスイッチがオフの状態ならば
,記憶素子内のデータは保持されない。
(発明が解決しようとする課題) 従来の電子式ボタン電話装置は,バックアップスイッチ
がオンになっていれば,上述のように外部電源の供給が
なくなっても、バッテリバックアップ回路によう記憶素
子内のデータは保持されている。
しかし,l1aってバックアップスイッチをオフにした
itの状態で,停電などにより外部電源が供給されなく
なった場合,バツテリによる記憶素子への電源供給がな
いので記憶素子内のデータは,保持されず消えてし1う
という欠点があった。
本発明の目的はCPUの制御信号によりバッテリバック
アップの可否を決定するようにして外部電源の供給がな
くなっただけでは,記憶素子の内容を消すことができな
いようにした電子式ボタン電話装置のバッテリバックア
ップ回路を提供することにある。
(課題を解決するための手段) 前記目的を達或するために本発明による電子式ボタン電
話装置のバッテリバックアップ回路は外部電源が供給さ
れなくなった場合、バツテリを記憶素子に接続し,記憶
素子内のデータの保持を行なう電子式ボタン電話装置の
バッテリバックアップ回路にひいて,前記バツテリの出
力をラッチリレーを介して記憶素子に接続するように構
成し,主制御部からの制御信号によク前記ラッチリレー
のメイク,ブレイク制御を行ない,パツテリバックアッ
プの可否を制御するようにしてある。
(実 施例) 以下,図面を参照して本発明をさらに詳しく説明する。
第1図は本発明による電子式ボタン電話装置の一実施例
を示すブロック図である。
主装置2はボタン電話機インタフェース回路3,OP0
5kよびバッテリバックアップ回路6を備えている。ボ
タン電話機lはインタフェース回路3に接続されている
第2図は,第1図のバッテリバックアップ回路の詳細を
示す回路図である。図にかいて、2lは回路保護用抵抗
.22かよび23は回路保護用ダイオード,24はOP
Uパッケージにかいて保持すべきデータを格納するRA
M,25はOPUから制御信号によりメイクまたはブレ
イクの設定がなされるラッチリレー 26はOPUパッ
ケージの供給電源がなくてもRAM24のデータを保持
するための電源を供給するバツクアップ電源である。筐
た、人はラッチリレー25にかけるバックアップ電源2
6の入力箇所,Bはラッチリレー25の出力箇所,Cは
OPU5からの制御信号の入力箇所である。DはOPU
パッケージへの供給電源の一部であシ、RAM24のデ
ータの保持に使用されている。
ラッチリレー25は、CPUからの制御信号が到来しな
い限シメイクしているとする。
ここで,電子式ボタン電話装置の外部供給電源がなくな
ったとする。
端子DからRAM24への電源の供給はなくなるが.バ
ッテリバックアップ回路内のラッチリレー25がメイク
制御されているので,バックアップ電源26の出力はR
AM24に供給される。したがってRAM24ではその
筐まデータの保持が可能である。
次に,RAM24のクリアを行いたい場合は、ボタン電
話機1よ!l O P Uパッケージのラッチリレー2
5をブレイクさせるアクセスコードをダイヤルする。ボ
タン電話機lからのダイヤル情報はボタン電話機インタ
フェース回路3を経由してOPU5に通知される。OP
U5は,ラッチリレー25をブレイクさせるためのアク
セスコードであることを認識すると、バッテリバックア
ップ回路6に対して制御信号を送る。
制御信号は,バックアップ回路6内のラッチリレー25
に伝達され,ラッチリレー25Fiブレイクされる。こ
の後,外部電源の供給を止めると端子Dよシ得ていた電
源の供給がな(なシ、ラッチリレー25がブレイクする
のでバックアップ電源の出力がRAM24に供給されず
,RAM24内のデータは消えることになる。
(発明の効果) 以上,説明したように本発明は,CPUからの制御に基
づき,ラッチリレーをメイク.ブレイク制御しバッテリ
バックアップの可否を決定するように構成してあるので
,外部電源の供給がなくなっただけでは記憶素子にかけ
るデータを消すことはできず、予期せずに記憶素子内の
データを消丁ということはな〈なシ.記憶素子内のデー
タを確実に保護できるという効果がある。
【図面の簡単な説明】 第l図Fi,本発明による電子式ボタン電話装置のバッ
テリバックアップ回路の一実施例を示すブロック図、第
2図は,@i図のバツテリパックアップ回路の詳細を示
す回路図である。 l・・・ボタン電話機  2・・・主装置3・・・電話
機インタフェース回路 4−O P Uノくツケージ  5・・・OPU6・・
・バッテリバックアップ回路 21・・・抵抗  22.23・・・ダイオード24・
−R,AM   25・・・ラッチリレー26・・・バ
ックアップ電源 A・・・ラッチリレーにかける電源入力箇所B・・・ラ
ッチリレーにかける出力箇所C・・・CPUからの制御
信号入力箇所b・・・OPU,<ツクージに供給されて
いる電源の一部

Claims (1)

    【特許請求の範囲】
  1. 外部電源が供給されなくなつた場合、バツテリを記憶素
    子に接続し、記憶素子内のデータの保持を行なう電子式
    ボタン電話装置のバッテリバックアップ回路において、
    前記バツテリの出力をラッチリレーを介して記憶素子に
    接続するように構成し、主制御部からの制御信号により
    前記ラッチリレーのメイク、ブレイク制御を行ない、バ
    ッテリバックアップの可否を制御することを特徴とする
    電子式ボタン電話装置のバッテリバックアップ回路。
JP15524089A 1989-06-16 1989-06-16 電子式ボタン電話装置のバツテリバツクアツプ回路 Pending JPH0319595A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP15524089A JPH0319595A (ja) 1989-06-16 1989-06-16 電子式ボタン電話装置のバツテリバツクアツプ回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP15524089A JPH0319595A (ja) 1989-06-16 1989-06-16 電子式ボタン電話装置のバツテリバツクアツプ回路

Publications (1)

Publication Number Publication Date
JPH0319595A true JPH0319595A (ja) 1991-01-28

Family

ID=15601601

Family Applications (1)

Application Number Title Priority Date Filing Date
JP15524089A Pending JPH0319595A (ja) 1989-06-16 1989-06-16 電子式ボタン電話装置のバツテリバツクアツプ回路

Country Status (1)

Country Link
JP (1) JPH0319595A (ja)

Similar Documents

Publication Publication Date Title
JPH0556577A (ja) 電源制御装置
KR970049303A (ko) 예정된 작업을 수행하는 디지탈 컴퓨터 시스템 및 그 제어 방법
JPS5951071B2 (ja) メモリ保護回路
JPH0319595A (ja) 電子式ボタン電話装置のバツテリバツクアツプ回路
JPS5855591B2 (ja) バブルメモリ・ユニット用電源装置
KR0168529B1 (ko) 간이 교환장치의 정전시 메모리 보존 회로
JP2504864B2 (ja) メモリシステム
JPS61134822A (ja) 小形電子機器の電源回路
KR100216352B1 (ko) 교환시스템에 있어서 데이타베이스를 이용한 과금데이타 이중화방법
JPH02128260A (ja) 電源オン/オフ時のメモリデータチェック方式
JPH04139552A (ja) メモリカード
KR20040044023A (ko) 메모리 데이터 관리장치 및 방법
JPH02224044A (ja) プログラム記憶装置
JPS5845871B2 (ja) 自動ダイヤル装置
KR20000039903A (ko) 메모리 리셋 제어 장치
JP2597552B2 (ja) 電子交換機の電源バツクアツプ方式
JPS6049223A (ja) 測定装置
JP2655766B2 (ja) 情報カード
JPH0512138A (ja) トランザクシヨン指向外部記憶制御回路
JPH022474A (ja) メモリカード
JPH0498509A (ja) 電源制御方式
JPH0690661B2 (ja) 電子記憶処理装置
JPH07129285A (ja) 電源制御回路
JPH03278151A (ja) 半導体記憶装置
JPH01223523A (ja) 入力データ再現装置