JPH03190332A - ジッタ吸収回路 - Google Patents
ジッタ吸収回路Info
- Publication number
- JPH03190332A JPH03190332A JP32834289A JP32834289A JPH03190332A JP H03190332 A JPH03190332 A JP H03190332A JP 32834289 A JP32834289 A JP 32834289A JP 32834289 A JP32834289 A JP 32834289A JP H03190332 A JPH03190332 A JP H03190332A
- Authority
- JP
- Japan
- Prior art keywords
- signal
- frame
- line
- jitter
- circuit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 238000010521 absorption reaction Methods 0.000 claims abstract description 45
- 230000015654 memory Effects 0.000 claims abstract description 38
- 238000001514 detection method Methods 0.000 claims description 20
- 230000004044 response Effects 0.000 claims description 5
- 230000000694 effects Effects 0.000 abstract description 3
- 238000010586 diagram Methods 0.000 description 7
- 101001106432 Homo sapiens Rod outer segment membrane protein 1 Proteins 0.000 description 1
- 102100021424 Rod outer segment membrane protein 1 Human genes 0.000 description 1
- 239000013078 crystal Substances 0.000 description 1
- 230000003111 delayed effect Effects 0.000 description 1
- 230000001360 synchronised effect Effects 0.000 description 1
Landscapes
- Time-Division Multiplex Systems (AREA)
Abstract
め要約のデータは記録されません。
Description
回路に用いられるジッタ吸収回路に関する。
データを有する回線データ信号と1回線クロック信号と
、外部フレーム信号とを受け、該回線データ信号のジッ
タを吸収して前記外部フレーム信号に基づいたジッタの
ない回線データ信号を出力すると共に、前記回線クロッ
ク信号のジッタを吸収してジッタのない回線クロック信
号を出力するものである。
第3図に示すように、1フレームにフレーム同期信号F
及びデータD1〜Dfiが含まれている。このジッタ吸
収回路は、外部から供給される回線データ信号aと回線
クロック信号すとにより。
出回路11にて抽出し、抽出したフレーム同期信号を有
する回線フレーム信号Cを作成し。
収メモリ2に入力する。又、電圧制御水晶発振器(VC
XO)3により回線クロック信号すからジッタを吸収し
た内部クロック信号dを作成する。中間フレーム作成回
路5は1回線フレーム信号Cと外部より供給される外部
フレーム信号fと内部クロック信号dを受け1回線フレ
ーム信号Cにも外部フレーム信号fにも近接していない
中間フレーム信号りを作成する。ジッタ吸収メモリ2は
、中間フレーム信号りに応答し、中間回線データ信号i
を出力し、フレーム補正メモリ6へ与える。そして、フ
レーム補正メモリ6は外部フレーム信号fに基づいてジ
ッタのない回線データ信号eを出力する。
レーム補正メモリ6が必要な理由について述べる。
近接していないとは限らない。もし、第4図のように1
回線フレーム信号Cと外部フレーム信号fとが近接して
いない場合、ジッタ吸収メモリ2又はフレーム補正メモ
リ6のどちらか一方のメモリがあれば、前フレームの回
線データ信号を2回線データ信号eとして1間違えて出
力することがなく、ジッタを吸収し、外部フレーム信号
fに同期した回線データ信号eが得られる。
レーム信号fが近接している場合1回線フレーム信号C
が外部フレーム信号fの直前にも。
2又はフレーム補正メモリ6のどちらか一方の場合1回
線データ信号eとして、前フレームの回線データ信号を
誤って、出力してしまう可能性がある。
フレーム信号fにも近接していない中間フレーム信号り
を作成し9回線フレーム信号Cと外部フレーム信号fが
近接している場合でも1回線データ信号eとして、前フ
レームの回線データ信号を出力しない様にしている。
の動作タイムチャートを示す。まず、中間フレーム作成
用カウンタ11は内部クロック信号dにより動作し、中
間フレーム作成用ROMI2ヘカウンタ値を出力する。
リア信号nと中間フレーム信号りとを作成する。この際
、カウンタクリア信号nは、中間フレーム信号りの出力
の前数ビットの間、出力される。その間に回線フレーム
信号C又は外部フレーム信号fが出力された場合、中間
フレーム作成用カウンタ11はクリアされ、新たな場所
に中間フレーム作成用ROM12から中間フレーム信号
りでカウンタクリア信号nが出力される様にする。そし
て、カウンタクリア信号nが出力されているときに回線
フレーム信号C又は外部フレーム信号fが出力されてい
ない場合、中間フレーム作成用カウンタ11はクリアさ
れず、1フレームの所定周期ごとにカウンタクリア信号
nと中間フレーム信号りを出力する。
ム補正メモリ6の2個のメモリが必要であり、構成が複
雑になる欠点がある。
ることにある。
ーム同期信号及びデータが含まれている回線データ信号
と、外部より供給される回線クロック信号とに応答し、
前記フレーム同期信号を検出し、検出したフレーム同期
信号を回線フレーム信号として出力する回線同期検出回
路と、前記回線クロック信号に応答し、該回線クロック
信号のジッタを吸収し、ジッタ吸収クロック信号を出力
する電圧制御発振器と、前記回線データ信号と。
記ジッタ吸収クロック信号とに応答し、前記回線データ
信号のジッタを吸収し、ジッタ吸収データ信号を出力す
るジッタ吸収メモリとを有し。
レーム同期信号の繰返し周期に等しい周期で外部より供
給される外部フレーム信号に基づいた前記ジッタ吸収デ
ータ信号を、前記ジッタ吸収クロック信号と共に2回路
出力信号として出力するジッタ吸収回路において、前記
回線同期検出回路は、前記回線データ信号と前記回線ク
ロック信号とに応答し、前記フレーム同期信号を1個置
きに検出し、検出した1個置きフレーム同期信号を前記
回線フレーム信号として出力するものであり。
ーム分を記憶するメモリ容量を有し、かつ。
期値にもどされるものであり、前記ジッタ吸収回路は、
更に、前記回線フレーム信号と、前記外部フレーム信号
とに応答して、前記ジッタ吸収メモリの読出アドレスを
初期値にもどすべき前記回線フレーム信号の位置を決定
し、その位置にて前記読出アドレスクリア信号を出力す
るフレーム位置決定手段を有することを特徴とするジッ
タ吸収回路が得られる。
収回路は、外部より供給される回線データ信号aと回線
クロック信号すにより回線フレーム信号Cを作成する回
線同期検出回路1と1回線クロック信号すを受け、ジッ
タの無い内部クロック信号dを作成するVCXO3と2
回線フレーム信号Cと外部より供給される外部フレーム
信号fと内部クロック信号dにより読出アドレスクリア
信号gを作成するフレーム位置判定回路4と9回線デー
タ信号aと回線クロック信号すと回線フレーム信号Cと
内部クロック信号dとメモリクリア制御信号gとにより
、ジッタのない回線データ信号eを作成するジッタ吸収
メモリ2とを含んでいる。 この時の回線同期検出回路
1は、毎フレームごとに回線フレーム信号Cを出力する
のでは無く、2フレームに1回出力する様にして、ジッ
タ吸収メモリ2に2フレーム分の回線データ信号aを蓄
積させる。
信号aは同期検出用ROM9に、直接。
フレームずつ遅れた回線データ信号を同期検出用ROM
9に入力する。そして、同期検出用ROM9は同期検出
用カウンタ7からのフレームビット位置信号lの入力に
より前フレームの同期検出信号mを同期検出用ラッチ1
0に出力し、2回連続して同期検出がされた場合に回線
フレーム信号Cを出力する(詳細は、特公昭59−49
03公報のフレーム同期回路参照)。
により動作し、フレーム位置判定用ROM14ヘカウン
タ値を出力する。そして、フレーム位置判定用ROM1
4は1回線フレーム補間制御信号0と外部フレーム補間
制御信号pとメモリクリア信号gとを作成する。この際
1回線フレーム補間制御信号0が出力されている間に回
線フレーム信号Cが入力した場合、フレーム位置判定用
カウンタ13がクリアされ、フレーム位置判定用ROM
14に、読出アドレスクリア信号gを出力させると共に
1次の外部フレーム信号fが出力される箇所の前後に回
線フレーム補間制御信号0を出力させる様にする。そし
て7回線フレーム補間制御信号0が出力されている間に
回線フレーム信号Cが入力されない場合にも、フレーム
位置判定用ROM14に、読出アドレスクリア信号gを
出力させるが1次の外部フレーム信号fが出力される箇
所の前後では、外部フレーム補間制御信号pの出力を停
止させて1回線フレーム補間制御信号〇及び読出アドレ
スクリア信号gを出力させない様にし、フレーム位置判
定用カウンタ13に影響を与えない様にする。
フレームビットjが1ビツトで構成される場合回線デー
タ信号aが193ピツドで構成される為、第1回のジッ
タ吸収メモリ2は2フレーム分として386ビツト以上
のメモリ容量が必要となる。
レーム補助メモリを使用せず、ジッタ吸収メモリ2のみ
にて動作可能であるので、構成が簡単になり、従って故
障率の低減が行なえる効果がある。
ック図、第2図は従来のジッタ吸収回路のブロック図、
第3図は第1図及び第2図のジッタ吸収回路における回
線データ信号aのフォーマットを説明するための図、第
4図は回線フレーム信号Cと外部フレーム信号fが近接
していない場合の第2図のジッタ吸収回路の動作を説明
するためのタイムチャート、第5図は回線フレーム信号
Cと外部フレーム信号fが近接している場合の第2図の
ジッタ吸収回路の動作を説明するためのタイムチャート
、第6図は回線フレーム信号Cと外部フレーム信号fの
間に中間フレーム信号りを発生させた場合の第2図のジ
ッタ吸収回路の動作を説明するためのタイムチャート、
第7図は第2図のジッタ吸収回路の中間フレーム作成回
路5のブロック図、第8図は第7図の中間フレーム作成
回路5の動作を説明するためのタイムチャート、第9図
は第1図のジッタ吸収回路の同期検出回路1のブロック
図、第10図は第1図のジッタ吸収回路のフレーム位置
判定回路4のブロック図、第11図は第10図のフレー
ム位置判定回路4の動作を説明するためのタイムチャー
トである。 1・・・回線同期検出回路、2・・・ジッタ吸収メモリ
。 3・・・VCXo、4・・・フレーム位置判定回路、5
・・・中間フレーム作成回路、6・・・フレーム補正メ
モリ。 7・・・同期検出用カウンタ、8・・・フレームメモリ
。 9・・・同期検出用ROM、10・・・同期検出用ラッ
チ。 11・・・中間フレーム作成用カウンタ、12・・・中
間フレーム作成用ROM、13・・・フレーム位置判定
用カウンタ、14・・・フレーム位置判定用ROM。 a・・・回線データ信号、b・・・回線クロック信号、
C・・・回線フレーム信号、d・・・内部クロック信号
、e・・・回線データ信号、f・・・外部フレーム信号
1g・・・読出アドレスクリア信号、h・・・中間フレ
ーム信号。 i・・・中間データ信号、l・・・フレームビット位置
信号1m・・・前同期検出信号、n・・・カウンタクリ
ア信号、0・・・回線フレーム補間制御信号、p・・・
外部フレーム補間制御信号。 第3図 回線データ信号a F D、 D2−−−−−
−−−−−−−−−−−−− D、 F O1第4図 第5図 第6図 外部フレーム信号f 第9図 第1o図
Claims (1)
- 【特許請求の範囲】 1、外部より供給され、各フレームにフレーム同期信号
及びデータが含まれている回線データ信号と、外部より
供給される回線クロック信号とに応答し、前記フレーム
同期信号を検出し、検出したフレーム同期信号を回線フ
レーム信号として出力する回線同期検出回路と、前記回
線クロック信号に応答し、該回線クロック信号のジッタ
を吸収し、ジッタ吸収クロック信号を出力する電圧制御
発振器と、前記回線データ信号と、前記回線クロック信
号と、前記回線フレーム信号と、前記ジッタ吸収クロッ
ク信号とに応答し、前記回線データ信号のジッタを吸収
し、ジッタ吸収データ信号を出力するジッタ吸収メモリ
とを有し、前記回線データ信号の各フレームに含まれて
いる前記フレーム同期信号の繰返し周期に等しい周期で
外部より供給される外部フレーム信号に基づいた前記ジ
ッタ吸収データ信号を、前記ジッタ吸収クロック信号と
共に、回路出力信号として出力するジッタ吸収回路にお
いて、 前記回線同期検出回路は、前記回線データ信号と前記回
線クロック信号とに応答し、前記フレーム同期信号を1
個置きに検出し、検出した1個置きフレーム同期信号を
前記回線フレーム信号として出力するものであり、 前記ジッタ吸収メモリは、前記回線データ信号の2フレ
ーム分を記憶するメモリ容量を有し、かつ、読出アドレ
スクリア信号を受けると、読出アドレスが初期値にもど
されるものであり、 前記ジッタ吸収回路は、更に、前記回線フレーム信号と
、前記外部フレーム信号とに応答して、前記ジッタ吸収
メモリの読出アドレスを初期値にもどすべき前記回線フ
レーム信号の位置を決定し、その位置にて前記読出アド
レスクリア信号を出力するフレーム位置決定手段を有す
ることを特徴とするジッタ吸収回路。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP32834289A JPH0744507B2 (ja) | 1989-12-20 | 1989-12-20 | ジッタ吸収回路 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP32834289A JPH0744507B2 (ja) | 1989-12-20 | 1989-12-20 | ジッタ吸収回路 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JPH03190332A true JPH03190332A (ja) | 1991-08-20 |
| JPH0744507B2 JPH0744507B2 (ja) | 1995-05-15 |
Family
ID=18209166
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP32834289A Expired - Lifetime JPH0744507B2 (ja) | 1989-12-20 | 1989-12-20 | ジッタ吸収回路 |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JPH0744507B2 (ja) |
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US9192746B2 (en) | 2010-06-07 | 2015-11-24 | Cook Medical Technologies Llc | Reperfusion catheter system |
-
1989
- 1989-12-20 JP JP32834289A patent/JPH0744507B2/ja not_active Expired - Lifetime
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US9192746B2 (en) | 2010-06-07 | 2015-11-24 | Cook Medical Technologies Llc | Reperfusion catheter system |
Also Published As
| Publication number | Publication date |
|---|---|
| JPH0744507B2 (ja) | 1995-05-15 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JPH03190332A (ja) | ジッタ吸収回路 | |
| US5012493A (en) | Phase difference-adjusting circuit | |
| JP3063291B2 (ja) | 回線監視回路 | |
| JP2665188B2 (ja) | バッファ回路 | |
| JP2617575B2 (ja) | データ速度変換回路 | |
| JPS6123436A (ja) | 送信装置 | |
| JP2590688B2 (ja) | フレーム位相合わせ回路 | |
| JP2715953B2 (ja) | 同期回路 | |
| JP2605051B2 (ja) | 通信装置 | |
| JP2672737B2 (ja) | マルチフレーム同期回路の制御方法 | |
| JPH0661984A (ja) | 無瞬断切替装置 | |
| JP3120594B2 (ja) | 同期信号検出装置 | |
| JP2615004B2 (ja) | 集積化順次アクセスメモリ回路 | |
| JPH0744538B2 (ja) | フレ−ム同期検出回路 | |
| JP2850875B2 (ja) | 位相調整用メモリ | |
| JPH0637743A (ja) | 直列データ受信装置 | |
| JPH04255171A (ja) | 基準信号作成回路 | |
| JPH07336320A (ja) | Tdma多重伝送におけるフレーム同期回路 | |
| JPS5937752A (ja) | フレ−ム同期方式 | |
| JPH05292077A (ja) | 遅延時間差吸収装置 | |
| JPH01137734A (ja) | マルチフレーム同期回路 | |
| JPH0666776B2 (ja) | フレ−ム同期回路 | |
| JPH0319536A (ja) | シリアル信号分離回路 | |
| JPH05300121A (ja) | コード語の変化検出回路装置 | |
| JPH10117297A (ja) | 同期処理回路 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| S533 | Written request for registration of change of name |
Free format text: JAPANESE INTERMEDIATE CODE: R313533 |
|
| R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
| S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313117 |
|
| R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
| FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20090515 Year of fee payment: 14 |
|
| FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20100515 Year of fee payment: 15 |
|
| EXPY | Cancellation because of completion of term | ||
| FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20100515 Year of fee payment: 15 |