JPH03173167A - 面実装パッケージ半導体装置及びその実装方法 - Google Patents

面実装パッケージ半導体装置及びその実装方法

Info

Publication number
JPH03173167A
JPH03173167A JP1310643A JP31064389A JPH03173167A JP H03173167 A JPH03173167 A JP H03173167A JP 1310643 A JP1310643 A JP 1310643A JP 31064389 A JP31064389 A JP 31064389A JP H03173167 A JPH03173167 A JP H03173167A
Authority
JP
Japan
Prior art keywords
semiconductor device
leads
package
wiring
board
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP1310643A
Other languages
English (en)
Inventor
Hidekazu Takahashi
英一 高橋
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Microcomputer System Ltd
Hitachi Ltd
Original Assignee
Hitachi Ltd
Hitachi Microcomputer Engineering Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Ltd, Hitachi Microcomputer Engineering Ltd filed Critical Hitachi Ltd
Priority to JP1310643A priority Critical patent/JPH03173167A/ja
Publication of JPH03173167A publication Critical patent/JPH03173167A/ja
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/181Encapsulation
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/18Printed circuits structurally associated with non-printed electric components
    • H05K1/181Printed circuits structurally associated with non-printed electric components associated with surface mounted components

Landscapes

  • Structures For Mounting Electric Components On Printed Circuit Boards (AREA)
  • Lead Frames For Integrated Circuits (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は面実装パッケージ半導体装置に関し、特にパッ
ケージにおけるリード構造及びこのようなパッケージを
使用した半導体装置の実装方法に係るものである。
〔従来の技術〕
IC部品をパッケージ本体に内蔵し、側面からアウター
リード(以下単にリードと称する)を取り出した半導体
装置を配線プリント基板に実装する場合に、在来のリー
ド挿入形のパッケージに代って基板の配線に直接に半田
付けする平面実装形パッケージが最近主流となりつつあ
る。
面実装形パッケージについては、■日立製作所発行の「
日立面実装形パッケージ実装マニアル」(昭和63年版
)に記載されている。
従来の面実装形パッケージは大別して、(a)リードが
パッケージ側面から一部屈曲して周辺へのび・そののび
た部分で配線と接触するもの、(b)リードが垂直に向
きその先端面で配線に接触するもの、(C)リードがパ
ッケージ側面から内側にJ形に曲げられその曲がった部
分の下部で配線と接触するもの、(d)リードがなく端
子部分で配線と接するリードレス等がある。
〔発明が解決しようとする課題〕
従来の面実装パッケージ半導体装置は配線基板に対して
2次元方向でリードと配線とが接続する形で実装するも
のであるために、実装面積が基板面積よりは大きくなる
ことはなかった。
また、実装する半導体装置の数が多くなればそれだけ広
い面積の実装基板が必要となった。
本発明は上記した問題を解消するために、パッケージを
多段とすることにより3次元実装を可能としたもので、
その目的は、同じ配線基板上でパッケージを多段、多重
にして実装密度を向上することにある。
〔課題を解決するための手段〕 上記目的を達成するために、本発明はパッケージ本体の
側面または及び正面から外部に取り出された複数のリー
ドを有する面実装パッケージ半導体装置であって、上記
複数のリードがパッケージ本体の上面または及び下面に
沿うように屈曲して設けられることを特徴とするもので
ある。
本発明はまた、上記した面実装パッケージ半導体装置の
実装方法であって、複数のリードがパッケージ本体の上
下面に沿うように屈曲して設けられた面実装パッケージ
半導体装置を複数個上下に積み重ね、リード間で相互に
接続することを特徴とするものである。
本発明はさらに、上記半導体装置の他の実装方法であっ
て、複数のリードがパッケージ本体の上下面に沿うよう
に屈曲して設けられた面実装パッケージ半導体装置を基
板上に縦向きにして互いに重なるように並べ、リード間
で相互に接続するとともに基板の配線に接続することを
特徴とするものである。
〔作用〕
パッケージ本体の側面(又は正面)から本体の上下面に
沿って屈曲してのびるリード自体がパッケージ面から突
出しており、このリード表面に半田等の接合材を介して
他のパッケージのリードや配線基板の配線への接続がで
き、3次元実装を可能とする。
〔実施例〕
以下実施例について図面を参照しながら説明する。
第1図は実装パッケージ半導体装置の従来例の外形を示
す斜面図である。1は樹脂パッケージ本体、2は側面よ
り引き出されたリード(アウターリード)である。
第2図は第1図で示した従来例の半導体装置をプリント
配線基板3に実装する場合の形態を示す断面図である。
同図の4は半田であって配線5とリード2との間を接続
する。
第3図以下はいずれも本発明の実施例を示す。
このうち、第3図に斜面図で示す面実装パッケージ半導
体装置において、一部のり一部6はパッケージ上面に沿
うように屈曲させである。第4図はその正面図である。
第5図は面実装パッケージ半導体装置において一部のり
一部6をパッケージ本体の上面にそって屈曲させるとと
もに他部のり一部7を下面にそって屈曲させた例を示す
第6図は第3図、第4図に示された半導体装置を配線基
板に実装する例を示す。この場合、上に重ねて載置され
る半導体装置は小形の半導体装置8であり、上の半導体
装置のリードは下の半導体装置の上面に屈曲されたリー
ドに接触させて半田接続し実装される。
第7図は第5図に示されるパッケージの半導体装置A、
Bを上下に二つ重ねてリード同士を接触させ半田付けし
て基板上に実装する場合の例を示す。下の半導体装置の
リードは内側に屈曲させた状態で基板の配線に半田接続
される。
第8図は第5図に示されるパッケージの半導体装置(A
、B、C)を縦向きにして基板3上に横並びにして実装
する例を示す。この場合、各パッケージの一側面が下側
になってそこから引出されるリードの屈曲する部分で基
板上の配線に半田付けされるとともに、隣り合うパッケ
ージのリード同士が相互に接続される。
第9図はパッケージの側面から引出したリードのうち、
一方側と他方側をそれぞれ反対方向に屈曲させたもの(
A、B)を縦向きにして基板3上に向かい合わせて実装
する例を示す。この場合、下側となった外向きのリード
はそれぞれ基板の配線に半田接続し、上側となった内向
きのリード間を接続することになる。
第10図は縦向きにしてならべた2つのバフケージ(半
導体装置)の間に中間の配線基板9を介在させて実装す
る例を示す。この中間の配線基板は両面に配線がプリン
トされ、下の主配線基板3上に縦向きに載置固定される
第11図は第5図に示されるパッケージ半導体装置(A
SB、C,D)を縦向きにして基板上に実装する応用例
を示す。すなわち、AとBとを縦に並べてパッケージ側
面で屈曲するリードを基板の配線に接続し、重ね合わせ
た部分で屈曲させたリード同士で接続するとともに、そ
の上にCとDとを縦に並べたものである。
第12図は同じくリードを内側に屈曲させたパッケージ
の半導体装置(A、B、C,D、E)を一部(A、BS
C)は横向きのまま基板上に積み重ね、その上に他の一
部(D、E)を縦向きに並べて配置し、相互にリード間
で接続したものである。
これまでに述べた面実装形パッケージ半導体装置の実施
例では、主としてリードが2方向タイプの樹脂パッケー
ジを対象としたが、本発明はこれ以外に4方向タイプの
樹脂パッケージ、セラミックパッケージにも同様に応用
することができる。
〔発明の効果〕
以上に実施例で説明した本発明によれば、以下に記載す
るような効果が奏せられる。
パッケージの側面より引き出したリードの屈曲させる向
きを適当に更えることで面実装半導体装置の三次元実装
化が可能となり、ICの基板実装密度が同一面積の基板
で2倍以上に増すことになった・ 三次元実装化することにより、基板における配線の何%
かを省略することができ、基板配線の容量等が最小限に
なり、基板を含めた電子装置全体の性能を向上させるこ
とができる。
【図面の簡単な説明】
第1図は面実装パッケージ半導体装置の従来の形状(構
造)を示す斜面図である。 第2図は第1図の半導体装置を配線基板上に実装する形
態を示す正面断面図である。 第3図は本発明の一実施例を示す面実装パッケージ半導
体装置の斜面図である。 第4図は第3図で示す半導体装置の正面図である。 第5図は本発明の他の一実施例を示す面実装パッケージ
半導体装置の正面図である。 第6図は第1図に示す半導体装置を用いて基板上に実装
する形態を示す断面図である。 第7図はだい5図に示す半導体装置を上下に重ねて基板
上に実装する形態を示す断面図である。 第8図は第5図に示す半導体装置を縦向きにして横に複
数個ならべて基板上に実装する形態を示す断面図である
。 第9図、第1O図は本発明の一変形例を示す断面図であ
る。 第11図、第12図は本発明の他の応用例を示す断面図
である。 l・・・パッケージ本体、 2・・・アウターリード、
3・・・プリント配線基板、 4・・・半田、 5・・
・配線6・・・上面に屈曲させたアウターリード、7・
・・下面に屈曲させたアウターリード。

Claims (3)

    【特許請求の範囲】
  1. 1.パッケージ本体の側面または及び正面から外部に取
    り出された複数のリードを有する面実装パッケージ半導
    体装置であって、上記複数のリードがパッケージ本体の
    上面または及び下面に沿うように屈曲して設けられてい
    ることを特徴とする面実装パッケージ半導体装置。
  2. 2.複数のリードがパッケージ本体の上下面に沿うよう
    に屈曲して設けられた面実装パッケージ半導体装置を複
    数個上下に積み重ね、上記リード間で相互に接続するこ
    とを特徴とする面実装パッケージ半導体装置の実装方法
  3. 3.複数のリードがパッケージ本体の上下面に沿うよう
    に屈曲して設けられた面実装パッケージ半導体装置を基
    板上に縦向きにして互いに宙なるように並べ、リード間
    で相互に接続するとともに基板の配線に接続することを
    特徴とする面実装パッケージ半導体装置。
JP1310643A 1989-12-01 1989-12-01 面実装パッケージ半導体装置及びその実装方法 Pending JPH03173167A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP1310643A JPH03173167A (ja) 1989-12-01 1989-12-01 面実装パッケージ半導体装置及びその実装方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP1310643A JPH03173167A (ja) 1989-12-01 1989-12-01 面実装パッケージ半導体装置及びその実装方法

Publications (1)

Publication Number Publication Date
JPH03173167A true JPH03173167A (ja) 1991-07-26

Family

ID=18007718

Family Applications (1)

Application Number Title Priority Date Filing Date
JP1310643A Pending JPH03173167A (ja) 1989-12-01 1989-12-01 面実装パッケージ半導体装置及びその実装方法

Country Status (1)

Country Link
JP (1) JPH03173167A (ja)

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5493151A (en) * 1993-07-15 1996-02-20 Kabushiki Kaisha Toshiba Semiconductor device, lead frame and method for manufacturing semiconductor devices
US5760471A (en) * 1994-04-20 1998-06-02 Fujitsu Limited Semiconductor device having an inner lead extending over a central portion of a semiconductor device sealed in a plastic package and an outer lead exposed to the outside of a side face of the plastic package
US5801439A (en) * 1994-04-20 1998-09-01 Fujitsu Limited Semiconductor device and semiconductor device unit for a stack arrangement
KR100304959B1 (ko) * 1998-10-21 2001-09-24 김영환 칩 적층형 반도체 패키지 및 그 제조방법
KR20010094409A (ko) * 2000-03-30 2001-11-01 마이클 디. 오브라이언 반도체 패키지와 그 제조방법
US6784529B2 (en) * 2002-01-04 2004-08-31 Renesas Technology Corp. Semiconductor device
US7282789B2 (en) * 1998-03-31 2007-10-16 Micron Technology, Inc. Back-to-back semiconductor device assemblies
DE102014107729A1 (de) * 2014-06-02 2015-12-03 Infineon Technologies Ag Dreidimensionaler Stapel einer mit Anschlüssen versehenen Packung und eines elektronischen Elements

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6489353A (en) * 1987-09-29 1989-04-03 Seiko Epson Corp Package ic structure

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6489353A (en) * 1987-09-29 1989-04-03 Seiko Epson Corp Package ic structure

Cited By (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5493151A (en) * 1993-07-15 1996-02-20 Kabushiki Kaisha Toshiba Semiconductor device, lead frame and method for manufacturing semiconductor devices
US5665651A (en) * 1993-07-15 1997-09-09 Kabushiki Kaisha Toshiba Process for encapsulating a semiconductor device and lead frame
US5760471A (en) * 1994-04-20 1998-06-02 Fujitsu Limited Semiconductor device having an inner lead extending over a central portion of a semiconductor device sealed in a plastic package and an outer lead exposed to the outside of a side face of the plastic package
US5801439A (en) * 1994-04-20 1998-09-01 Fujitsu Limited Semiconductor device and semiconductor device unit for a stack arrangement
US7282789B2 (en) * 1998-03-31 2007-10-16 Micron Technology, Inc. Back-to-back semiconductor device assemblies
KR100304959B1 (ko) * 1998-10-21 2001-09-24 김영환 칩 적층형 반도체 패키지 및 그 제조방법
KR20010094409A (ko) * 2000-03-30 2001-11-01 마이클 디. 오브라이언 반도체 패키지와 그 제조방법
US6784529B2 (en) * 2002-01-04 2004-08-31 Renesas Technology Corp. Semiconductor device
DE102014107729A1 (de) * 2014-06-02 2015-12-03 Infineon Technologies Ag Dreidimensionaler Stapel einer mit Anschlüssen versehenen Packung und eines elektronischen Elements
US9698083B2 (en) 2014-06-02 2017-07-04 Infineon Technologies Ag Three-dimensional stack of leaded package and electronic member
DE102014107729B4 (de) 2014-06-02 2022-05-12 Infineon Technologies Ag Dreidimensionaler Stapel einer mit Anschlüssen versehenen Packung und eines elektronischen Elements sowie Verfahren zur Herstellung eines solchen Stapels

Similar Documents

Publication Publication Date Title
US7193310B2 (en) Stacking system and method
JP2885414B2 (ja) 半導体装置、その実装方法および電子装置
JPH03173167A (ja) 面実装パッケージ半導体装置及びその実装方法
JPH02260450A (ja) 半導体装置およびその実装方法
US6512293B1 (en) Mechanically interlocking ball grid array packages and method of making
JP2000228468A (ja) 半導体チップ及び半導体装置
JPH06177501A (ja) メモリモジュール
JPH0513647A (ja) 半導体装置
EP0036907B1 (en) Multi-lead plug-in type package for circuit element
JPH09107067A (ja) 半導体装置
JPH02110960A (ja) 半導体装置
JPH04147660A (ja) 電子部品
JPS63179537A (ja) 半導体装置の実装方法
JP2001274317A (ja) 半導体装置及び半導体装置の実装方法
JPH038366A (ja) 半導体装置用パッケージ
JPS6267828A (ja) 半導体デバイスの実装構造
JPH0232547A (ja) 半導体実装装置
JP3434807B2 (ja) テープキャリアパッケージとその製造方法
JPH03148842A (ja) フレキシブル基板の構造
JP3181979U (ja) 直立式のシングルインラインリードパッケージ構造
JPH0237759A (ja) 電子部品パッケージ
JPS6352497A (ja) 配線基板
JPH01187960A (ja) 半導体装置
JPS63147354A (ja) 半導体集積回路用パツケ−ジ
JPH01179442A (ja) 表面実装型電子部品