JPH03159426A - 独立同期端末装置の収容方式 - Google Patents

独立同期端末装置の収容方式

Info

Publication number
JPH03159426A
JPH03159426A JP1298811A JP29881189A JPH03159426A JP H03159426 A JPH03159426 A JP H03159426A JP 1298811 A JP1298811 A JP 1298811A JP 29881189 A JP29881189 A JP 29881189A JP H03159426 A JPH03159426 A JP H03159426A
Authority
JP
Japan
Prior art keywords
data
frame
section
transmission
information
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP1298811A
Other languages
English (en)
Other versions
JPH0695663B2 (ja
Inventor
Masahiro Fukuda
雅裕 福田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric Corp
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Priority to JP1298811A priority Critical patent/JPH0695663B2/ja
Publication of JPH03159426A publication Critical patent/JPH03159426A/ja
Publication of JPH0695663B2 publication Critical patent/JPH0695663B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 この発明は、ディジタル通信回線などのクロックに従属
同期していない独立同期式の端末装置間の通信をスリッ
プ(データ系列の崩れ)なしに行う独立同期端末装置の
収容方式に関するものである。
?従来の技術〕 従来、ディジタル通信回線のクロックに従属同期してい
ない同期式の端末装置の収容方式としては、例えば「最
新ディジタル電話通信」 (日本技術経済センター; 
J■hnBellamy著/P211〜212 )に述
べられているようなスリップを許容する同期化方式があ
る。
第3図はこの独立同期端末装置の収容方式を説明する構
成図である。同図において、(1)は、データ送信部(
2)  送信タイミング発生部(3)送信側エラスティ
ックバッファ部(4)  及び送信側インターフェース
部(5)を備える送信側装置、(6)は、受信側インタ
ーフェース部(7)及びデータ受信部(8)を備える受
信側装置を示し、また、(9)は送信データ、(10)
は送信タイミング信号、(11)は回線側クロック、(
l2)は受信データ、(工3)は受信タイ主ング信号、
(14)は通信回線を示す。
次に動作について説明する。
送信側装置(1)のデータ通信部(2)から送信された
送信データ(9)は送信タイミング発生部(3)からの
送信タイよング信号(10)に基づき送信側エラスティ
ックバッファ部(4)に書き込まれ、送信側エラスティ
ックバッファ部(4)に書き込まれたデータは、回線側
クロック(11)に基づいて読み出され、送信側インタ
ーフェース部(5)を通して通信回線(14)に送出さ
れる。この際、送信タイミング信号(10)と回線側ク
ロック(1l)との周波数差によって送信側エラステイ
ツクバツファ部(4)においてスリップが発生する。す
なわち、上記周波数差によって生じる送信側エラスティ
ックバ・ソファ部(4)での蓄積過剰あるいは蓄積不足
によってデータ系列の崩れが生じる。
受信側装置(6)では、受信側インターフェース部(7
)において、通信回線(14)より得られる受信データ
(12)及び受信タイミング信号(13)をデータ受信
部(8)に送出し、データ受信部(8)では、受信タイ
ンミグ信号(13)に基づいて受信データ(l2)を受
け取る。このようにして、送信側装置(1)と受信側装
置(6)の間のデータ通信が実現される。
(発明が解決しようとする課題) 従来の独立同期端末装置の収容方式は以上のように構成
されていたので、端末装置の送信タイミングと通信回線
のクロツクとの周波数差によってスリップが発生し、端
末装置間のトランスベアレントな通信を行うことができ
なかった。
この発明は、上記のような問題点を解消するためになさ
れたもので、トランスペアレントな通ず言が可能な独立
同期端末装置の収容方式を得ることを目的とする。
(課題を解決するための手段) この発明に係る独立同期端末装置の収容方式は、独立同
期の端末装置間の通信を行う独立端末装置の収容方式に
おいて、上記端末装置の送信側装置に、バッファ部と、
フレーム組立部を備えると共に、受信側装置に、フレー
ム検出部と、バッファ部と、受信タイミング再生部を具
備し、上記フレーム組立部は、上記送信側のバッファ部
へのデータの書込みタイミングと読み出しタイミングの
位相に基づき有意データとなったり無意データとなる可
変データ情報と、上記可変データ情報が有意データであ
るか否かを示す制御情報と、フレームの同期の為のフレ
ーム情報、及びデータ情報から構成されるフレームを組
み立て、上記フレーム検出部は、上記フレーム情報に基
づき受信した上記フレームの同期をとり、上記フレーム
中のデータ情報、制御情報及び可変データ情報の位置を
識別し、上記制御情報に基づき可変データ情報の有意無
意を判定することで、上記受信測のバッファ部への書き
込みの制御と受信タイ多ング再生部の制御を行い、上記
受信タイミング再生部で生成されたタイミングに基いて
上記受信側のバッファ部からデータを読み出すようにし
たものである。
〔作用) この発明では、フレーム組立部により、送信側のバッフ
ァ部へのデータの書き込みタイミングと読み出しタイミ
ングの位相に基づいて、有意データとなったり無意デー
タとなる可変データ情報と、上記可変データ情報が有意
データであるか否かを示す制御情報と、フレームの同期
の為のフレーム情報、及びデータ情報から構戒されるフ
レームが組立てられ、受信側では、フレーム検出部によ
り、上記フレーム情報に基づき受信した上記フレームの
同期をとり、上記フレーム中のデータ情報、制御情報及
び可変データ情報の位置を識別し、上記制御情報に基づ
き可変データ情報の有意無意が判定され、フレーム内に
、可変データ悄報領域を設けることにより、端末装置と
通信回線のクロック周波数差によって生じる1マルチフ
レーム時間内のデータ情報数の変動を可変データ情報領
域のデータ情報で吸収させることができる。
(実施例〕 以下、この発明の一実施例を図について説明する。
第1図はこの方式に基づいた端末装置の構成図である。
第1図において、送イS側装置(1) としては、デー
タ送信部(2)  送信タイミング発生部(3)  送
信側エラステイツクバツファ部(4)  送信側インタ
ーフェース部(5)を備えるとともに、フレーム組立部
(15)及びエラステイツクバツファ部(16)を備え
る。
また、受信側装置(6)としては、受信側インタフェー
ス部(7)  データ受信部(8)を備えると共に、フ
レーム検出部(17)、受信側エラステイツクバッファ
部(l8)及び受信タイミング再生部(19)を備える
なお、(9)は送信データ、(10)は送信タイミング
信号、(1l)は回線側クロツク、(12)は受信デー
タ、(l3)は受信タイミング信号、(14)は通信回
線、(20)は位相情報である。
また、第2図はこの方式の伝送フレームの一例である。
この伝送フレームは、各送信データに対して一定周期毎
に与えられるもので、その構或は、Sフレームで1マル
チフレームをなし、各フレーム内は、第1フレーム〜第
(S−1) フレームでは、pビット(通常p=1)の
フレームビットFと、qビットの制御ビットC及びrビ
・ントのデータビットDからなる。ここで、1フレーム
はtビ・ソト(t=p+q+r)で構成され、1マルチ
フレーム中の1番最後のフレーム、すなわち第Sフレー
ムにおいては、ρビットのフレームビットFと(q+u
)ビットの可変データピット領域■と(r−u)ビット
の固定データピット領域Dからなる。この第2図では、
S =8,t=8,p=1,q=1,r=6,u=1の
場合を例として図示している。
次に、上記実施例の動作について説明する。
送信側端末(1)のデータ送信部(2)からの送信デー
タ(9)は、送信タイミング発生部(3)からの送信タ
イミング信号(10)に基づき送信側エラスティックバ
ッファ部(4)に書き込まれる。フレーム組立部(15
)では、第2図のフレーム構戒に従ってフレームが生成
ざれる。このとき、制御ビットC1〜C7は、送信側エ
ラスティックバッファ部(4)からの位相情報(20)
によって設定されるようになされ、上記位相情報(20
)は、送信タイミング信号(lO)の周波数が回線側ク
ロック(11)のクロック周波数より速いか、遅いか、
またはそのいずれでもないかを示すもので、送信側エラ
スティックバッファ部(4)の書き込みタイミングと読
み出しタイミングの位相を監視することにより生成され
、この位相情報(20)に基づいて可変データビットv
1;v2におけるデータの有意無意を示す制御ビットC
1〜C7が設定される。即ち、送信タイミング(10)
が回線側クロック(11)の周波数より速い時は、可変
データビットV,,V2がともに有意なデータピットで
あることを示すコードに設定され、送信タイミング(l
O)が回線側クロック(11)のクロツクの周波数より
遅い時は、可変データビットV,,V2がともに無意な
ビットであること示すコードに設定される。それ以外の
時は、v1が無意なデータピット、v2が有意なデータ
ピットであることを示すコードに設定される。
エラスティックバッファ制御部(16)は、フレーム組
立部(15)で設定された制御ビットC1〜C,に基づ
いて送信側エラステイツクバツファ部(4)の読み出し
タイミングを調整する。このようにして、送信データ(
9)は、第2図のフレーム構戒に変換された後、送信側
インターフェース部(5)を通して通信回線(14)送
出される。
受信側装置(6)では、通信回線(l4)より送られて
きたデータを受信側インターフェース部(7)を通して
受信し、フレーム検出部〈l7)で第2図のフレームビ
ットを探索することによりマルチフレーム同期をとる。
また、フレーム検出部(17)では、制御ビットC1〜
C7の解読が行われ、この結果、可変データビットV,
,V2の状態を認識し、これに基づいてデータピットに
対応した歯抜けクロックを生成する。受信側エラスティ
ックバッファ部(18)には、この歯抜けクロックに基
づいて各フレーム内のデータピットのみ書き込まれる。
一方、歯抜けクロックは、受信タイミング再生部(19
)に人力され、ここで波形整形されたクロックをつくる
。このクロックは、受信側エラスティックバッファ部(
18)の読み出しタイミングになると同時に、データ受
信部(8)への受信タイミング信号(13)となる。受
信側エラスティックバッファ部(l8)から読み出され
たデータは、受信データ(l2)として、受信タイミン
グ信号(l3)とともに、データ受信部(8)へ送出さ
れる。このようにして、送信側端末装置(1)と受信側
装置(6)の間に、トランスペアレントなデータ通信が
実現される。
なお、上記実施例では、1マルチフレームを8フレーム
で構成したが、任意数のフレームで1マルチフレーム構
成しても良く、1フレーム中の制御ビット、フレームビ
ット、及び1マルチフレーム中の可変データピットの数
は、もちろん前述の実施例以外の値にすることが可能で
ある。
〔発明の効果〕
以上のように、この発明によれば、独立同期端末装置の
通信において、フレーム内に、可変データ情報領域を設
けることにより、端末装置と通信回線のクロック周波数
差によって生じる1マルチフレーム時間内のデータ情報
数の変動を可変データ情報領域のデータ情報で吸収させ
ることができ、スリップのないトランスベアレントなデ
ータ通信が実現できるという効果がある。
【図面の簡単な説明】
第1図はこの発明の一実施例を説明する構成図、第2図
はこの発明で用いられるフレーム構成図、第3図は従来
の独立同期端末装置の収容方式の一例を説明する構成図
である。 (1)位は送信側装置、(2)はデータ送信部、(3)
は送信タイミング発生部、(4)は送信側エラスティッ
クバッファ部、(5)は送信側インターフェース部、(
6)は受信側装置、(7)は受信側インターフェース部
、(8)はデータ受信部、(l4)は通信回線、(15
)はフレーム組立部、(16)はエラスティックバッフ
ァ制御部、(l7)はフレーム検出部、(18)は受信
側エラスティックバッファ部、(19)は受信タイくン
グ再生部、(20)は位相情報である。 なお、各図中、同一符号は同一又は相当部分を示す。

Claims (1)

    【特許請求の範囲】
  1. 独立同期の端末装置間の通信を行う独立端末装置の収容
    方式において、上記端末装置の送信側装置に、バッファ
    部と、フレーム組立部を備えると共に、受信側装置に、
    フレーム検出部と、バッファ部と、受信タイミング再生
    部を具備し、上記フレーム組立部は、上記送信側のバッ
    ファ部へのデータの書込みタイミングと読み出しタイミ
    ングの位相に基づき有意データとなったり無意データと
    なる可変データ情報と、上記可変データ情報が有意デー
    タであるか否かを示す制御情報と、フレームの同期の為
    のフレーム情報、及びデータ情報から構成されるフレー
    ムを組み立て、上記フレーム検出部は、上記フレーム情
    報に基づき受信した上記フレームの同期をとり、上記フ
    レーム中のデータ情報、制御情報及び可変データ情報の
    位置を識別し、上記制御情報に基づき可変データ情報の
    有意無意を判定することで、上記受信側のバッファ部へ
    の書き込みの制御と受信タイミング再生部の制御を行い
    、上記受信タイミング再生部で生成されたタイミングに
    基いて上記受信側のバッファ部からデータを読み出すよ
    うにしたことを特徴とする独立同期端末装置の収容方式
JP1298811A 1989-11-17 1989-11-17 独立同期端末装置の収容方式 Expired - Lifetime JPH0695663B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP1298811A JPH0695663B2 (ja) 1989-11-17 1989-11-17 独立同期端末装置の収容方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP1298811A JPH0695663B2 (ja) 1989-11-17 1989-11-17 独立同期端末装置の収容方式

Publications (2)

Publication Number Publication Date
JPH03159426A true JPH03159426A (ja) 1991-07-09
JPH0695663B2 JPH0695663B2 (ja) 1994-11-24

Family

ID=17864530

Family Applications (1)

Application Number Title Priority Date Filing Date
JP1298811A Expired - Lifetime JPH0695663B2 (ja) 1989-11-17 1989-11-17 独立同期端末装置の収容方式

Country Status (1)

Country Link
JP (1) JPH0695663B2 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7359319B2 (en) 2000-08-04 2008-04-15 Nec Corporation Synchronous data transmission system

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7359319B2 (en) 2000-08-04 2008-04-15 Nec Corporation Synchronous data transmission system

Also Published As

Publication number Publication date
JPH0695663B2 (ja) 1994-11-24

Similar Documents

Publication Publication Date Title
US4864566A (en) Precise multiplexed transmission and reception of analog and digital data through a narrow-band channel
GB2181325A (en) Synchronising audio and video signals of a television transmission
JPH03159426A (ja) 独立同期端末装置の収容方式
JPH07297803A (ja) データ速度変換装置
JP2788499B2 (ja) 非電話信号中継方法
JP2833910B2 (ja) 通信制御装置
JP2778378B2 (ja) 通信システム
JP2672737B2 (ja) マルチフレーム同期回路の制御方法
JPH03126340A (ja) フレーム識別符号伝送方式
JPH0573092B2 (ja)
JPH0463035A (ja) モデムの伝送方式識別方法
JPS6059872A (ja) フレ−ム同期方式
JPS63234454A (ja) 複号化用標本化クロツク再生方式
KR910005643A (ko) 다중 fax통신을 위한, t.30프로토콜 코맨드 수신 및 분석방법
JPH10164104A (ja) 通信装置および通信方法
JPS6352828B2 (ja)
JPH0410725A (ja) ビット同期回路
JPS62117431A (ja) サイクリツクデ−タ伝送方式
JPH04277946A (ja) 信号伝送装置およびその受信装置
JPH01286552A (ja) 信号処理方式
JPH07120955B2 (ja) 光伝送方式
JPH02230841A (ja) ループバツク方式
JPS63190440A (ja) 回線誤り検出回路
JPS61244148A (ja) 時分割電子交換機のデ−タ交換方式
JPS63258130A (ja) デ−タ伝送方法