JPH02246226A - Mosトランジスタの製造方法 - Google Patents

Mosトランジスタの製造方法

Info

Publication number
JPH02246226A
JPH02246226A JP6803189A JP6803189A JPH02246226A JP H02246226 A JPH02246226 A JP H02246226A JP 6803189 A JP6803189 A JP 6803189A JP 6803189 A JP6803189 A JP 6803189A JP H02246226 A JPH02246226 A JP H02246226A
Authority
JP
Japan
Prior art keywords
film
metal silicide
silicon dioxide
forming
polysilicon
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP6803189A
Other languages
English (en)
Inventor
Soichi Nishida
西田 宗一
Mikio Kishimoto
岸本 幹夫
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electronics Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electronics Corp filed Critical Matsushita Electronics Corp
Priority to JP6803189A priority Critical patent/JPH02246226A/ja
Publication of JPH02246226A publication Critical patent/JPH02246226A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Electrodes Of Semiconductors (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 (産業上の利用分野) 本発明はlMOSトランジスタの製造方法に関し、特に
、高融点金属ポリサイドゲートを設けたMOS)−ラン
ジスタの製造方法に関するものである。
(従来の技術) 近年、MO8集積回路を用いた装置は、その高速化が着
々と進んでいる。その中で、MOSトランジスタのゲー
ト電極の材料が従来のポリシリコン膜の単層構造から、
高融点のケイ化金属膜とポリシリコン膜との二層膜構造
である高融点金属ポリサイド膜(以下、ポリサイド膜と
称す)に移りつつある。これは、ポリサイド膜のシート
抵抗が小さく、従って、装置のRC遅延が小さく抑えら
れるからである。しかし、上記のケイ化金属膜は、従来
のポリシリコン膜と比べて異常酸化が発生し易く、また
、薬品の影響を受は易いなど、安定性に欠ける面が存在
する。
この種の従来のMOSトランジスタの製造方法を、第2
図(a)ないしくe)により説明する。図は従来の各製
造工程を示す断面図である。
まず、シリコン基板1の表面に形成されたゲート絶a[
2の上に、ポリシリコン膜3およびケイ化金属膜4を堆
積する〔第2図(a)〕。次に、写真製版技術等により
ゲートを形成した後、n−不純物を注入し、n−拡散領
域5を形成する〔第2図(b)〕6次に、温度900℃
のドライ雰囲気で酸化した後、化学的気相成長によって
二酸化ケイ素膜を堆積し、続いて異方性ドライエツチン
グを施してサイドスペーサ6を形成し、ざらにn0不純
物を注入してn0拡散領域7を形成する〔第2図(c)
)。
次に、温度900℃のドライ雰囲気で酸化し、ゲートお
よびシリコン基板1の表面に二酸化ケイ素膜8を形成す
る〔第2図(d))、次に、化学的気相成長により層間
絶縁膜9を形成すると、第2図(e)が得られる。
(発明が解決しようとする課題) しかしながら、上述の製造方法では、第2図(c)に示
した異方性ドライエツチング工程でケイ化金属膜4の表
面が露出する。これは、第2図(b)のn−不純物を注
入した後の熱処理で、ケイ化金属膜4の表面に形成され
た二酸化ケイ素膜がサイドスペーサ6を形成する異方性
ドライエツチングで除去されたものである。従って、異
方性ドライエツチングの時間を制御してケイ化金属膜4
の二酸化ケイ素膜を残すことは不可能ではないが、二酸
化ケイ素膜厚のばらつきや異方性ドライエツチングのば
らつき等を考えると極めて難しいという問題があった。
また、ケイ化金属膜4の表面が露出すると、その表面が
薬品に浸されやすく、また、第2図(d)に示した熱処
理で表面付近の異常酸化が発生するため1歩留りが低下
するという問題もあった。
また、熱処理温度を下げたり、熱処理時間を短くしたり
すると、n−およびn4拡散領域5および7の形状が変
化し、特性面で不都合が発生するという問題もあった。
本発明は上記の問題を解決するもので、ケイ化金属膜の
化学的安定性のある高温処理が可能なMOSトランジス
タの製造方法を提供するものである。
(課題を解決するための手段) 上記の課題を解決するため1本発明は、ケイ化金属膜を
熱酸化し、一部二酸化ケイ素膜に変え。
その上にポリシリコン膜を堆積し、四層構造のポリサイ
ドゲート電極を形成するものである。
(作 用) 上記のように四層構造のポリサイドゲートが形成される
ため、第1図(e)に示したサイドスペーサ6の形成工
程でケイ化金属膜4の表面が露出せず、化学的に安定し
た構造となる。
(実施例) 本発明の一実施例を、第1図(a)ないしくg)により
説明する。
同図は、本発明による各製造工程を示す断面図である。
まず、p形シリコン基板10の表面にゲート絶縁膜11
として厚さ20nmの熱酸化皮膜を形成した後、減圧化
学的気相成長法により第1ポリシリコン膜12を200
1の厚さで堆積し、温度900℃でリン拡散を行ない、
さらに、スパッタリング法により高融点のケイ化金属膜
13を200nmの厚さで堆積する〔第1図(a)〕。
次に、温度900℃のドライ酸素雰囲気で10分間酸化
すると、上記のケイ化金属膜13の表面に厚さ約20n
aの二酸化ケイ素膜14が形成される〔第1図(b))
、さらに、減圧化学的気相成長法により厚さ30nmの
第2ポリシリコン膜15を堆積する〔第1図(e))。
次に、写真製版技術およびドライエツチングによりゲー
トパターンを形成した後、イオン注入法を用いてリンイ
オンを2X10”011−”たたき込み、n−拡散領域
16を形成する〔第1図(d))。
続いて、化学的気相成長法により厚さ300nmの二酸
化ケイ素膜を堆積した後、異方性ドライエツチングを施
し、サイドスペーサ17を形成する。その際のエツチン
グは二酸化ケイ素膜のエツチング条件とするので、第2
ポリシリコン膜15はほとんど工゛ツチングされず、従
って、ケイ化金属膜13が露出することがない。次に、
砒素イオンを3×ア 10101sa”たたき込むと、それぞれn”拡散領域
16およびn“拡散領域18を有するソースおよびドレ
インが形成される〔第1図(e)〕。
さらに、温度900℃のドライ酸素雰囲気で熱酸化を行
ない、第2ポリシリコン膜15を酸化して二酸化ケイ素
膜19を形成する〔第1図(f)〕。これは。
第2ポリシリコン膜15とケイ化金属膜13の間に二酸
化ケイ素膜14が挟まれてしまうため、本構造のポリサ
イド膜と金属配線間の電気的接触が形成され難いからで
ある。続いて1層間絶縁膜20を堆積する〔第1図(g
)〕。
なお、第1図(b)に示す熱処理で、ケイ化金属膜13
を軽く酸化処理する理由は、ケイ化金属膜13上に直接
第2ポリシリコン膜15を堆積させると。
ケイ化金属膜13の汚染がポリシリコン成長装置に付着
するので、これを防ぐため、ケイ化金属膜13の表面を
安定した二酸化ケイ素膜14で覆うものである。
(発明の効果) 以上説明したように、本発明によれば、ポリサイドゲー
ト構造を有するにかかわらず、従来のポリシリコンゲー
ト構造と同等の化学的安定性を有するMOSトランジス
タの製造方法が得られる。
【図面の簡単な説明】
第1図(a)ないしくg)および第2図(a)ないしく
6)は、それぞれ本発明の実施例および従来例の製造方
法を示す断面図である。 1・・・シリコン基板、  2,11・・・ゲート絶縁
膜、 3・・・ポリシリコン膜、4.L3・・・ケイ化
金属膜、5,16・・・n−拡散領域、6.17・・・
サイドスペーサ、7,18・・・n拡散領域、 8,1
4.19・・・二酸化ケイ素膜、9.20・・・層間絶
縁膜、 10・・・p形シリコン基板、 12・・・第
1ポリシリコン膜、15・・・第2ポリシリコン膜。 第1図 第1図 1o・−P型シリコン基板 11−一−ケ°−トP!、射i11!!12−・・vJ
1ホ1リシリコンハ興 13− ケイ化金属膜 14.19−−−二酋焚イヒケ4爪牒 15−−−男2ホ゛リシリ]ン月莢 16−・−n−鉱敗々酊h 17−−−サイドスペーブ 113−−n”#、敗ゼU戎 20−−−M 1g’l絶縁B冥 第2図 第2図 l

Claims (1)

    【特許請求の範囲】
  1.  導電形半導体基板の表面にゲート絶縁膜、ポリシリコ
    ン膜およびケイ化金属膜を重ねて形成した後、写真製版
    技法によりゲートパターンを形成する工程と、ゲートパ
    ターンが形成された基板の表面に逆導電形の不純物を注
    入し、ライトドーズ領域を形成する工程と、化学的気相
    成長法あるいはスパッタリング法により二酸化ケイ素膜
    を形成した後、異方性ドライエッチングにより上記のゲ
    ートパターンにサイドスペーサを形成する工程と、再び
    逆導電形の不純物を注入し、ソースおよびドレイン領域
    を形成する工程とからなるMOSトランジスタの製造方
    法において、上記のケイ化金属膜形成工程の後に、熱酸
    化により上記のケイ化金属の表面に二酸化ケイ素膜を形
    成し、さらにその上に第2ポリシリコン膜を形成する工
    程と、上記の再度逆導電形不純物の注入後に、熱酸化に
    より上記のゲートパターン上の第2ポリシリコン膜を二
    酸化ケイ素膜に変える工程を加えたことを特徴とするM
    OSトランジスタの製造方法。
JP6803189A 1989-03-20 1989-03-20 Mosトランジスタの製造方法 Pending JPH02246226A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP6803189A JPH02246226A (ja) 1989-03-20 1989-03-20 Mosトランジスタの製造方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP6803189A JPH02246226A (ja) 1989-03-20 1989-03-20 Mosトランジスタの製造方法

Publications (1)

Publication Number Publication Date
JPH02246226A true JPH02246226A (ja) 1990-10-02

Family

ID=13362029

Family Applications (1)

Application Number Title Priority Date Filing Date
JP6803189A Pending JPH02246226A (ja) 1989-03-20 1989-03-20 Mosトランジスタの製造方法

Country Status (1)

Country Link
JP (1) JPH02246226A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2003048041A1 (fr) * 2001-12-06 2003-06-12 Kst World Corp. Procede permettant de former une couche de dioxyde de silicium

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS62219558A (ja) * 1986-03-20 1987-09-26 Hitachi Ltd 半導体集積回路装置

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS62219558A (ja) * 1986-03-20 1987-09-26 Hitachi Ltd 半導体集積回路装置

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2003048041A1 (fr) * 2001-12-06 2003-06-12 Kst World Corp. Procede permettant de former une couche de dioxyde de silicium
US7754286B2 (en) 2001-12-06 2010-07-13 Kst World Corp. Method of forming a silicon dioxide film

Similar Documents

Publication Publication Date Title
JPH0343778B2 (ja)
JPH1126597A (ja) 半導体装置の製造方法
JPH0297027A (ja) 半導体装置の製造方法
JPH11150268A (ja) 半導体装置及びその製造方法
JPH0227716A (ja) 半導体装置の製造方法
US6040238A (en) Thermal annealing for preventing polycide void
JPH02246226A (ja) Mosトランジスタの製造方法
JPH1064898A (ja) 半導体装置の製造方法
KR100353525B1 (ko) 반도체 소자의 게이트 전극 형성방법
KR0172263B1 (ko) 반도체 소자의 제조방법
JPS6028141B2 (ja) 半導体装置の製法
JPH0554263B2 (ja)
KR100480577B1 (ko) 버티드콘택을갖는반도체장치및그제조방법
JPS6154661A (ja) 半導体装置の製造方法
JPS61247073A (ja) 半導体装置の製造方法
JP2003060044A (ja) 半導体抵抗素子及びその製造方法
JPH1126756A (ja) 半導体装置の製造方法
JPH10125623A (ja) 半導体装置の製造方法
KR940001397B1 (ko) 반도체 집적회로 장치 및 그의 제조방법
JPH01245560A (ja) 半導体装置の製造方法
JPH08264651A (ja) 半導体装置の製造方法
JPH05226590A (ja) 半導体装置及び半導体装置の製造方法
JPH021171A (ja) Mis型半導体集積回路装置
JPH07106556A (ja) 半導体装置の製造方法
JPS61251164A (ja) Bi−MIS集積回路の製造方法