JPH02245854A - アダプタ入出力処理システム - Google Patents

アダプタ入出力処理システム

Info

Publication number
JPH02245854A
JPH02245854A JP6600289A JP6600289A JPH02245854A JP H02245854 A JPH02245854 A JP H02245854A JP 6600289 A JP6600289 A JP 6600289A JP 6600289 A JP6600289 A JP 6600289A JP H02245854 A JPH02245854 A JP H02245854A
Authority
JP
Japan
Prior art keywords
input
interrupt
adapters
output
synchronous
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP6600289A
Other languages
English (en)
Inventor
Toshiyuki Odakawa
小田川 敏之
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP6600289A priority Critical patent/JPH02245854A/ja
Publication of JPH02245854A publication Critical patent/JPH02245854A/ja
Pending legal-status Critical Current

Links

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔概 要〕 複数のアダプタを処理するためのアダプタ入出力処理シ
ステムに関し、 全アダプタ用入出力命令の処理を行うに際し、ハードウ
ェア(入出力命令制御回路等)を少なくし、しかも入出
力命令の種類の制約を少なくしたアダプタ入出力処理シ
ステムを提供することを目的とし、 中央処理部と、該中央処理部により制御される複数のア
ダプタと、該複数のアダプタの同期割込みを行うための
同期割込み手段と、を具備し、さらに、前記各アダプタ
が、前記中央処理部からの割込みを処理する第1の割込
み処理手段と、該割込みを受けて前記中央処理部からの
入出力命令が該アダプタ自身の特定用入出力命令か前記
複数のアダプタ全部の全アダプタ用入出力命令かを判別
する入出力命令判別手段と、前記入出力命令が特定用入
出力命令のときに起動され、応答データを送出する第2
の割込み処理手段と、前記入出力命令が全アダプタ用人
出力命令であるときに同期割込みをセットする同期割込
み手段と、該同期割込みがセットされた後に前記同期割
込み手段が同期完了信号を発生したときに起動され、応
答データを送出する再割“込み処理手段とを具備するよ
うに構成する。
(産業上の利用分野) 本発明は複数のアダプタを処理するためのアダプタ入出
力処理システムに関する。
〔従来の技術〕
従来の複数のアダプタを処理するためのアダプタ処理シ
ステムは、第6図に示すように、中央処理部l、複数の
アダプタ21.2□ 、・・・、及び優先順位及び選択
回路3等により構成されており、これらはシステムバス
、優先選択バス、制御線等により相互に接続されている
。さらに、アダプタ21は、入出力命令制御回路21、
マイクロプロセッサ22、当該アダプタ21を優先割込
み処理するための割込みフリップフロップ23、及び応
答データを予め格納する応答データレジスタ24、及び
セレクタ25 、26を備えている。
第6図において、中央処理部1がアダプタ2Iに対して
のみ人出命令(以下、特定アダプタ用入出力命令)を処
理する場合には入出力命令制御回路21に対して、特定
アダプタ用人出力命令及び割込み信号を送出する。この
結果、マイクロプロセッサ22が起動され、割込みフリ
ップフロップ23がセットされる。そして、優先順位及
び選択回路3により優先選択制御回路24が起動すると
、入出力命令制御回路21はセレクタ25を選択し、こ
の結果、マイクロプロセッサ22からの応答データがシ
ステムバスを介して中央処理部へ送出される。なお、優
先順位及び選択回路3はアダプタ2I 、2□ 、・・
・だけでなくアダプタの入出力命令の種類を含めて予め
優先順位をつけている。
他方、第6図において、中央処理部lがすべてのアダプ
タ21.2□ 、・・・に対して同一の入出力命令(以
下、全アダプタ用入出力命令)を処理する場合には、す
べてのアダプタに対して当該入出力命令と共に割込み信
号を送出する。この結果、入出力命令制御回路21はセ
レクタ26を選択し、応答データレジスタ24の内容を
応答データとしてシステムバスを介して中央処理部1に
送出する。
このため、応答データレジスタ24にはマイクロプロセ
ッサ22が予めデータをセットしておく構成となってい
る。
〔発明が解決しようとする課題〕
しかしながら、第6図においては、特定アダプタ用入出
力命令の処理では余り問題ないが、全アダプタ用入出力
命令の処理においては、入出力命令制御回路が入出力命
令の判定から応答データの転送まで行っており、ハード
ウェア(入出力命令制御回路)が複雑化し、しかも、応
答データは応答データレジスタ24に予め格納されるの
で入出力命令にもおのずと種類に制約があるという課題
がある。
したがって、本発明の目的は、全アダプタ用入出力命令
の処理を行うに際し、ハードウェア(入出力命令制御回
路等)を少なくし、しかも入出力命令の種類の制約を少
なくしたアダプタ入出力処理システムを提供することに
ある。
〔課題を解決するための手段〕
上述の課題を解決するための手段は第1図に示される。
すなわち、中央処理部1と、中央処理部により制御され
る複数のアダプタ2..22  、・・・と、を具備し
たアダプタ入出力処理システムにおいて、複数のアダプ
タ2I 、2□ 、・・・の同期割込みを行うための同
期割込み手段4を付加し、さらに、各アダプタ2I 、
2□ 、・・・が中央処理部からの割込みを処理する第
1の割込み処理手段と、この割込みを受けて中央処理部
1からの入出力命令が該アダプタたとえば21自身の特
定用入出力命令か複数のアダプタ全部の全アダプタ用入
出力命令かを判別する入出力命令判別手段と、入出力命
令が特定用入出力命令のときに起動され、応答データを
送出する第2の割込み処理手段と、入出力命令が全アダ
プタ用入出力命令であるときに同期割込みをセットする
同期割込み手段と、この同期割込みがセットされた後に
同期割込み手段が同期完了信号を発生したときに起動さ
れ、応答データを送出する両割込み処理手段と具備して
いる。
〔作 用〕
上述の手段によれば、全アダプタ用入出力命令でも、ア
ダプタに割込みがセットされた後には、同期割込み手段
からの再割込みによって割込み処理が進む。
〔実施例〕
第2図は本発明に係るアダプタ人出力処理システムの一
実施例を示すブロック回路図であって、第6図の応答デ
ータレジスタ24、セレクタ25.26の代りに、同期
フリップフロップ27及び同期割込み回路4を設けであ
る。なお、同期割込み回路は各アダプタ27.2g、・
・・の同期フリップフロップ27の出力のアンド論理を
とるものであって、たとえば中央処理部1の優先順位及
び選択回路3に内蔵させるとともソフトウェアでも構成
することができる。また、入出力命令制御回路21′は
第6図の入出力命令制御回路21よりハードウェアとし
ては小さい。
第2図においては、入出力命令アドレスの特定アダプタ
用入出力命令か全アダプタ用入出力命令かの判別は入出
力命令制御回路21′にて行うが、以後の一連の動作は
基本的にマイクロプロセッサ22が行う。
以下、第2図のマイクロプロセッサ22の動作を第3A
図、第3B図、第4図、第5図のフローチャートを参照
して説明する。
第3A図のルーチンは入出力命令制御回路21′が入出
力命令が特定アダプタ2I用の入出力命令であると判別
したことによって発生する割込み信号■1でスタートす
る。ステップ301では、割込みフリップフロップ23
をセットし、ステップ302にて一旦終了する。これに
より、優先順位及び選択回路3に起動がかかる。他方、
第3B図のルーチンは入出力命令制御回路21′が入出
力命令が全アダプタ用の入出力命令であると判別したこ
とによって発生する割込み信号I2でスタートする。
ステップ303では、同期フリップフロップ27をセッ
トし、ステップ304にて一旦終了する。これにより、
同期割込み回路4に起動がかかる。
優先順位及び選択回路3は割込みの優先順位に従って優
先選択動作を行なうが、入出力命令がアダプタ2.用の
入出力命令である場合には優先選択を行わずに再割込み
信号I、を発生する。他方、同期割込み回路4はすべて
のアダプタ2..2.。
・・・の同期フリップフロップ27がセットされた後に
やはり再割込み信号I3を発生する。
第4図のルーチンは上述の再割込み信号I3によってス
タートする。ステップ401では、入出力命令の種類に
応じた応答データ及び応答信号を送出し、ステップ40
2では、対応のフリップフロップ23または27をリセ
ットし、ステップ403にて終了する。
第5図のルーチンは第3A図、第3B図のルーチンの変
更例であって、入出力命令が特定用か全アダプタ用かの
判別をもマイクロプロセッサ22に行わせるようにした
ものである。すなわち、ステップ501にて、入出力命
令が特定アダプタたとえば2.用か全アダプタ用かを判
別する。この結果、特定アダプタ21用であればステッ
プ502に進み割込みフリップフロップ23をセットし
、他方、全アダプタ用であればステップ503に進み同
期フリップフロップ27をセットし、ステップ504に
て一旦終了する。次の再割込み処理は第4図と同様であ
る。
〔発明の効果〕
以上説明したように本発明によれば、全アダプタ用入出
力命令の処理をマイクロプロセッサを主に行うことがで
き、これにより、ハードウェアの簡略化及び入出力命令
の機能の融通性が増大できる。
【図面の簡単な説明】
第1図は本発明の基本構成を示すブロック図、第2図は
本発明に係るアダプタ処理システムの一実施例を示すブ
ロック回路図、 第3A図、第3B図、第4図、第5図は第2図のマイク
ロプロセッサの動作を示すフローチャート、 第6図は従来のアダプタ処理システムを示すブロック回
路図である。 1・・・中央処理部、   2・・・アダプタ、3・・
・優先順位及び選択回路、 4・・・同期割込み回路、 23・・・割込みフロップフロップ、 27・・・同期フロップフロップ。 第3A図 第3B図 〜旨 hJ 図 第 図

Claims (1)

  1. 【特許請求の範囲】 1、中央処理部(1)と、 該中央処理部により制御される複数のアダプタ(2_1
    ,2_2,…)と、 該複数のアダプタの同期割込みを行うための同期割込み
    手段(4)と、 を具備し、 さらに、前記各アダプタが、 前記中央処理部からの割込みを処理する第1の割込み処
    理手段と、 該割込みを受けて前記中央処理部からの入出力命令が該
    アダプタ自身の特定用入出力命令か前記複数のアダプタ
    全部の全アダプタ用入出力命令かを判別する入出力命令
    判別手段と、 前記入出力命令が特定用入出力命令のときに起動され、
    応答データを送出する第2の割込み処理手段と、 前記入出力命令が全アダプタ用入出力命令であるときに
    同期割込みをセットする同期割込み手段と、 該同期割込みがセットされた後に前記同期割込み手段が
    同期完了信号を発生したときに起動され、応答データを
    送出する再割込み処理手段と を具備するアダプタ入出力処理システム。
JP6600289A 1989-03-20 1989-03-20 アダプタ入出力処理システム Pending JPH02245854A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP6600289A JPH02245854A (ja) 1989-03-20 1989-03-20 アダプタ入出力処理システム

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP6600289A JPH02245854A (ja) 1989-03-20 1989-03-20 アダプタ入出力処理システム

Publications (1)

Publication Number Publication Date
JPH02245854A true JPH02245854A (ja) 1990-10-01

Family

ID=13303310

Family Applications (1)

Application Number Title Priority Date Filing Date
JP6600289A Pending JPH02245854A (ja) 1989-03-20 1989-03-20 アダプタ入出力処理システム

Country Status (1)

Country Link
JP (1) JPH02245854A (ja)

Similar Documents

Publication Publication Date Title
JPH0454255B2 (ja)
JPH056223B2 (ja)
US5659760A (en) Microprocessor having interrupt vector generation unit and vector fetching command unit to initiate interrupt processing prior to returning interrupt acknowledge information
JP2900627B2 (ja) 割り込み制御装置
JPH02245854A (ja) アダプタ入出力処理システム
JPH08287003A (ja) Dmaコントローラ
JPS6315628B2 (ja)
JPS61175816A (ja) 印字制御方式
JP2619385B2 (ja) Dmaコントローラ
JPH04264652A (ja) Dma制御方式
JPH05233525A (ja) I/o処理装置
JPH05151143A (ja) Dmaコントローラ内蔵コンピユータの割り込み処理方式
JPS60168240A (ja) 割込処理回路
JPS60179865A (ja) 割込み受付け制御方式
JP2856709B2 (ja) バス間結合システム
JPH05134980A (ja) バスシステム
JPH02222059A (ja) マルチプロセッサシステム
JPH07146839A (ja) Dma回路
JPH0561609A (ja) 磁気デイスク装置
JPH02730B2 (ja)
JPH0628052B2 (ja) 共有メモリ制御方式
JP2001117862A (ja) マイクロコンピュータ
JPH0367357A (ja) マルチcpuシステム
JPH0322142A (ja) マイクロプロセッサの割込み制御装置
JP2000172629A (ja) データ転送方法およびデータ転送装置