JPH02213952A - ファームウェアのデバッグ方式 - Google Patents

ファームウェアのデバッグ方式

Info

Publication number
JPH02213952A
JPH02213952A JP1034801A JP3480189A JPH02213952A JP H02213952 A JPH02213952 A JP H02213952A JP 1034801 A JP1034801 A JP 1034801A JP 3480189 A JP3480189 A JP 3480189A JP H02213952 A JPH02213952 A JP H02213952A
Authority
JP
Japan
Prior art keywords
firmware
address
flow chart
flowchart
trace memory
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP1034801A
Other languages
English (en)
Inventor
Atsushi Morioka
篤志 盛岡
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP1034801A priority Critical patent/JPH02213952A/ja
Publication of JPH02213952A publication Critical patent/JPH02213952A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Debugging And Monitoring (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 (産業上の利用分野) 本発明は、情報処理装置におけるファームウェアのデバ
ッグ方式に関し、特にファームウェアの実行アドレスか
らフローチャートを自動的に作成するファームウェアの
デバッグ方式に関する。
(従来の技術) 情報処理装置のファームウェアを実機でデバッグする場
合は、従来、ファームウェアの実行アドレス(即ちファ
ームウェアの実行されたアドレス)をアドレストレース
メモリに格納しておき、このアドレストレースメモリに
格納されている一つ一つの実行アドレスとファームウェ
アリスト上のマイクロ命令とを人手で対応させ、ファー
ムウェアの動きを解析している。
(発明が解決しようとする課題) 上述したように、従来のファームウェアのデバッグ方式
は、アドレストレースメモリ内の一つ一つの実行アドレ
スとファームウェアリスト上のマイクロ命令とを対応さ
せてファームウェアの動作を解析しているので、■ファ
ームウェアのデバッグに非常に多くの時間がかかり、ま
た■人手で実行アドレスとファームウェア上の命令とを
対比させており人為的ミスが発生しやすい。このように
従来のファームウェアのデバッグ方式には解決すべき課
題がある。
本発明は、このような事情に雪みてなされたものであり
、その目的は、トレースメモリに格納されている実行ア
ドレスからファームウェアの流れ図を自動的に作成する
ことによりファームウェアのデバッグ効率を高めること
ができるファームウェアのデバッグ方式を提供すること
にある。
(課題を解決するための手段) 本発明のファームウェアのデバッグ方式は、上記目的を
達成するために、ファームウェアの実行アドレスをアド
レストレースメモリに格納しているシステムにおいて、 前記アドレストレースメモリから実行アドレスを読み出
す入力手段と、 該入力手段により入力された実行アドレス、ソースリス
トファイルおよびシンボルライブラリに基づいて流れ図
を作成するフローチャート作成手段と、 該フローチャート作成手段により作成されたフローチャ
ートを出力する出力手段とを有する。
(作用) 本発明のファームウェアのデバッグ方式においては、入
力手段が、アドレストレースメモリから実行アドレスを
読み出すと、フローチャート作成手段が、この実行アド
レス、ソースリストファイルおよびシンボルライブラリ
に基づいて流れ図を作成し、出力手段がこの作成された
フローチャートを出力する。
(実施例) 次に、本発明の実施例について図面を参照して詳細に説
明する。
第1図は本発明の一実施例の構成図である。同図におい
て、1はアドレストレースメモリ内の実行アドレスを格
納しているフロッピディスク、2は入力手段20、フロ
ーチャート作成手段21および出力手段22を含むパー
ソナルコンピュータ、3はファームウェアのソースプロ
グラムを格納しているフロッピディスク、4は各マイク
ロ命令に対応したシンボル(記号)のライブラリを格納
している70ツピデイスク、5はデイスプレィ又はX−
Yプロッタ等の出力袋!、6は作成されたフローチャー
トを格納するフロッピディスクである。
第2図は、第1図における各手段の処理例を示す流れ図
である。
以下、各図を用いて本実施例の動作を説明する。
外部よりパーソナルコンピュータが起動されると、各手
段が動作を始め、第2図に示すように、ステップS1で
フロッピディスク1から一つの実行アドレスを収り出す
、そして、ステップS2でこの実行アドレスに対応する
マイクロ命令をファームウェアのソースプログラムを格
納しているフロッピディスク3から取り出し、このマイ
クロ命令に対応するシンボルをフロッピディスク4から
取り出す0次いで、ステップS4でマイクロ命令および
ファームウェアのソースプログラムに基づいて取り出し
たこのシンボル内に種々の記述子(例えばニモニックコ
ード等)を記入してファームウェアの流れ図を作成する
。そしてステップS5で全てのマイクロ命令に対して処
理したか否かを判定する。まだ処理するマイクロ命令が
ある場合はくステップS5でNo) 、ステップS1に
戻って上述した処理を繰り返す、一方、全てのマイクロ
命令に対して処理が終了しなときは(ステップS5でY
ES)、ステップS6で作成した流れ図をX−Yプロッ
タ等の出力装置5または70ヅビデイスク6に出力する
(発明の効果) 以上に説明したように、本発明のファームウェアのデバ
ッグ方式は、ファームウェアの実行アドレスから自動的
にそのファームウェアの流れ図を作成するので、デバッ
グ時間を大幅に短縮できる。
また、マイクロプログラムを解析する際人為的ミスをな
くすことができる。
【図面の簡単な説明】
第1図は本発明の一実施例の構成図、 第2図は第1図における各手段の処理例を示す流れ図で
ある。 1.3,4.6・・・70ツピデイスク、2・・・パー
ソナルコンピュータ、5・・・出力装置、20・・・入
力手段、21・・・フローチャート作成手段、22・・
・出力手段。

Claims (1)

  1. 【特許請求の範囲】 ファームウェアの実行アドレスをアドレストレースメモ
    リに格納しているシステムにおいて、前記アドレストレ
    ースメモリから実行アドレスを読み出す入力手段と、 該入力手段により入力された実行アドレス、ソースリス
    トファイルおよびシンボルライブラリに基づいて流れ図
    を作成するフローチャート作成手段と、 該フローチャート作成手段により作成されたフローチャ
    ートを出力する出力手段と を設けたことを特徴とするファームウェアのデバッグ方
    式。
JP1034801A 1989-02-14 1989-02-14 ファームウェアのデバッグ方式 Pending JPH02213952A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP1034801A JPH02213952A (ja) 1989-02-14 1989-02-14 ファームウェアのデバッグ方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP1034801A JPH02213952A (ja) 1989-02-14 1989-02-14 ファームウェアのデバッグ方式

Publications (1)

Publication Number Publication Date
JPH02213952A true JPH02213952A (ja) 1990-08-27

Family

ID=12424345

Family Applications (1)

Application Number Title Priority Date Filing Date
JP1034801A Pending JPH02213952A (ja) 1989-02-14 1989-02-14 ファームウェアのデバッグ方式

Country Status (1)

Country Link
JP (1) JPH02213952A (ja)

Similar Documents

Publication Publication Date Title
JPS6116100B2 (ja)
JPS6047606B2 (ja) プログラム入力装置
JP2009176186A (ja) プログラムテスト装置、およびプログラム
JPH0916382A (ja) プログラム開発支援システム
JPH02213952A (ja) ファームウェアのデバッグ方式
JP2731047B2 (ja) プログラムのオペランドチェック方式
JPS63311445A (ja) 会話型試験プログラムファイル生成処理システム
JPS5894041A (ja) 高級言語のデバツク支援装置
JPH03212724A (ja) フロッピーディスク処理装置のファイル形式識別方式
JPH02162420A (ja) オプション・プログラム取込み処理方式
JP3057192B2 (ja) 論理シミュレーション支援システム
JPH04229343A (ja) 対話型デバッガにおけるメモリ内容表示方式
JPS62135958A (ja) シミユレ−シヨン方式
JP2999654B2 (ja) 端末装置
JPH04217034A (ja) プログラムトレースの表示方式
JP2000259399A (ja) コンピュータプログラムのソースコード構造およびそれより生成されるオブジェクトコードを制御手順として内蔵した機械装置
JPH0358135A (ja) 複数のオペランドを修飾するテキストの出力方法
JPH04273328A (ja) クロスリファレンスリスト生成方式
JPS61143855A (ja) プログラムテスト方式
JPS63263545A (ja) プログラムチエツク方式
JPH04100155A (ja) 動作表現付コンパイラ装置
JP2000222252A (ja) メモリ内容表示方式及びメモリ内容編集方式
JP2001184227A (ja) シミュレーション装置
JP2004021658A (ja) プログラム自動実行システム
JPS63257027A (ja) フアイル読み込み画面入出力方式