JPS61143855A - プログラムテスト方式 - Google Patents

プログラムテスト方式

Info

Publication number
JPS61143855A
JPS61143855A JP59239694A JP23969484A JPS61143855A JP S61143855 A JPS61143855 A JP S61143855A JP 59239694 A JP59239694 A JP 59239694A JP 23969484 A JP23969484 A JP 23969484A JP S61143855 A JPS61143855 A JP S61143855A
Authority
JP
Japan
Prior art keywords
source statement
statement
source
program
error
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP59239694A
Other languages
English (en)
Inventor
Nobuaki Nagawatari
長渡 信昭
Mitsuo Kiyomiya
清宮 光雄
Akira Tozawa
戸澤 昭
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Software Engineering Co Ltd
Original Assignee
Hitachi Software Engineering Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Software Engineering Co Ltd filed Critical Hitachi Software Engineering Co Ltd
Priority to JP59239694A priority Critical patent/JPS61143855A/ja
Publication of JPS61143855A publication Critical patent/JPS61143855A/ja
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/36Preventing errors by testing or debugging software
    • G06F11/3668Software testing
    • G06F11/3672Test management
    • G06F11/3688Test management for test execution, e.g. scheduling of test suites

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔発明の利用分野〕 本発明は情報処理方式に係り、特にプログラムをテスト
する処理方式に関する。
〔発明の背景〕
従来のプログラムのテストは1機械語に翻訳してから実
行テストを行っていたため、プログラムを修正すると、
再翻訳をしなければテストができなかった。また、プロ
グラムの動作状況は、出力された結果及び途゛中経過の
トレース情報を見ることにより、動作状況を人間が想定
していたので、1ステツプ、■ステップが規定した動作
を行っていることを正確に把握できない欠点があった。
〔発明の目的〕
本発明の目的は、プログラムのテスト作業を大幅に短縮
し、しかも、各ステップの動作を正確に把握できるプロ
グラムテスト方式を提供することにある。
〔発明の概要〕
本発明は、プログラムのテストにおいて、プログラムを
機械語に翻訳しないで直接解析処理し。
その処理状況をディスプレイに逐次表示させることを特
徴とする。
〔発明の実施例〕
第1図は本発明のプログラムテスト方式の一実施例のブ
ロック図である。第1図において、1はプログラムテス
ト処理本体の中央処理装置であり、プログラムテストの
ためのコマンド等を入力するキーボード2.ソースステ
ートメント(被テストプログラム)ファイルを格納する
ハードディスク、フロッピーディスクなどの外部記憶装
置3、及びソースステートメントの内容、実行状況を表
示するだめのディスプレイ4が接続されている。中央処
理装置1はコマンド解析実行装置5と、ソースステート
メント逐次実行制御装置6からなる。このうち、ソース
ステートメント逐次実行制御装置6が本発明の主要部分
をなし、ソースステートメント検索部7.ソースステー
トメント翻訳部8、マシン命令シミュレート部9、画面
表示制御部10、及びエラー処理部11で構成される。
外部記憶装置i!3上の全てのソースステートメントは
、ソースステートメント検索部7→ソースステートメン
ト翻訳部8→マシン命令シミュレート部9の順序で処理
され、その処理状況が画面表示制御部10の制御に基づ
きディスプレイ4に表示される。各処理で実行不可能な
誤りを検出した場合、エラー処理部11でソースステー
トメントが修正される。実行すべきソースステートメン
トの指定等は、オペレータがキーボード2より入力し。
それをコマンド解析実行装置5が解析し、ソースステー
トメント検索部7に指示する。
第2図(a)〜(d)は第1図中のソースステートメン
ト逐次実行制御装置6の処理フローを示したものである
最初にコマンド解析実行装置5の指示にしたがい、ソー
スステートメント検索部7でフロッピーディスク7より
ソースステートメントを読み込み、ディスプレイ4に1
画面分表示する(ステップ100)。第3図(a)はデ
ィスプレイ4の表示画面であり、ソースステートメント
表示部201とコマンド/エラー表示部202よりなる
。ソースステートメント表示では、実行中のステートメ
ント(命令)は斜線部203で示すように反転表示し。
既に実行したステートメントは斜線部204で示すよう
に、ステートメントIDを示す番号欄のみを反転表示す
る。ソースステートメント翻訳部8では、読み込んだソ
ースステートメントを解析し。
オペレーションとオペ)ンドを分割する(ステップto
i)。第3図(a)の斜線部203で示す実行中のステ
ートメントの解析結果を第3図(b)に示す、さらにソ
ースステートメント翻訳部8では、ステートメント解析
結果について言語仕様上の構文誤りがあるか否か判定し
くステップ102)。
構文誤りがあれば、エラーメツセージを表示する(ステ
ップ103)。この表示画面を見ながら。
オペレータはキーボード2より訂正すべきデータを入力
し、これをエラー処理部11が実行することによりソー
スステートメントを訂正する(ステップ104)。
ソースステートメントに構文誤りがなければマシン命令
シミュレート部9の処理に移る。マシン命令シミュレー
ト部9では、まずオペランド2の名称を持つソースステ
ートメントを検索する(ステップ105)、第31i1
(b)の場合、タグ名称rAREA2」をもつソースス
テートメントを検索する。そして、該当ステートメント
があるが否か判定しくステップ106)、もし該当ステ
ートメントが無いときには名称不正のエラーメツセージ
を表示する(ステップエ07)。この表示画面を見なが
ら、オペレータはキーボード2より訂正すべきデータを
入力し、これをエラー処理部11が実行することにより
ソースステートメントを訂正する(ステップ108)、
タグ名称rAREA2」をもつソースステートメントを
検索し、該当ステートメントが無い場合、第4図(a)
に示すように、 例えばrError Tag: AR
EA2Jのニラ−メツセージ205を表示する。この該
当ステートメント中のrAREA2J を例えばrAR
EAYJに訂正すると1表示画面は第4図(b)のよう
になる。
次にマシン命令シミュレート部9では、オペランド1の
名称をもつソースステートメントを検索するしくステッ
プ109)、PE当ステートメントがあるか否かを判定
し7(ステップ110)、該当ステートメントが無い場
合はエラーメツセージを表示する(ステップ111)。
そして、該表示画面を使いソースステートメントを訂正
する(ステップ112)。本例では、タグ名称rARE
A IJを持つソースステートメントを検索し、該当ス
テートメントが無いと、第5図(a)に示すように「E
rror Tag: AREA I Jのエラーメツセ
ージ206を:表示し1.rAREAIJをrAREA
XJに訂正すると第5図(b)のようになる。    
   効床次にマシン命令シミュレート部9では、正し
く   る。
解析された結果をもとに、ステップ113,11  4
.図4.115.116の処理を繰り返し、マシン命 
   東金をシミュレートする。第6図はMVC命令を
シ   図はミュレートする例で、(a)が1回目の処
理、(b)    (a”が2回目の処理を示す6  
             示す本実施例では、ソース
ステートメント逐次実行   示す制御装置6のソース
ステートメント検索部7.ソ   の名−スステートプ
ント翻訳部8.マシン命令シミ二   表示レート部9
、画面表示制御部10、エラー処理部、   と第11
を別々のブロックで示したが、実際はコマン   メン
ド解析実行装置5と共に所謂パーソナルコンピュ   
画面−夕の一部を構成し、上記処理はハードウェアと 
  命令ソフトウェアにより実現するものである。  
      1〔発明の効果〕           
         3本発明によれば、プログラムを翻
訳せずにテス    5卜することができる。また、動
作状況を担当者が    −目で見ることができるので
、プログラムの開発工程において不良の摘出作業時間を
大幅に短縮する、があり1品質の良いプログラムの開発
ができ□面の簡単な説明 11図は本発明の一実施例のブロック図、第2第1図の
動作を説明するフロー図、第3図1はソースステートメ
ントの表示画面の一例を図、第3図(b)はステートメ
ント解析結果を°図、第4図(a)と第4図(b)はオ
ペランド2称をもつステートメントのエラーメツセージ
;画面及び訂正表示画面を示す図、第5図(a)5図(
b)はオペランドlの名称をもつステー□トのエラーメ
ツセージ表示画面及び訂正表示を示す回、第6ry1(
a)と第6図(b)はマシン・のシミュレートを説明す
る図である。
・・・中央処理装置、  2・・・キーボード、・・・
外部記憶装置、  4・・・ディスプレイ。
・・・コマンド解析実行装置、 6・・・ソースステト
メント逐次実行制御装置。
第2 cc) (江) (α) (′0) 手続補正書(方式) %式% 1、事件の表示  轡鳳紹59−239694号3、補
正をする者 事件との関係  出願人 住 所 神奈川県横浜市中区尾上町6丁目81番地名 
称  日文ソツトクエアエンジエアリング株式会社代表
者    杉 山 康 男 4、代理人 住  所  @151東京都渋谷区代々木2丁目38番
12号 錦鶏ビル201号5、?ii正命令 の日付 昭和ω年2月6日(発送日昭和ω年り月々日)(1)委
任状を補充する。
(2)  適正な大きさに拡大した第3図(a)(b)
−第4図(a)(b)及び第5図(a)(b)をあため
て提出する。
9、添付書類の目録 (1)委任状      1通

Claims (1)

    【特許請求の範囲】
  1. (1)プログラムを読み込み、該読み込んだプログラム
    を機械語に翻訳しないで直接解析処理して不良箇所を摘
    出し、処理状況を逐次表示することを特徴とするプログ
    ラムテスト方式。
JP59239694A 1984-11-14 1984-11-14 プログラムテスト方式 Pending JPS61143855A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP59239694A JPS61143855A (ja) 1984-11-14 1984-11-14 プログラムテスト方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP59239694A JPS61143855A (ja) 1984-11-14 1984-11-14 プログラムテスト方式

Publications (1)

Publication Number Publication Date
JPS61143855A true JPS61143855A (ja) 1986-07-01

Family

ID=17048524

Family Applications (1)

Application Number Title Priority Date Filing Date
JP59239694A Pending JPS61143855A (ja) 1984-11-14 1984-11-14 プログラムテスト方式

Country Status (1)

Country Link
JP (1) JPS61143855A (ja)

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5164848A (ja) * 1974-12-03 1976-06-04 Fujitsu Ltd
JPS5291342A (en) * 1976-01-26 1977-08-01 Nec Corp Character advent sequence analyzer
JPS5730055A (en) * 1980-07-30 1982-02-18 Fuji Facom Corp Tracing system for execution address
JPS5859353A (ja) * 1981-10-05 1983-04-08 Toyota Motor Corp 内燃機関の吸気加熱装置
JPS58158749A (ja) * 1982-03-15 1983-09-21 Mitsubishi Electric Corp 代入操作一貫性検査装置
JPS59736A (ja) * 1982-06-28 1984-01-05 Fujitsu Ltd 構文解析方式

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5164848A (ja) * 1974-12-03 1976-06-04 Fujitsu Ltd
JPS5291342A (en) * 1976-01-26 1977-08-01 Nec Corp Character advent sequence analyzer
JPS5730055A (en) * 1980-07-30 1982-02-18 Fuji Facom Corp Tracing system for execution address
JPS5859353A (ja) * 1981-10-05 1983-04-08 Toyota Motor Corp 内燃機関の吸気加熱装置
JPS58158749A (ja) * 1982-03-15 1983-09-21 Mitsubishi Electric Corp 代入操作一貫性検査装置
JPS59736A (ja) * 1982-06-28 1984-01-05 Fujitsu Ltd 構文解析方式

Similar Documents

Publication Publication Date Title
US5926638A (en) Program debugging system for debugging a program having graphical user interface
US6981248B2 (en) Conditional breakpoint encountered indication
US20060089728A1 (en) Sequence program editing apparatus
US7178135B2 (en) Scope-based breakpoint selection and operation
JPS6116100B2 (ja)
US20030177471A1 (en) System and method for graphically developing a program
JPS61143855A (ja) プログラムテスト方式
JPH07120285B2 (ja) 構文チェッカーとテキストエディタの連動方法
WO1987005725A1 (en) Method of executing emulation
JPH08263130A (ja) シミュレーション方式
JPH0926897A (ja) プログラム解析装置及びプログラム解析方法
JP4825357B2 (ja) シミュレーション方法、その方法をコンピュータに実行させるプログラムおよびそのプログラムを記録した記録媒体
Carr III Progress of the whirlwind computer towards an automatic programming procedure
JP2004145670A (ja) テストベンチ生成方法、テストベンチ生成装置、及びコンピュータプログラム
JPH01233522A (ja) データフロー型情報処理装置のシミュレーション装置
JPS58169262A (ja) 構造化プログラムの実行状態データ収集方法および構造化プログラム処理装置
JP2004102742A (ja) プログラムテストデバッグ装置
JPH04358232A (ja) 情報処理装置の機能試験方法
JPS59165128A (ja) 対話型デ−タ入力方式
JPH021578A (ja) 試験項目生成装置
JPH0594335A (ja) 実行用jcl検査方式
JPS63259739A (ja) プログラム自動検査方式
JPH0727473B2 (ja) データフロープログラムのデバッグ装置
JPS63278151A (ja) デバッグ装置
JPH02236721A (ja) プログラミング支援装置