JPH02183680A - 自動利得制御回路 - Google Patents

自動利得制御回路

Info

Publication number
JPH02183680A
JPH02183680A JP1003123A JP312389A JPH02183680A JP H02183680 A JPH02183680 A JP H02183680A JP 1003123 A JP1003123 A JP 1003123A JP 312389 A JP312389 A JP 312389A JP H02183680 A JPH02183680 A JP H02183680A
Authority
JP
Japan
Prior art keywords
potential
signal
variable gain
output signal
gain device
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP1003123A
Other languages
English (en)
Other versions
JP2507014B2 (ja
Inventor
Kiyotaka Nozaki
野崎 清隆
Masayuki Mamei
豆井 雅之
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP1003123A priority Critical patent/JP2507014B2/ja
Publication of JPH02183680A publication Critical patent/JPH02183680A/ja
Application granted granted Critical
Publication of JP2507014B2 publication Critical patent/JP2507014B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Control Of Amplification And Gain Control (AREA)
  • Television Receiver Circuits (AREA)
  • Television Signal Processing For Recording (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 産業上の利用分野 本発明は、ビデオテープレコーダ(VTR)等のシステ
ムに用いる自動利得制御回路に関するものである。
従来の技術 従来、この種の自動利得制御回路は、第3図のブロック
図に示すような構成であった。これは、信号入力端子を
可変利得器2に接続し、可変利得器2の出力端子を信号
出力端子3とピーク検波器4に接続し、ピーク検波器4
の出力端子と基準電位発生器を比較器6に接続し、比較
器6の出力端子を可変利得器2に接続した構成である。
このブロック回路により、可変利得器2から出力される
波形のピーク電圧と基準電位発生器5から出力される基
準電位を比較器6で比較して制御信号を発生させ、この
制御信号を可変利得器2にフィードバックさせて利得を
自動制御することができる。
発明が解決しようとする課題 このような従来の構成では、固定の基準電位と可変利得
器出力よりピーク検波して得られる出力信号のピーク電
位を比較するため、出力信号の直流電位の相対的なばら
つきに対して、補正する手段がなされていない。この結
果出力信号振幅にばらつきが生じるという問題点があっ
た。
本発明は、この問題点を解決するもので、基準電位と出
力信号のピーク電位の相対的なばらつきをなくし、出力
信号振幅にばらつきのない精度の良い利得制御のできる
自動利得制御回路を提供するものである。
課題を解決するための手段 本発明の自動利得制御回路は、信号入力端子を可変利得
器に接続し、同可変利得器の出力端子を信号出力端子と
ピーク検波器および低域ろ波器(以後LPFと記す)に
接続し、同LPFの出力端子と振幅制御電位発生器を加
算器に接続し、同加算器の出力端子と前記ピーク検波器
の出力端子を比較器に接続し、比較器の出力端子を可変
利得器に接続するものである。
作用 この構成によれば、可変利得器の出力信号をLPFに通
すことにより出力信号の直流電位を得ることができ、こ
の直流電位に振幅制御電位を付加することにより基準電
位が得られる。そしてピーク検波により得られた電位と
前記基準電位とを比較することにより、出力信号の直流
電位と基準電位との相対的な電位ばらつきが生じずに、
可変利得器の出力信号振幅と振幅制御電位との誤差電位
が得られる。この結果信号振幅にばらつきが生じない精
度の高い自動利得制御を行うことができる。
実施例 本発明の自動利得制御回路の実施例を第1図に示したブ
ロック図を参照して説明する。これは、信号入力端子1
を可変利得器2に接続し、可変利得器2の出力端子を信
号出力端子3とピーク検波器4およびLPF7に接続し
、LPF7と振幅制御電位発生器8のそれぞれの出力端
子を加算器9に接続し、加算器9とピーク検波器4の出
力端子を比較器6に接続し、比較器6の出力端子を可変
利得器2に接続した構成である。
次に、このブロック図の動作を第1図と第2図を参照し
て説明する。なお、第2図に可変利得器の出力信号10
と出力信号振幅11と出力信号の直流電位12と振幅制
御電位13と出力信号のピーク電位14および基準電位
15の関係を示す解説図面を示す。
信号入力端子1より入力信号が入力され、可変利得器2
により増幅される。ピーク検波器4により出力信号10
がピーク検波され、出力信号のピーク電位14が比較器
6に入力される。一方、LPF7により出力信号の直流
電位12が取り出され、これと振幅制御電位発生器7か
ら出力される振幅制御電位13とが加算器9により加算
され、比較器6に基準電位として入力される。そして比
較器6からの出力信号を可変利得器2にフィードバック
させることにより利得を自動制御する。
同一出力信号を用いて、ピーク電位14と、基準電位1
5とを生じさせているので、電位の相対的なばらつきが
なくなる。したがって比較器6に入力されるピーク電位
14と基準電位15の間には電位の相対的なばらつきは
無く、精度の良い誤差信号が得られるので精度の良い自
動利得制御が行える。
発明の効果 本発明の自動利得制御回路によれば、比較器に入力され
る直流電位間に相対的なばらつきを含まず、精度の良い
誤差信号が得られ、精度の良い自動利得制御ができる。
この結果、信頼性の高い自動利得制御回路が得られる。
【図面の簡単な説明】
第1図は本発明の一実施例による自動利得制御回路を示
すブロック図、第2図は第1図の動作説明に用いた用語
の解説図i1100は従来の自動利得制御回路の構成を
示したブロック図である。 1・・・・・・信号入力端子、2・・・・・・可変利得
器、3・・・・・・信号出力端子、4・・・・・・ピー
ク検波器、6・・・・・・比較器、7・・・・・・低域
ろ波器(LPF) 、8・・・・・・振幅制御電位発生
器、9・・・・・・加算器、10・・・・・・出力信号
、11・・・・・・出力信号振幅、12・・・・・・出
力信号の直流電位、13・・・・・・振幅制御電位、1
4・・・・・・ピーク電位、15・・・・・・基準電位
。 代理人の氏名 弁理士 粟野重孝 ばか1名/−−信号
入力誦子 3− 信号已声堝子

Claims (1)

    【特許請求の範囲】
  1. 信号入力端子を可変利得器に接続し、同可変利得器の出
    力端子を信号出力端子とピーク検波器および低域ろ波器
    に接続し、前記可変利得器の出力信号の直流電位を得る
    前記低域ろ波器の出力端子と、振幅制御電位を発生させ
    る振幅制御電位発生器を加算器に接続し、前記可変利得
    器の出力信号のピーク電位を出力する前記ピーク検波器
    の出力端子と、前記加算器の出力端子を比較器に接続し
    、誤差信号を得る前記比較器の出力端子を前記可変利得
    器に接続して、前記誤差信号により、前記可変利得器の
    出力信号のピーク電位と前記加算器からの出力の基準電
    位が等しくなるように自動制御することにより、前記可
    変利得器の出力信号の振幅の絶対値と、前記振幅制御電
    位の絶対値が等しくなるように自動制御することを特徴
    とする自動利得制御回路。
JP1003123A 1989-01-10 1989-01-10 自動利得制御回路 Expired - Fee Related JP2507014B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP1003123A JP2507014B2 (ja) 1989-01-10 1989-01-10 自動利得制御回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP1003123A JP2507014B2 (ja) 1989-01-10 1989-01-10 自動利得制御回路

Publications (2)

Publication Number Publication Date
JPH02183680A true JPH02183680A (ja) 1990-07-18
JP2507014B2 JP2507014B2 (ja) 1996-06-12

Family

ID=11548583

Family Applications (1)

Application Number Title Priority Date Filing Date
JP1003123A Expired - Fee Related JP2507014B2 (ja) 1989-01-10 1989-01-10 自動利得制御回路

Country Status (1)

Country Link
JP (1) JP2507014B2 (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR19990012236A (ko) * 1997-07-28 1999-02-25 윤종용 자동 이득 제어 기능을 갖는 알.지.비. 비디오 증폭장치
WO2013002388A1 (ja) * 2011-06-30 2013-01-03 日本電信電話株式会社 自動利得調整回路

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR19990012236A (ko) * 1997-07-28 1999-02-25 윤종용 자동 이득 제어 기능을 갖는 알.지.비. 비디오 증폭장치
WO2013002388A1 (ja) * 2011-06-30 2013-01-03 日本電信電話株式会社 自動利得調整回路
CN103563252A (zh) * 2011-06-30 2014-02-05 日本电信电话株式会社 自动增益控制电路
US9143110B2 (en) 2011-06-30 2015-09-22 Nippon Telegraph And Telephone Corporation Automatic gain control circuit

Also Published As

Publication number Publication date
JP2507014B2 (ja) 1996-06-12

Similar Documents

Publication Publication Date Title
JPS6397033A (ja) スペクトラム拡散通信方式における同期パルス発生回路
JPH02183680A (ja) 自動利得制御回路
JPH03183967A (ja) 電圧印加電流測定装置及び電流印加電圧測定装置
JPH0646587A (ja) モータサーボ装置
JPH04192677A (ja) クランプ装置
US5185569A (en) Peak value detecting circuit
JPH0314368A (ja) フィードバッククランプ回路
JPH04192894A (ja) ドロップアウト検出装置
JP3930061B2 (ja) エンベロープ検波器
JP2506569Y2 (ja) 映像信号のクランプ回路
JPH0634295B2 (ja) ドロツプアウト検出装置
JP2624044B2 (ja) ダイオード変調器監視装置
KR0145008B1 (ko) 디지탈 데이타 검출회로
JPS63252070A (ja) フイ−ドバツククランプ回路
JPH0213188A (ja) 映像信号処理装置
JP3089807B2 (ja) 温度特性補正回路
JPH0216045B2 (ja)
JP2901372B2 (ja) ノイズリダクション回路
JPH02115772A (ja) ピーク検波回路
JPS62231514A (ja) インタ−フエ−ス回路
JPS62283710A (ja) 光受信回路
JPH03244284A (ja) ビデオ信号検波回路
JPS59167807A (ja) 磁気記録再生装置
JPH03212090A (ja) パイロット信号挿入装置
JPS6217248B2 (ja)

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees