JPH02153557A - 樹脂封止型半導体装置 - Google Patents

樹脂封止型半導体装置

Info

Publication number
JPH02153557A
JPH02153557A JP30821488A JP30821488A JPH02153557A JP H02153557 A JPH02153557 A JP H02153557A JP 30821488 A JP30821488 A JP 30821488A JP 30821488 A JP30821488 A JP 30821488A JP H02153557 A JPH02153557 A JP H02153557A
Authority
JP
Japan
Prior art keywords
semiconductor chip
lead frame
recess
leads
outer shape
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP30821488A
Other languages
English (en)
Inventor
Takashi Kinoshita
高志 木下
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP30821488A priority Critical patent/JPH02153557A/ja
Publication of JPH02153557A publication Critical patent/JPH02153557A/ja
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L24/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L24/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48091Arched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/49Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
    • H01L2224/491Disposition
    • H01L2224/4912Layout
    • H01L2224/49171Fan-out arrangements
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73251Location after the connecting process on different surfaces
    • H01L2224/73265Layer and wire connectors

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は樹脂封止型半導体装置に関する。
〔従来の技術〕
従来、この樹脂封止型半導体装置は、そのパッケージ方
法が大量生産に適し、そのパッケージコストも安価であ
ることから、多くの半導体装置のパッケージに適用され
てきた。
第2図(a)及び(b)は従来の樹脂封止型半導体装置
の一例を示す平面図及びBB断面図である。この樹脂封
止型半導体装置は、中央に半導体チップ2を固着するア
イランド8を有するともに半導体チップ2の周囲を囲む
ように複数の内部リード3をもつ矩形状のリードフレー
ム本体と、アイランド8に銀ペースト9で溶着された半
導体チップ2と、この゛半導体チップの電極パッドとこ
の電極パッドに対応する内部リード3のボンディング部
4とを接続する金属細線5とで一つの構成体を形成し、
この構成体をトランスファモールド方法により樹脂封止
し外郭体として樹脂体1を形成していた。
〔発明が解決しようとする課題〕
上述した従来の樹脂封止型半導体装置では、リードフレ
ームのアイランドの大きさに制限があり、大きい半導体
チップでは搭載出来ないという問題があった。また、こ
のアイランドを大きくし、搭載出来たとしても、リード
フレーム自体が大きくなり、樹脂封止したときにその外
郭体が大きくなり、小型化に対して逆行するという問題
がある。
更に、金属細線でリードと半導体チップの電極パッドで
接続する場合も、金属細線が長くなり、金属細線同志の
短絡や断線が起き易いという欠点もある。
本発明の目的は、外郭体をより小型であるとともに内部
配線の短絡や断線のない樹脂封止型半導体装置を提供す
ることにある。
〔課顕を解決するための手段〕
本発明の樹脂封止型半導体装置は、外形が四角形状であ
ってその各辺より中心に向って伸る複数のリードを有す
るとともにこの中央に位置する複数の前記リードの先端
部を含む面に四角形状の窪みが形成されるリードフレー
ムと、前記窪みに挿入され前記リードの先端部面に固着
される前記窪みの外形と相似形状の半導体チップと、こ
の半導体チップの周囲に隣接する前記リードとこのリー
ドと対応する前記半導体チップの電極パッドとを接続す
る金属細線とを備え構成される。
〔実施例〕
次に、本発明について図面を参照して説明する。
第1図(a)及び(b)は本発明にょる一実施例を示す
樹脂封止型半導体装置の平面図及びAA断面図である。
この樹脂封止型半導体装置は、そのリードフレームが、
従来例と同じように、外形が四角形状であってその各辺
(図面では二辺から)より中心に向って伸る複数の内部
リード3をもっている。また、このリードフレームの中
央に位置する複数の内部リード3の先端部を含む面に半
導体チップ2の外形と相似形状である四角形状の窪み8
が形成されている。
半導体チップ2はこの窪み8に挿入され、この内部リー
ド3の先端部面に、例えば、両面に接着層7を有する絶
縁フィルム6を介して固着されている。更に、半導体チ
ップ2の電極パッド(図示せず)とこの電極パッドに対
応する内部リード3のボンディング部4とを金属細線5
で接続されれいる。
このように、リードフレームに窪みを設けることにより
、半導体チップの位置決めも容易になるし、接続する金
属細線も短くなるので、従来のように、金属細線のエツ
ジタッチ、短絡及び線切れ等がなくなり、また、樹脂体
である外郭体がより小さく成形出来る利点がある。ここ
で、例えば、窪みの大きさを半導体チップの外形が挿入
されるぎりぎりの寸法でより小さく成形すれば、より半
導体チップの組立が容易になり、その位置決め精度が上
るし、より小型にすることが出来ることは明白である。
〔発明の効果〕
以上説明したように本発明は、リードフレームの中央に
、半導体チップが挿入されるような窪みを設け、その窪
みの底面を形成する複数のリードの先端部に半導体チッ
プを固着することによって、リードフレームのアイラン
ドを削除できるとともにリードフレームの外形をより小
さくすることが出来る。従って、外郭体をより小型であ
、るとともに内部配線の短絡や断線のない樹脂封止型半
導体装置が得られるという効果がある。
【図面の簡単な説明】
第1図(a>及び(b)は本発明にょる一実施例を示す
樹脂封止型半導体装置の平面図及びAA断面図、第2図
(a)及び(b)は従来の樹脂封止型半導体装置の一例
を示す平面図及びBB断面図である。 1・・・樹脂体、2・・・半導体チップ、3・・・内部
リード、4・・・ボンディング部、5・・・金属細線、
6・・・絶縁フィルム、7・・・接着層、8・・・窪み

Claims (1)

    【特許請求の範囲】
  1. 外形が四角形状であってその各辺より中心に向って伸る
    複数のリードを有するとともにこの中央に位置する複数
    の前記リードの先端部を含む面に四角形状の窪みが形成
    されるリードフレームと、前記窪みに挿入され前記リー
    ドの先端部面に固着される前記窪みの外形と相似形状の
    半導体チップと、この半導体チップの周囲に隣接する前
    記リードとこのリードと対応する前記半導体チップの電
    極パッドとを接続する金属細線とを有することを特徴と
    する樹脂封止型半導体装置。
JP30821488A 1988-12-05 1988-12-05 樹脂封止型半導体装置 Pending JPH02153557A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP30821488A JPH02153557A (ja) 1988-12-05 1988-12-05 樹脂封止型半導体装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP30821488A JPH02153557A (ja) 1988-12-05 1988-12-05 樹脂封止型半導体装置

Publications (1)

Publication Number Publication Date
JPH02153557A true JPH02153557A (ja) 1990-06-13

Family

ID=17978292

Family Applications (1)

Application Number Title Priority Date Filing Date
JP30821488A Pending JPH02153557A (ja) 1988-12-05 1988-12-05 樹脂封止型半導体装置

Country Status (1)

Country Link
JP (1) JPH02153557A (ja)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE4231325A1 (de) * 1991-09-19 1993-04-01 Mitsubishi Electric Corp Zufuehrungsrahmen fuer eine halbleitervorrichtung
US5541446A (en) * 1994-08-29 1996-07-30 Analog Devices, Inc. Integrated circuit package with improved heat dissipation
WO2006038564A1 (ja) * 2004-10-01 2006-04-13 Yamaha Corporation 物理量センサ、およびこれに使用するリードフレーム
US7791180B2 (en) 2004-10-01 2010-09-07 Yamaha Corporation Physical quantity sensor and lead frame used for same

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS53105970A (en) * 1977-02-28 1978-09-14 Hitachi Ltd Assembling method for semiconductor device

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS53105970A (en) * 1977-02-28 1978-09-14 Hitachi Ltd Assembling method for semiconductor device

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE4231325A1 (de) * 1991-09-19 1993-04-01 Mitsubishi Electric Corp Zufuehrungsrahmen fuer eine halbleitervorrichtung
US5760467A (en) * 1991-09-19 1998-06-02 Mitsubishi Denki Kabushiki Kaisha Semiconductor device lead frame having sunk die pad portions
US5541446A (en) * 1994-08-29 1996-07-30 Analog Devices, Inc. Integrated circuit package with improved heat dissipation
WO2006038564A1 (ja) * 2004-10-01 2006-04-13 Yamaha Corporation 物理量センサ、およびこれに使用するリードフレーム
US7791180B2 (en) 2004-10-01 2010-09-07 Yamaha Corporation Physical quantity sensor and lead frame used for same

Similar Documents

Publication Publication Date Title
JP2000133767A (ja) 積層化半導体パッケ―ジ及びその製造方法
JPS5936249U (ja) 少くとも1つの集積回路デバイスのためのフラツト・パツケ−ジ
JPH03169062A (ja) 半導体装置
JPH02153557A (ja) 樹脂封止型半導体装置
JPH0582582A (ja) 半導体装置
JP3699271B2 (ja) 半導体パッケージ及びその製造方法
JP2661115B2 (ja) Icカード
JPH0661289A (ja) 半導体パッケージ及びこれを用いた半導体モジュール
JPH0364934A (ja) 樹脂封止型半導体装置
JPH02216839A (ja) 半導体装置
JPH0366150A (ja) 半導体集積回路装置
JPH0199245A (ja) Icパッケージ
JP2587722Y2 (ja) 半導体装置
KR100230750B1 (ko) 반도체 패키지
JPS635253Y2 (ja)
JP2562773Y2 (ja) 半導体集積回路素子
KR200313831Y1 (ko) 바텀리드패키지
JPH033354A (ja) 半導体装置
JP2000260936A (ja) 半導体装置およびその製造方法
JPH039541A (ja) 半導体装置の製造方法
JPH0543294B2 (ja)
JPH0513658A (ja) 半導体装置用リードフレーム
JPH04372161A (ja) 半導体装置
JPH0936158A (ja) パッケージ型半導体装置の構造
JPH0888310A (ja) 樹脂封止半導体装置