JPH01293616A - 半導体集積回路の製造方法 - Google Patents

半導体集積回路の製造方法

Info

Publication number
JPH01293616A
JPH01293616A JP63126583A JP12658388A JPH01293616A JP H01293616 A JPH01293616 A JP H01293616A JP 63126583 A JP63126583 A JP 63126583A JP 12658388 A JP12658388 A JP 12658388A JP H01293616 A JPH01293616 A JP H01293616A
Authority
JP
Japan
Prior art keywords
wafer
integrated circuit
exposure
semiconductor integrated
reticle
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP63126583A
Other languages
English (en)
Inventor
Kazuhiro Miura
三浦 一尋
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP63126583A priority Critical patent/JPH01293616A/ja
Publication of JPH01293616A publication Critical patent/JPH01293616A/ja
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G03PHOTOGRAPHY; CINEMATOGRAPHY; ANALOGOUS TECHNIQUES USING WAVES OTHER THAN OPTICAL WAVES; ELECTROGRAPHY; HOLOGRAPHY
    • G03FPHOTOMECHANICAL PRODUCTION OF TEXTURED OR PATTERNED SURFACES, e.g. FOR PRINTING, FOR PROCESSING OF SEMICONDUCTOR DEVICES; MATERIALS THEREFOR; ORIGINALS THEREFOR; APPARATUS SPECIALLY ADAPTED THEREFOR
    • G03F7/00Photomechanical, e.g. photolithographic, production of textured or patterned surfaces, e.g. printing surfaces; Materials therefor, e.g. comprising photoresists; Apparatus specially adapted therefor
    • G03F7/70Microphotolithographic exposure; Apparatus therefor
    • G03F7/70425Imaging strategies, e.g. for increasing throughput or resolution, printing product fields larger than the image field or compensating lithography- or non-lithography errors, e.g. proximity correction, mix-and-match, stitching or double patterning
    • G03F7/7045Hybrid exposures, i.e. multiple exposures of the same area using different types of exposure apparatus, e.g. combining projection, proximity, direct write, interferometric, UV, x-ray or particle beam

Landscapes

  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Exposure And Positioning Against Photoresist Photosensitive Materials (AREA)
  • Electron Beam Exposure (AREA)
  • Exposure Of Semiconductors, Excluding Electron Or Ion Beam Exposure (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は半導体集積回路の製造方法に関し、特定の機能
を有する一固まりの回路(以後、機能ブロックと呼ぶ)
を複数組み合わせて、より複雑な機能を有する半導体集
積回路を製造する方法に関する。
〔従来の技術〕
従来、この種の半導体集積回路を製造する方法には、半
導体集積回路のパターンと同一寸法のマスクを等倍で描
画する方法、半導体集積回路のパターンの5倍とか10
倍のレチクルを115倍や1/10倍に縮小して描画す
る方法、あるいは電子ビーム等で半導体ウェーハ上にパ
ターンを直接描画する方法等がある。     − 第3図は、縮小投影転写装置の例を示すブロック図であ
るが、露光ランプ30.レチクル31゜縮小投影レンズ
32.ウェーハ33.ウェーハ台34、ウェーハ台X軸
駆動装置35.ウェーハ台Y軸駆動装置36、及びこれ
らの制御装置37により構成されている。この構成では
、制御装置37はウェーハ台X軸駆動装置35、及びウ
ェーハ台Y軸駆動装置36を動作させ、ウェーハ33を
最初の露光位置に停止させる。このとき制御装置37は
、露光ランプ30を発光させ、レチクル31のパターン
を縮小投影レンズ32で縮小して、ウェーハ33上に露
光する。次にX軸かY軸方向に半導体集積回路の寸法だ
け移動して、次の露光を行なう。このように1つの半導
体集積回路のパターン全体を1回の露光で完了させ、露
光とエツチング拡散を必要なだけ繰り返して半導体集積
回路を製造する方法となっていたにれは他の露光方式で
も同じである。
〔発明が解決しようとする課題〕
上述した従来の半導体集積回路の製造方法では、1回の
描画で半導体集積回路のパターンが描画できるため、同
一の半導体集積回路を大量に製造する場合に適している
が、多種の半導体集積回路を小量製造する場合には、製
造のためのレチクルやマスクを作成するまでの時間が長
い欠点があった。
〔課題を解決するための手段〕
本発明の半導体装置の製造方法は、ウェーハにパターン
形成を行なって半導体集積回路を製造する際に、前記パ
ターンのうちあらかじめ用意してある各種の半導体集積
回路に共通な一固まりの各種機能ブロックのパターンを
描画する露光処理と、各半導体集積回路に固有のパター
ンの描画を行なう電子ビーム露光処理とに分離して行な
うというものである。
〔実施例〕
次に本発明について図面を参照して説明する。
第1図は本発明の一実施例を説明するためのブロック図
で、露光ランプ11機能ブロ機能ブロックル2.レチク
ル交換制御装置3.縮小レンズ4、ウェーハ5.ウェー
ハ台6.ウェーハ台X軸駆動装置7.ウェーハ台Y軸駆
動装置8.これらの制御装置9とからなる縮小投影転写
装置Aと、電子銃10.X軸偏向電極11.Y軸偏向電
極12、ウェーハ台13.ウェーハ台X軸駆動装置14
、ウェーハ台Y軸駆動装置15.これらの制御装置16
とからなる電子ビーム露光機Bを示してある。
第2図(a)は、本発明の描画手順を示すウェーハの平
面図、第2図(b)はチップ部の拡大図である。
まず縮小投影転写装置Aにより機能ブロックの露光処理
を行なう0機能ブロック描画用のレチクル2より機能ブ
ロックaのレチクルを選択し、レチクル交換制御装置3
によって所定の位置にセットする。次に制御装置9は、
ウェーハ台6をそのX軸駆動装置7及びY軸駆動装置8
で移動し、最初の描画位置に停止させる。このとき、制
御装置9は露光ランプ1を発光させ、機能ブロックaの
レチクルのパターンを縮小投影レンズ4で縮小してウェ
ーハ5の所定の位置に露光する。次にX軸かY軸方向に
半導体集積回路のチップ寸法だけ移動して、次の露光を
行なう。このようにしてウェーハ上の全チップに対して
露光が完了すると、機能ブロックbのレチクルを選択し
て同様に全チップに対して露光する。以下同様にして、
全機能ブロックの露光が終了すると、ウェーハ5を電子
ビーム露光機B側に移動する。
電子ビーム露光機側では送られてきたウェーハ5をウェ
ーハ台13に固定し、制御装置16はウェーハ台13を
X軸駆動装置14及びY軸駆動装置15で移動し、最初
の描画位置に停止させる。そして、制御装置16は、電
子銃10とX軸偏向電極11.Y軸偏向電極12を用い
て、ウェーハ5の所定の位置に機能ブロック以外の配線
部分等を直接描画する。次にX軸かY軸方向に半導体集
積回路のチップ寸法だけ移動して、次の露光を行なう。
このようにして、ウェーハ上の全チップに対して露光す
る事によって、1回の露光処理が完了する。なお、ウェ
ーハには、紫外線(g線)と電子ビームの両方に感度の
あるレジスト膜(例えばヘキスト(Hoechst)社
のAZ−1350)が被着されているものとする。
以上の露光処理とエツチングや拡散処理等を必要なだけ
繰り返して、半導体集積回路を作成する。
〔発明の効果〕
以上説明したように本発明によれば、所定パターンの形
成をあらかじめ用意してある各種半導体S積回路に共通
な機能ブロックのパターンを描画する露光処理と、各半
導体集積回路に固有の配線等のパターンの描画を行なう
電子ビーム露光処理とに分離して行なう事により、特定
の半導体集積回路に固有のレチクルもしくはマスクを使
用する必要がなく、半導体集積回路の製造を短期間に行
なえる効果がある。
【図面の簡単な説明】
第1図は本発明の一実施例を説明するためのブロック図
、第2図(a)は本発明の露光手順を説明するためのウ
ェーハの平面図、第2図(b)はチップ部の拡大図、第
3図は従来の半導体集積回路の製造方法を説明するため
の露光装置のブロック図である。 1・・・露光ランプ、2・・・機能ブロックのレチクル
、3・・・レチクル交換制御装置、4・・・縮小レンズ
、5・・・ウェーハ、6・・・ウェーハ台、7・・・ウ
ェーハ台X軸駆動装置、8・・・ウェーハ台Y軸駆動装
置、9・・・露光制御装置、10・・・電子銃、11・
・・X軸偏向電極、12・・・Y軸偏向電極、13・・
・ウェーハ台、14・・・ウェーハ台X軸駆動装置、1
5・・・ウェーハ台Y軸駆動装置、16・・・露光制御
装置21・・・ウェーハ、22・・・半導体集積回路チ
ップ、23・・・機能ブロック、24・・・配線等の部
分、25・・・機能ブロックの露光例、30・・・露光
ランプ、31・・・レチクル、32・・・縮小レンズ、
33・・・ウェーハ、34・・・ウェーハ台、35・・
・ウェーハ台X軸駆動装置、36・・・ウェーハ台Y軸
駆動装置、67・・・露光制御装置。

Claims (1)

    【特許請求の範囲】
  1.  ウェーハにパターン形成を行なって半導体集積回路を
    製造する際に、前記パターンのうちあらかじめ用意して
    ある各種の半導体集積回路に共通な一固まりの各種機能
    ブロックのパターンを描画する露光処理と、各半導体集
    積回路に固有のパターンの描画を行なう電子ビーム露光
    処理とに分離して行なう事を特徴とする半導体集積回路
    の製造方法。
JP63126583A 1988-05-23 1988-05-23 半導体集積回路の製造方法 Pending JPH01293616A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP63126583A JPH01293616A (ja) 1988-05-23 1988-05-23 半導体集積回路の製造方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP63126583A JPH01293616A (ja) 1988-05-23 1988-05-23 半導体集積回路の製造方法

Publications (1)

Publication Number Publication Date
JPH01293616A true JPH01293616A (ja) 1989-11-27

Family

ID=14938768

Family Applications (1)

Application Number Title Priority Date Filing Date
JP63126583A Pending JPH01293616A (ja) 1988-05-23 1988-05-23 半導体集積回路の製造方法

Country Status (1)

Country Link
JP (1) JPH01293616A (ja)

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0841681A2 (en) * 1996-11-07 1998-05-13 Nikon Corporation Exposure apparatus and exposure method
US7055123B1 (en) 2001-12-31 2006-05-30 Richard S. Norman High-performance interconnect arrangement for an array of discrete functional modules
EP1719169A1 (en) * 2004-02-20 2006-11-08 Semiconductor Energy Laboratory Co., Ltd. Manufacturing method of semiconductor device, and ic card, ic tag, rfid, transponder, bill, securities, passport, electronic apparatus, bag, and garment
US7316934B2 (en) 2000-12-18 2008-01-08 Zavitan Semiconductors, Inc. Personalized hardware
KR100859829B1 (ko) * 2000-01-20 2008-09-23 자비탄 세미콘덕터, 인코포레이티드 개별화된 하드웨어
JP2014157869A (ja) * 2013-02-14 2014-08-28 Fujitsu Semiconductor Ltd 半導体装置の製造方法

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0841681A2 (en) * 1996-11-07 1998-05-13 Nikon Corporation Exposure apparatus and exposure method
EP0841681A3 (en) * 1996-11-07 1999-05-12 Nikon Corporation Exposure apparatus and exposure method
KR100859829B1 (ko) * 2000-01-20 2008-09-23 자비탄 세미콘덕터, 인코포레이티드 개별화된 하드웨어
US7316934B2 (en) 2000-12-18 2008-01-08 Zavitan Semiconductors, Inc. Personalized hardware
US7055123B1 (en) 2001-12-31 2006-05-30 Richard S. Norman High-performance interconnect arrangement for an array of discrete functional modules
EP1719169A1 (en) * 2004-02-20 2006-11-08 Semiconductor Energy Laboratory Co., Ltd. Manufacturing method of semiconductor device, and ic card, ic tag, rfid, transponder, bill, securities, passport, electronic apparatus, bag, and garment
EP1719169A4 (en) * 2004-02-20 2015-01-07 Semiconductor Energy Lab METHOD OF MANUFACTURING A SEMICONDUCTOR COMPONENT AND INTEGRATED CIRCUIT BOARD (IC), INTEGRATED CIRCUIT LABEL, RFID TYPE IDENTIFIER, ANSWERER, INVOICE, TITLES, PASSPORT, ELECTRONIC APPARATUS, BAG AND CLOTHING
JP2014157869A (ja) * 2013-02-14 2014-08-28 Fujitsu Semiconductor Ltd 半導体装置の製造方法

Similar Documents

Publication Publication Date Title
EP1043625A4 (en) METHOD AND APPARATUS FOR MANUFACTURING PHOTOMASK AND METHOD FOR MANUFACTURING THE APPARATUS
KR20060135334A (ko) 주사형 노광장치 및 그 노광방법
JPH09134870A (ja) パターン形成方法および形成装置
JPH01293616A (ja) 半導体集積回路の製造方法
JPS60109228A (ja) 投影露光装置
JP2006072100A (ja) 投影露光装置
JPH07211619A (ja) 回路パターンの形成方法及びそれに用いられるレチクル
KR100228570B1 (ko) 반도체 기판 노출 방법
JPH01134919A (ja) 光学投影露光装置
US20040009431A1 (en) Method of exposing semiconductor device
JPH01234850A (ja) 半導体集積回路用フォトマスク
JPS60134240A (ja) 縮小投影露光装置
JP2647835B2 (ja) ウェハーの露光方法
JPS6155106B2 (ja)
JPH022606A (ja) 半導体装置の製造方法
JPH022556A (ja) 半導体デバイス製造用ステッパーレティクル
JPH03180017A (ja) 半導体装置の製造方法
JPS60221758A (ja) 縮小投影露光方法
JPS63102315A (ja) 半導体装置の製造方法
JPS63107023A (ja) 縮小投影露光装置
JPH0556645B2 (ja)
KR20070019800A (ko) 반도체 소자의 노광에 적용되는 레티클 마스킹 블레이드
JPS62125620A (ja) 半導体装置の製造方法
JPH03120817A (ja) 半導体装置の露光方式
JPH03203313A (ja) 半導体装置の露光方法