JPH01252996A - 画像表示用集積回路 - Google Patents

画像表示用集積回路

Info

Publication number
JPH01252996A
JPH01252996A JP63080765A JP8076588A JPH01252996A JP H01252996 A JPH01252996 A JP H01252996A JP 63080765 A JP63080765 A JP 63080765A JP 8076588 A JP8076588 A JP 8076588A JP H01252996 A JPH01252996 A JP H01252996A
Authority
JP
Japan
Prior art keywords
display
data
circuit
memory
control
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP63080765A
Other languages
English (en)
Other versions
JP2543131B2 (ja
Inventor
Yasuhiko Otani
大谷 安彦
Hiromitsu Chihara
千原 弘光
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP63080765A priority Critical patent/JP2543131B2/ja
Publication of JPH01252996A publication Critical patent/JPH01252996A/ja
Application granted granted Critical
Publication of JP2543131B2 publication Critical patent/JP2543131B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Controls And Circuits For Display Device (AREA)
  • Image Input (AREA)
  • Digital Computer Display Output (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 産業上の利用分野 本発明は、デイスプレィ上に図形等のパターンを表示す
るための画像表示用集積回路に関するものである。
従来の技術 以下、従来の画像表示用集積回路について図面を参照し
ながら説明する。
第3図は、従来の画像表示用集積回路の構成を、ブロッ
ク図で示したものである。
第3図における画像表示用半導体集積回路は、システム
コントローラー112表示データRAM12、画像デー
タROM 13 、並列−直列データ変換回路149表
示制御回路15から成る。
なお、上記各ブロックは、システムコントローラー11
からのタイミング信号、またはクロック信号に同期して
動作しているものとする。
まず、システムコントローラー11は、表示データRA
M12に対し、信号線17からRA Mアドレスを出力
してアドレス指定をした後、指定したアドレスに、表示
データ1.6を記憶させる。記憶された表示データは、
デイスプレィの表示と同期をとり表示させるため、垂直
同期信号、水平同期信号および水平表示位置を決定する
クロック信号に同期して呼び出され、出力される。信号
線16に出力される上記の表示データは、3ビツトの表
示色制御データ19と、Nビットの画像データROMア
ドレス18とにより構成されており、表示色制御データ
19は表示制御回路15へ、画像データROM7ドL、
ス181iIt像データROM13ヘと、各々出力され
る。画像データROM13は入力された画像データRO
Mアドレス18によって、指定された画像データを、並
列−直列変換回路14によって直列データに変換した後
、画像データ線20から表示制御回路15へ出力する。
画像データ線20の信号は、表示させる画像の形状を制
御するデータであり、表示させる色に関するデータを含
まない。表示させる色についての制御は、表示色制御デ
ータ19によって、表示制御回路15内で行なわれる。
表示色制御データの内容について更に詳しく説明したも
のが第4図である。
第4図にあるように、表示色制御データは、光の三原色
の赤(R)、緑(G)、青(B)の各々について、出力
させることを許可(E:イネーブル)、禁止(D=ニブ
イスエーブルすることで3ビツト構成をとっている。
例えば、画像を赤で表示する場合、Rをイネーブル、G
、Bをディスエーブルとする表示色制御データが、第3
図の表示制御回路15に入力され、表示制御回路15は
、これに従って、入力された画像データを、R出力線2
1から出力させ、G出力線22.B出力線23からは出
力させない。これら3本の出力線の状態によって、デイ
スプレィ上には赤の画像が表示される。
発明が解決しようとする課題 しかしながら、上記の方法で表示色の制御を行なった場
合、三原色信号(R,G、B)全てがディスエーブルの
状態が存在する。この状態は、デイスプレィ上では、無
色即ち画像が表示されない状態であり、実使用時には全
く不要なデータである。3ビット−8通りの組み合わせ
の中で、実際に使用されるデータは7通りしかないこと
になる。
ところで、同一の画像について随時表示色の変更を行う
場合、上記の構成においては、表示データRAMの書き
換えを随時行うが、多数の画像を一括して変更する際に
はシステムコントローラーの時間的、容量的な負担が増
大するという不都合が生じる。本発明は、上記の表示色
制御データの不要なデータを利用して、システムコント
ローラーの負担の軽減化を容易に実現させることを目的
としている。
課題を解決するための手段 本発明は、赤、緑、青の三原色の各々の色信号情報を記
憶するメモリ回路を主メモリと副メモリとの2系統備え
、それらを選択するマルチプレックス回路により、前記
主メモリおよび前記副メモリのいずれかに記憶させた情
報を表示制御回路に導く構成の画像表示用集積回路であ
る。
作用 本発明によると、表示色の変更を副メモリの情報の利用
によって行うことで、システムコントローラーの時間的
、容量的な負担の軽減が可能になる。
実施例 以下、本発明の一実施例について図面を参照しながら説
明する。
第1図は、本発明の画像表示用集積回路の構成を、ブロ
ック図で示したものである。
第呑図≠における画像表示用集積回路は、シ各−テムコ
ントローラー319表示データRAM32゜画像データ
ROM33.並列−直列データ変換回路34表示制御回
路35に加え、表示色制御用副メモリ44.マルチプレ
ックス回路46から成る。
画像データの出力までの流れは、システムコントローラ
−31→表示データRAM32−画像データROM33
→表示制御回路34で、これは従来例で示したと同様で
ある。
本発明における、従来例からの変更、追加部分は、表示
色の制御部にある。
まず、表示色制御データの流れをシステムコントローラ
ー21から表示データRAM22を経由するものと、表
示色制御用副メモリ44を経由するものの2系統とする
。表示データRAM32を経由する表示色制御データ3
9を主データ、表示色制御用副メモリ44を経由するも
のを副データとし、主データが、何らかの色を表示させ
る内容である場合、即ちR,G、Bの3ビツト中、少な
くともどれかひとつがイネーブルである場合は、主デー
タが表示制御回路35へ入力される。主データが、何も
表示させない内容である場合、即ちR,G、Bの3ビツ
ト全てがディスエーブルである場合のみ、副データが表
示制御回路35へ入力される。上記の制御を行なう回路
が、マルチプレックス回路(以下MPX回路と略す。)
46である。上記の表示色制御データの流れを更に詳し
く示したものが、第2図の信号流れ図である。点線内が
第2図のMPX回路46であり、主データR,,G、、
 B、は、表示データRAM32より、副データR2,
G2.B2は表示制御用副メモリ44より出力されるデ
ータである。
主データR+、 G+、 B+は、図中スイッチで表わ
された回路の入力端子へ入力されると共に、マルチプレ
クサ制御回路へ入力される。マルチプレクサ制御回路は
、R+、 Cz、 B+がすべてディスエーブルの場合
のみ、副メモリ中の副データR2,G2.B2を、他の
場合は主メモリ中の主データR+、 cl、 B+を、
それぞれ、R,G、B制御信号として表示制御回路へ出
力するように図中のスイッチで表現されたマルチプレク
サ部の制御を行なう。
上記のような構成をとれば、表示色の変更を行なう画像
についてはその表示色制御データを、3ビツト全てディ
スエーブル、即ち無色の状態にセットしておけば良(、
それによりシステムコントローラーより表示色制御用副
メモリを通じて表示色を制御でき、表示データRAMの
内容を、表示色の変更だけのために書き換えてやる必要
がな(なる。
なお、第2図で示したMPX回路は、上記で説明したと
同様の動作を行なうものであれば、どのような構成をと
っても良い。
発明の効果 以上のように本発明は、表示色の変更を行なう画像の表
示色制御データを、予め無色のデータとしておき、表示
色制御用副メモリにより表示色の変更を容易に行なうこ
とができ、不要なデータの有効利用により、システムコ
ントローラーの時間的、容量的な負担の軽減を図ること
ができる。
【図面の簡単な説明】
第1図は本発明実施例の画像表示用集積回路の構成図、
第2図は同実施例回路の表示色制御データの内容を説明
した信号流れ図、第3図は従来例の画像表示用集積回路
の構成図、第4図は同従来例の表示色制御データの信号
流れ図である。 11.31・・・・・・システムコントローラー、12
゜32・・・・・・表示データRAM、13.33・・
・・・・画像データROM、14.34・・・・・・並
列−直列データ変換回路、15.35・・・・・・表示
制御回路、16゜36・・・・・・表示データ、17.
37・・・・・・表示データRAMアドレス、18.3
8・・・・・・画像データROMアドレス、19・・・
・・・表示色制御データ、39・・・・・・表示色制御
主データ、20.40・・・・・・画像データ線、21
.41・・・・・・R出力線、22.42・・・・・・
G出力線、23.43・・・・・・B出力線、44・・
・・・・表示色制御用副メモリ、45・・・・・・表示
色制御副データ、46・・・・・・MPX回路、47・
・・・・・表示色制御データ線。 第1図 第2図

Claims (1)

    【特許請求の範囲】
  1. 赤、緑、青の三原色の各々の色信号情報を記憶するメモ
    リ回路を、主メモリと副メモリとの2系統備え、それら
    を選択するマルチプレックス回路により、前記主メモリ
    および副メモリのいずれかに記憶させた情報を表示制御
    回路に導くことを特徴とする画像表示用集積回路。
JP63080765A 1988-03-31 1988-03-31 画像表示用集積回路 Expired - Lifetime JP2543131B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP63080765A JP2543131B2 (ja) 1988-03-31 1988-03-31 画像表示用集積回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP63080765A JP2543131B2 (ja) 1988-03-31 1988-03-31 画像表示用集積回路

Publications (2)

Publication Number Publication Date
JPH01252996A true JPH01252996A (ja) 1989-10-09
JP2543131B2 JP2543131B2 (ja) 1996-10-16

Family

ID=13727520

Family Applications (1)

Application Number Title Priority Date Filing Date
JP63080765A Expired - Lifetime JP2543131B2 (ja) 1988-03-31 1988-03-31 画像表示用集積回路

Country Status (1)

Country Link
JP (1) JP2543131B2 (ja)

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5893097A (ja) * 1981-11-30 1983-06-02 株式会社日立製作所 色切換回路
JPS61133983A (ja) * 1984-12-04 1986-06-21 シャープ株式会社 画像表示装置
JPS61182095A (ja) * 1985-02-07 1986-08-14 株式会社明電舎 図形表示装置
JPS62136695A (ja) * 1985-12-10 1987-06-19 富士通株式会社 マルチウインドウの色彩制御方式
JPS62165687A (ja) * 1986-01-17 1987-07-22 富士通株式会社 カ−ソル表示方式

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5893097A (ja) * 1981-11-30 1983-06-02 株式会社日立製作所 色切換回路
JPS61133983A (ja) * 1984-12-04 1986-06-21 シャープ株式会社 画像表示装置
JPS61182095A (ja) * 1985-02-07 1986-08-14 株式会社明電舎 図形表示装置
JPS62136695A (ja) * 1985-12-10 1987-06-19 富士通株式会社 マルチウインドウの色彩制御方式
JPS62165687A (ja) * 1986-01-17 1987-07-22 富士通株式会社 カ−ソル表示方式

Also Published As

Publication number Publication date
JP2543131B2 (ja) 1996-10-16

Similar Documents

Publication Publication Date Title
JPH0420191B2 (ja)
US4802118A (en) Computer memory refresh circuit
JPH01252996A (ja) 画像表示用集積回路
US4684938A (en) System for displaying data on a video screen in graphical mode
US4940971A (en) Bit map display apparatus for performing an interruption display among planes at high speed
JP3496100B2 (ja) 画面表示回路
JPH023511B2 (ja)
KR100382956B1 (ko) 화상처리장치 및 화상표시장치
SU1053140A2 (ru) Генератор векторов
JPH02137070A (ja) 画像処理装置
JP2628160B2 (ja) 表示装置
SU1547023A1 (ru) Устройство дл отображени информации на цветном индикаторе
JPH0418049Y2 (ja)
JP2774715B2 (ja) ドットマトリクス表示装置及びそれにおける多重化表示ramへの書き込み方式
JP2637519B2 (ja) データ転送制御装置
JPH06308935A (ja) フレーム記憶装置
JPH07181955A (ja) 複合画像表示装置
KR0141125B1 (ko) 컴팩트 디스크 그래픽(cdg) 장치의 보오더영역 칼라변경회로
JPS5968781A (ja) 画像データの優先選択表示方法
JPH02100089A (ja) 文字表示装置
JPS6146988A (ja) 表示機能拡張装置
JPH01255884A (ja) 画像表示信号伝送装置
JPH01307090A (ja) 半導体メモリ
JPS59231592A (ja) 画像表示装置
JPH04333893A (ja) カラー表示制御装置