JPS6146988A - 表示機能拡張装置 - Google Patents

表示機能拡張装置

Info

Publication number
JPS6146988A
JPS6146988A JP59168779A JP16877984A JPS6146988A JP S6146988 A JPS6146988 A JP S6146988A JP 59168779 A JP59168779 A JP 59168779A JP 16877984 A JP16877984 A JP 16877984A JP S6146988 A JPS6146988 A JP S6146988A
Authority
JP
Japan
Prior art keywords
color
bit
bits
signal
display
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP59168779A
Other languages
English (en)
Inventor
石井 孝寿
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
ASCII Corp
Original Assignee
ASCII Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by ASCII Corp filed Critical ASCII Corp
Priority to JP59168779A priority Critical patent/JPS6146988A/ja
Publication of JPS6146988A publication Critical patent/JPS6146988A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Digital Computer Display Output (AREA)
  • Controls And Circuits For Display Device (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 [技術分野] 本発明は、いわゆる文字図形情報サービス用表示制御装
置の機能拡張に関する。
[背景技術] 文字図形情報サービス用表示制御装置は、一般に、背景
色を指定するラスタ面、写真を描くフォトグラフ面、図
形を指定するジオメトリツク面、漢字等を表示するキャ
ラクタ面の順で構成されている。このうち、ジオメトリ
ツク面は、ビットマツプモード(BMM)で表示信号を
伝送するが、フォトグラフ面とキャラクタ面とは、ブロ
ックカラーモード(BGM)で表示信号を伝送するよう
になっている。
ここで、ビットマツプモードとは、ビデオ用RAM上の
ビット配列順序とCRT上の表示順序とを一致させて表
示信号を記憶するモードである。
そして、ブロックカラーモードとは、CRT上の4ドツ
ト×4ドツトを1ブロツクとし、その1ブロツク内の表
示信号を1まとめにして記憶するモードである。
すなわち、ブロックカラーモードは、1ブロツク当たり
、ドツト情報用ビットとして16ビットを使用し、フォ
アグランドカラー用ビット、バックグランドカラー用ビ
ットとゆでそれぞれ4ビットを使用し、フラッシュ用ビ
ットとして2ビット使用するものである。ここで、ドツ
ト情報用ビットとは、1ブロツク内に存在する16ドツ
トの各ドツトに対して1ビットずつ割当てたビットであ
る。また、フォアグランドカラー用ビットとは、上記ド
ツト情報用ビットが「1」であるCRT上のドツトに対
して与える色を指定するものであり、バックグランドカ
ラー用ビットとは、上記ドツト情報用ビットが「0」で
あるCRT上のドツトに対して与える色を指定するもの
である。したがって、フォアグランドカラー用の4ビッ
トと、バックグランドカラー用の4ビットとからなる1
バイトで、16ドツトの色情報を与えている。また、フ
ラッシュ用ビットとは、CRT上のドツトの点滅の有無
または、その点滅の正相あるいは逆相を指定するもので
ある。
上記文字図形情報サービス用表示制御装置において、ビ
ットマツプモードよりも特殊なブロックカラーモードを
採用しているのは、メモリの絶対口が少なくなるという
利点があるためである。
つまり、ビットマツプモードにおいては、1ドツトを表
示する場合、色指定として4ドツト、ブリンク用として
2ビットの合計6ビットが必要であり、16ドツト表示
するには、96ビット必要になる。これに対して、ブロ
ックカラーモードで16ドツトを表示する場合には、2
6ビット(=16+4+4+2ビット)あれば充分であ
る。
[背景技術の問題点1 上記のように、文字図形情報サービス用表示制御装置は
、特異であるために、そのままハードウェアで実現する
と、非常に高価なものとなるという問題がある。
寸なわら、文字図形情報サービス用表示制御I装置は、
ブロックカラーモードの表示信号を受け、   1通常
のビットマツプモードで表示させるために、ブロックカ
ラーモードからビットマツプモードへの変換を行なわな
ければならず、その変換が煩雑である。したがって、そ
の変換をそのままハードウェアで実現すると、非常に高
価なものとなるという問題がある。
〔発明の目的] 本発明は、上記従来技術の問題点に着目してなされたも
ので、通常のビットマツプ方式の表示制御装置を利用し
て、ブロックカラーモードで伝送された表示信号に基づ
いて、画面を表示することができる表示機能拡張装置を
提供することを目的とするものである。
[発明の概要] 本発明は、CRTコントローラと並列に、表示機能拡張
部を設けたものである。
[発明の実施例] 第1図は、本発明の一実施例を示ずブロック図である。
CRTコントローラCcは、通常のビットマツプ方式に
基づいて表示制御するコントローラである。キャラクタ
面用メモリM1はキャラクタ用データを記憶し、フォト
グラフ面用メモリM2はフォトグラフ用データを記憶し
、ジオメトリツク面出メモリM3はジオメトリツク用デ
ータを記憶するものである。これらメモリM1.M2.
M3はビデオRAM(以下rVRAMJという)と呼ば
れる。表示機能拡張部10は、ブロックカラーモードで
伝送された表示信号に基づいて、CRTを表示させる素
子である。
なお、図中、符号ADはアドレス信号、RASはローア
ドレスセレクト信号、WRはライト信号(リード/ライ
トを指定する信号)、RD7〜Oはリード/ライトデー
タ、CASO,CASlはメモリM1.M2.M3のリ
ード/ライトを指定するカラムアドレスセレクト信号、
CASXは後述するI10レジスタの選択ストローブ信
号、DLCLKはドツトクロック、VDSは表示データ
を出力するかまたはCPUタイムスロットを指定するか
をコントロールするビデオデータセレク1〜信号である
。また、BLEOはブランキングを行なう複合信号、C
Bはジオメトリツク而の表示デ−タバス、INTは60
Hzの信号、Gはグリーンの原色信号、Rはレッドの原
色信号、Bはブルーの原色信号、Y S G、を輝度信
号、ddはデコーダ、C8はチップセレクト信号である
ここで、ジオメトリツクの表示データ(ビットマツプモ
ード)は、表示メモリバスRD7〜0、C,RTコント
ローラCC,カラーパスCB3〜01表示機能拡張部1
0を経由してCRTに向う。しかし、キVラクタおよび
フォトグラフの表示データ(ブロックカラーモード)は
、表示機能拡張部10のみを経由して、CRTに向かう
第2図は、ビットマツプモードの説明図であり、(A)
にG、tCRTm面ヲ示シ、(B)1.:はVRAMの
マツピングを示しである。
第2図(A)に示すように、CRTにおけるドツト1つ
ずつに対して、左上から、0,1,2゜3、・・・・・
・・・・と番号を付ける。VRAM上では、各ドツトに
ついて、4ビットが割り当てられ、1バイトで2ドツト
の色指定を行ない、その4ビットによって16色から1
色を選択するようにしている。
第3図は、ブロックカラーモードの説明図であり、(A
)GCはCRT画面ヲ示シ、(B)1.:ハVRAMの
マツピングを示し、(C)にはアトリビュートビットの
内容を示し、(D)にはアトリビュートの動作説明を示
し、(E)には画面中の名称を示している。
第3図(A)に示すように、CRTの左上から右に向か
ってドツトを4つづつに分け、この横方向に配列された
4ドツト−組をサブブロックと呼ぶ。そして、CRTの
左上から右に向かって、サブブロックに0.1,2.3
.・・・・・・・・・と番号を付ける。VRAM上では
、各サブブロックに2バイトが割り当てられ、2バイト
で4ドツトの表示を行なう。その2バイトの内訳は、パ
ターン用ビット(ドツト情報用ビット)が4ビット、ア
トリビュートビットが4ビット、フォアグランドカラー
     1用ビットが4ビット、バックグランドカラ
ー用ビットが4ビットである。
フォアグランドカラー用ビットとは、同一のサブブロッ
クにおいて、パターン用ビットが「1」であるCRT上
のドツトに対して与える色を指定するものである。また
、バックグランドカラー用ビットとは、同一のサブブロ
ックにおいて、パターン用ビットが「0」であるCRT
上のドツトに対して与える色を指定するものである。
また、第3図(C)に示すように、アトリビュートビッ
トのうち、ビット3,2によって、フラッシュビットを
構成し、ビット1.0によって、ラスタ色指定ビットを
構成している。、第3図(D)には、各ビットの値を変
えた場合において、フラッシュの状態または、指定され
るラスタ色を示しである。ここで符号FLはフラッシュ
、符号RAはラスタを示す。すなわち、あるサブブロッ
ク内のビットが透明の着色を指定されているときに、そ
のサブブロックにおけるラスタ色指定ビットがたとえば
roOJの場合、そのビットは第3図(E)に示しであ
るヘッダの着色と同じ色に着色されることを意味する。
第4図は、本発朗における表示機能拡張部の一例を示す
ブロック図である。
fl、II til1部20は、アクセスブレンセレク
トレジスタと、モードレジスタと、パレットアドレスレ
ジスタとからなるI10レジスタを有し、メモリM1、
M2 (VRAM)に対してアクセスし、ビットマツプ
モードをブロックカラーモードに変換する制御を行なう
とともに、機能拡張を制御するものである。バスバッフ
ァ20aは、制御部20からイネーブル信号を受けたと
きに、表示メモリバスRD7〜0の信号を、キャラクタ
面出メモリM1に取り込むものである。バスバッファ2
0bは、制御部20からイネーブル信号を受けたときに
、表示メモリバスRD7〜0の信号を、フォトグラフ部
用メモリM2に取り込むものである。
また、キャラクタ曲用カラーセレクタ31(具体例を第
6図に示す)は、ビットマツプモードの信号を並列−直
列変換し、ブロックカラーモードの信号に対しては色選
択を行なうものである。キャラクタ画用ビット変換回路
41(詳細を第漫。
9図に示す)は、ブロックカラーモードにおけるフォア
グランドカラー用ビットまたはバックグランドカラー用
ビットに基づいて、G、R,B各4ビット(合計12ビ
ット)の色コードを発生ずるものである。
フォトグラフ曲用カラーセレクタ32(具体例を第7図
に示す)は、キャラクタ曲用カラーセレクタ31と同様
のものであり、ビット変換回路42は、キャラクタ重用
ビット変換回路41と同様のものである。
ジオメトリツク重用カラーパレット33.ラスタ面用カ
ラーパレット34は、それぞれ小数のレジスタ(または
RAM)で構成され、通常のルックアップテーブル(第
10図に示す)に基づいて、非常に多数の色コードを指
定することができるものである。第10図に示した実施
例の場合、ジオメトリツク重用カラーパレット33は、
12ピツトのレジスタ16個で構成され、G、R,Bの
各色にそれぞれ4ビットのデータを書き込むことによっ
て、4000色の色コードを選択できるようにしている
。上記16個のレジスタ書込みのアドレシングは、オー
トインクリメントし、そのデータを書き変えるときは偶
数アドレスから進めるようにする。
また、ラスタ面用カラーパレット34は、12ビットの
レジスタ4個で構成され、G、R,Bの各色にそれぞれ
4ビットのデータを書き込むことによって、ヘッダ、ス
クリーン、メツセージ、ボーダに対して、4000色の
色コードから選択できるようにしている。
プライオリティセレクタ50(具体例を第11図に示し
である)は、キャラクタ面のブロック着色した信号を変
換したものと、フォトグラフ面のブロック着色した信号
を変換したものと、ジオメトリツク面の信号と、ラスタ
面の信号とのうち、1つを選択するものである。ここで
、ラスタ面用カラーパレット34が選択される場合は、
キャラクタ面、ジオメトリツク面、フォトグラフ面表示
色がいずれも、透明を表わす場合である。
透明処理回路60は、4ビットの信号が総て「0」であ
ることを検出するオール“0″検出路61.62,63
.64からの信号等に基づいて、プライオリティセレク
タ50および、セレクタ71.72.73を作動させる
ものである。なお、オール゛°0″検出回路61.62
は、4個のOR回路で構成され、オールtt On検出
回路63゜64は、12個のOR回路で構成されている
セレクタ71.72.73は、ビットマツプモードの場
合の出力と、ブロックカラーモードの場合の出力とを選
択するものである。
第5図は、制御部の説明図であり、(A)は制御部の一
例を示すブロック図である。
すなわち、第5図(B)に示すように、アクセスプレン
セレクトレジスタ21のアクセスブレンビy トAP 
1 、APOがro、OJ 、ro、1J 。
N、OJの場合に、それぞれ、フォトグラフ面。
ジオメトリツク面、キャラクタ面が指定される。
アクセスブレンビットAP1.APOの出力をデコーダ
によりデコードし、この信号をCASO。
CASlと7ンl’LTcAsco、CASCIまたは
CASPO,CASPlを作る。そして、前記デコーダ
出力とCASO,CASlとに応じて、パスバッファ2
Qa、20bが、その方向および開閉制御が成される。
また、第5図(C)に示すように、モードレジスタ22
のディスプレーモードビットDMが「1」、「0」の場
合、それぞれ、ピッ1−マツプモード。
ブロックカラーモードが選択され、イグノアジメトリッ
クプレンビットIGPがrlJ、rOJの場合、それぞ
れ、[ジオメトリツク面のカラーコードを表示しない」
、[ジオメトリツク面のカラーコードも表示する]が選
択される。また、イブノアキャラクタブレンピットIC
Pが「1」。
「0」の場合、それぞれ、「キャラクタ面のノJラーコ
ードを表示しない」、「キャラクタ面のカラーコードも
表示する」が選択される。
第5図(D)に示すパレットアドレスレジスタ23のパ
レットアドレスビットPAO,PA1゜PA2.PA3
.PA4.PA5は、第10図に示すアドレスを構成す
る。そして、そのアドレスがO〜I F (HEX)の
場合には、ジオメトリッり商用カラーパレット33のレ
ジスタ(第10図では、単に「パレット」と示しである
)のうち、対応するレジスタを指定し、そのアドレスが
20〜27 (1−IEX)の場合には、ラスタ面用カ
ラーパレット34のレジスタ(第10図では、単に「ラ
スタ」と示しである)のうち、対応するレジスタを指定
する。「パレット」または「ラスタ」を構成する回路と
しては、公知のルックアップテーブルを使用すればよい
第6図は、キャラクタ面周カラーセレクタの具体例であ
る。
シフトレジスタ31aは、キャラクタ面相メモリM1か
らの8ビット並列信号を、4ビットづつの直列信号(8
MG3.8MG2.BMGl、8MGO)に変換して、
セレクタ71に送るものであり、ビットマツプモード(
BMM)の信号を処理するためのものである。つまり、
ビットマツプモードにおいては、2バイトで4ドツトを
表示制御するために4ビットづつに分けている。
1ビットづつシフトするシフトレジスタ31bと、アト
リビュート用レジスタ31cと、フォアグランドカラー
用レジスタ31dと、バックグランドカラー用レジスタ
31eと、セレクタ31fとによって、ブロックカラー
モード(BGM)の信号を処理する。
すなわち、まず、メモリM1から2バイトのデータが、
レジスタ31b、31c、31d、31eに送られて保
持される。そして、シフトレジスタ31bが、ビット7
.6.5.4の順で、パターン用ビットを1ビットづつ
論理回路に送り出し、アトリビュート用レジスタ31C
が、アトリビュートビット3.2を論理回路に送り出し
ている。
その論理回路は、論理結果をセレクタ31fの制御部に
送っている。一方、フォアグランドカラー用レジスタ3
1dがパターン用ビット「1」の色コードを出力し、バ
ックグランドカラー用レジスタ31dがパターン用ビッ
トrOJの色コードを出力し、これら2種類の色コード
は、セレクタ31fによって選択されて、ビット変換回
路41に送られる。
このようにして、4つのパターン用ビットに関づ゛る色
コードがビット変換回路41に送られると、次の2バイ
トがレジスタ31b、31c、31d。
31eに送られ保持され、上記と同様の動作が行なわれ
る。
また、60)−IZのINT信号が、分周回路によって
1Hzのクロックに分周され(第4図参照)、このIH
2のクロックと、アトリビュートビット3.2の信号と
が、論理回路で論理演算され(第6図参照)、所定の場
合に、フォアグランドカラーとバックグランドカラーと
が0.5秒毎に切り替わる。つまり、アトリビュートビ
ット3.2の信号がro、1J、rl、OJの場合には
、フォアグランドカラーとバックグランドカラーとが、
それぞれ、正相、逆相で切り替わる。このようにして、
フラッシュ制御が行なわれる。なお、上記アトリビュー
トビット3.2はフラッシュ制御アトリビュートビット
である。
第7図は、フォトグラフ曲用カラーセレクタ32の具体
例を示ずブロック図であり、第6図の場合と同様の回路
である。なお、シフトレジスタ32aは、シフトレジス
タ31aと同様のものであり、フォトグラフ部用メモリ
M2からの8ピット並列信号を、4ビットづつの直列信
号(8MR3゜8MR2,BMRl、BMRO)に変換
して、セレクタ72に送る。
一方、上記信号BMR3,BMR2,BMRI。
BMROに対応して、信号BMB3.8MB2゜8MB
1.BMBOは、CRTコントローラCC内で変換され
1、CB3〜0のラインを介してセレクタ73に送られ
る。
第8図は、キャラクタ商用ビット変換回路を示す図であ
る。
ビット変換回路41は、4ビットの色コードを12ビッ
トの色コードに変換するものであり、ROMで構成され
ている。すなわち、ブロックカラーモードの場合に、1
ドツト毎に、カラーセレクタ31で発生した色コードを
、G、R,Bについて、それぞれ4ビットのコードを出
力する。ここで、符号CG、CR,CBは、それぞれ、
キャラフタ用のG、R,Bの信号であることを示ず。
第9図は、ビット変換回路における色変換テーブルを示
す図である。
第9図において、ビット変換回路41の入力と、その出
力および色の名称とを示しである。ここで、ダークの色
の出力コードのうちrolloJが例示しであるが、r
0111J等他のビットの組合わせでもよい。CG、C
R,CBが、ともに「1111」の場合には画面がホワ
イトで表示され、ともにrooolJの場合にはブラッ
クで表示される。また、CG、CR,CBが、ともに「
0000」の場合には、透明の扱いをし、キャラクタ面
、ジオメトリツク面、フォトグラフ面、ラスタ面の優先
順に従って、次の優先順の面で指定されている色コード
に基づく表示が行なわれる。
なお、第8図、第9図に関する説明は、フォトグラフ面
出のビット変換回路42についても、同様に適用される
第10図は、カラーパレットおよびラスタの説明図であ
る。
第10図において、制御部20内に設けられたパレット
アドレスレジスタ23のビット5〜0(パレットアドレ
スビットPA5〜PAO)で指定されるアドレスと、カ
ラーパレット33および34の出力色コードとの関係を
示している。
つまり、パレットアドレスビットPA5〜PAOで指定
されたアドレスがO〜1 F (HEX)の場合に、8
ビットの色コードがジオメトリツク節用カラーパレット
33に送られる。その奇数アドレスと次の偶数アドレス
とによって指定される2バイトで、1組の色コードが特
定される。偶数アドレスのビット7〜4は使用していな
いので、2ン\イトのうち、12ビットだけが色コード
として使用される。この12ビットの色コードの内容は
自由に書き変えることができ、したがって、約4000
種類の色の中から16色を選択できる。
また、パレットアドレスビットPA5〜PAO。
で指定されたアドレスが20〜27 ()IEX)の場
合に、8ビットの色コードがラスタ面用カラーパレット
34に送られる。その奇数アドレスと次の偶数アドレス
とによって指定される12ビットで、1組の色コードが
特定され、ヘッダ、スクリーン、メツセージ、ボータの
色コードとなる。
なお、第10図中、空白部分はその表示を省略した部分
であり、他の部分と同様に各ビットが指定される。
第11図は、プライオリティセレクタの具体例を示ず図
である。
プライオリティセレクタ50は、セレクタ51゜52.
53,54.55.56で構成され、セレクタ51,5
2.53.54,55.56は、それぞれ、コントロー
ル部とスイッチング部とを有している。そのコントロー
ル部は、透明処理回路60で発生する選択信号PR51
,PR8O(信号PR81は2の重みを有し、信号PR
8Oは1の重みを有する)を受け、そのスイッチング部
は、キャラクタ面、フォトグラフ面、ジオメトリツク面
、ラスタ面からの色コードを受けて、そのうらの1つの
コードを選択する。
なお、第11図において、プライオリティセレクタ50
の入力信号を示す符号のうち、1文字目のアルファベッ
トC,P、G、Rは、それぞれ、キャラクタ、フォトグ
ラフ、ジオメトリツク、ラスタを示し、2文字目のアル
ファベットG、R。
Bは、それぞれ、グリーン、レッド、ブルーを示す。ま
た、3文字目の数字は、重みを表わしている。さらに、
プライオリティセレクタ50の出力信号を示す符号のう
ち、1,2文字目のアルファベットPSは、プライオリ
ティセレクタ50の出力信号であることを示し、3文字
目のアルファベットG、R,Bは、それぞれ、グリーン
、レッド。
ブルーを示し、4文字目の数字は、重みを表わしている
第12図は、透明処理回路の具体例を示す図である。
この透明処理回路60は、キャラクタ面、フ第1−グラ
フ面、ジオメトリツク面、ラスタ面における色コードが
「透明」を示すものであることを検出するものであり、
この検出結果に応じて、プライオリティセレクタ50が
、その「透明」を示している面の次の優先順に位置する
面における色コードを選択するようにしている。
なお、符号CTRは、キャラクタトランスペアレントで
あり、キャラクタ面の出力が透明であることを示す信号
、符号ICPは、イブノアキャラクタブレンであり、モ
ードレジスタ22の1ビットで指定する信号、符号GT
Rは、ジオメトリツクトランスペアレントであり、ジオ
メトリツク面の出力が透明であることを示す信号、符号
IGPは、イブノアジオメトリツクプレンであり、モー
ドレジスタ22の1ビットで指定する信号、符号PTR
は、フォトグラフトランスペアレントであり、フォトグ
ラフ面の出力が透明であることを示す信号、符号RTR
は、ラスクトランスベアレントであり、ラスタ面の出力
が透明であることを示す信号である。
また、透明処理回路60は、ビットマツプモードが指定
され、しかもキャラクタ面またはフォトグラフ面が透明
でないときに、プライオリティセレクタ50の出力を選
択する制御信号SBMMを発生する。この制御信号SB
MMは、セレクタ71.72.73に送られる。また、
制御信号SBMMを使用することによって、カラーパレ
ット33.34の出力を選択できる。
なお、符号DMは、ディスプレーモードの場合に「1」
になる信号であり、符号C0TRは、オール110 I
+検出回路61がオール“0″を検出したときに「1」
を出力する信号であり、符号POTRは、オール“Ot
+検出回路62がオール゛O″を検出したときに「1」
を出力する信号であり、符@BLKは、画面のブランキ
ングを行なう場合に「1」を出力する信号である。
第13図はセレクタ71,72.73の具体例を示す図
である。
1ビットの制御信号SBMMが「1」のときにビットマ
ツプモードに対応する信号(左側2文字がBMとなって
いる信号)を選択し、それが「0」−のときにブロック
カラーモードに対応する信号     1(左側2文字
がPSとなっている信号)を選択する。このようにして
選択されたG3〜Go、R3〜RO,83〜BOの信号
は、それぞれ、D/Aコンバータ80によってアナログ
信号に変換される。
なお、ごットマップモードの場合に、12面のビットマ
ツプを実現するために、キャラクタ画用メモリM1の信
号、フォトグラフ曲用メモリM2の信号、ジオメトリツ
ク面用メモリM3の信号を、それぞれ、グリーン4面、
レッド4面、ブルー4面に対応させている。
なお、上記実施例において、1ブロツクを4ビット×4
ビットとして説明したが、これは、mビット×nビット
(mは2以上の整数、nは1以上の整数)でもよい。こ
の場合、その1ブロツクを、mドツト×1ドツトで構成
されるn個のサブブロックに分け、そのサブブロックご
とに、mビットからなるパターン用ビットと、フォアグ
ランドカラー用ビットと、バックグランドカラー用ビッ
トと、アトリビュート用ビットとを与えることになる。
[発明の効果] 本発明は、通常のビットマツプ方式の表示制御装置を利
用して、ブロックカラーモードで伝送された表示データ
に基づいて、画面を表示することができるという効果を
有する。
【図面の簡単な説明】
第1図は本発明の一実施例を示す図、第2図はビットマ
ツプモードの説明図であり(A>はCRT画面、(B)
はVRAMのマツピングを示す図、第3図はブロックカ
ラーモードの説明図であり、(A)はCRT画面、(B
)はVRAMのマツピング、(C)は71−リビュート
の内容、(D)はアトリビュートの動作説明、(E)は
画面中の名称を示す図、第4図は表示撮能拡張部の一例
を示すブロック図、第5図は1i119I1部の説明図
であり、(A)は制御部、(B)はアクセスブレンセレ
クトレジスタ、(C)はモードレジスタ、(D)はパレ
ットアドレスレジスタを示す図、第6図はキャラクタ部
用カラーセレクタの具体例を示す図、第7図はフォトグ
ラフ部用カラーセレクタの具体例を示す図、第8図はキ
ャラクタ曲用ビット変換回路を示す図、第9図はビット
変換回路における色変換テーブルを示ず図、第10図は
カラーパレットおよびラスタの説明図、第11図はプラ
イオリティセレクタの具体例を示す図、第12図は透明
処理回路の具体例を示す図、第13図はセレクタの具体
例を示す図である。 10・・・表示ii拡張部、20・・・制御部、31・
・・キャラクタ部用カラーセレクタ、32・・・フォト
グラフ画用カラーセレクタ、33・・・ジオメトリツク
面周カラーパレット、34・・・ラスタ面用カラーパレ
ット、41.42・・・ビット変換回路、50・・・プ
ライオリティセレクタ、60・・・透明処理回路、71
.72.73・・・セレクタ、Ml・・・キャラクタ部
用メモリ(VRAM) 、M2・・・フォトグラフ曲用
メモリ(VRAM) 、M3・・・ジオメトリツク曲用
メモリ(VRAM)。 第2図 第3図 第5図

Claims (3)

    【特許請求の範囲】
  1. (1)カラーパレットを含む表示装置において、所定条
    件を満たしたときに、mビット(mは2以上の整数)の
    入力信号に基づいて、nビット(nはm+1以上の整数
    )からなる色コード信号を出力するカラーパレット有効
    化手段を有することを特徴とする表示機能拡張装置。
  2. (2)特許請求の範囲第1項において、 前記所定条件は、前記mビット以外の入力信号が特定の
    値をとるという条件であることを特徴とする表示機能拡
    張装置。
  3. (3)特許請求の範囲第1項において、 前記mビットは、4ビットであり、nビットは、12ビ
    ットであることを特徴とする表示機能拡張装置。
JP59168779A 1984-08-14 1984-08-14 表示機能拡張装置 Pending JPS6146988A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP59168779A JPS6146988A (ja) 1984-08-14 1984-08-14 表示機能拡張装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP59168779A JPS6146988A (ja) 1984-08-14 1984-08-14 表示機能拡張装置

Publications (1)

Publication Number Publication Date
JPS6146988A true JPS6146988A (ja) 1986-03-07

Family

ID=15874306

Family Applications (1)

Application Number Title Priority Date Filing Date
JP59168779A Pending JPS6146988A (ja) 1984-08-14 1984-08-14 表示機能拡張装置

Country Status (1)

Country Link
JP (1) JPS6146988A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH03296799A (ja) * 1990-04-17 1991-12-27 Fujitsu Ltd 画像表示装置

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS58184189A (ja) * 1982-04-21 1983-10-27 株式会社サイラック 色の変化によるブリンク方式
JPS59140487A (ja) * 1983-02-01 1984-08-11 三菱電機株式会社 反転表示制御装置

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS58184189A (ja) * 1982-04-21 1983-10-27 株式会社サイラック 色の変化によるブリンク方式
JPS59140487A (ja) * 1983-02-01 1984-08-11 三菱電機株式会社 反転表示制御装置

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH03296799A (ja) * 1990-04-17 1991-12-27 Fujitsu Ltd 画像表示装置

Similar Documents

Publication Publication Date Title
US4712099A (en) Color-signal converting circuit
JPH0222957B2 (ja)
JPS6025794B2 (ja) カラ−図形表示装置
FI80537B (fi) Datorbildskaermssystem foer producering av faergtext och -grafik.
EP0387550A1 (en) Display control device
JPS60258589A (ja) 文字図形表示回路
JP3816882B2 (ja) 表示用フォントメモリ
JPH01321578A (ja) 画像表示装置
JP2579362B2 (ja) 画面表示装置
JPS6146988A (ja) 表示機能拡張装置
JPS6146986A (ja) 表示機能拡張装置
JPS6146987A (ja) 表示機能拡張装置
US4857909A (en) Image display apparatus
JPS6146985A (ja) 表示機能拡張装置
JPS643273B2 (ja)
JP2885573B2 (ja) 画像処理装置
KR920008274B1 (ko) 그래픽 시스템의 16/256 컬러 스위칭 장치
JPH0121512B2 (ja)
JPS619689A (ja) 表示方式
JPH10254415A (ja) 液晶表示装置および画像信号処理装置
JPH03268075A (ja) 表示装置
JPH07262349A (ja) ディザ変調方法及び回路、ディザテーブル用アドレス発生方法及び回路並びにこれらを用いたハードコピー回路
JPH0695272B2 (ja) 画像表示装置
JPS5968781A (ja) 画像データの優先選択表示方法
JPS62102288A (ja) ビツトマツプデイスプレイ装置