JPH0118612B2 - - Google Patents

Info

Publication number
JPH0118612B2
JPH0118612B2 JP19658483A JP19658483A JPH0118612B2 JP H0118612 B2 JPH0118612 B2 JP H0118612B2 JP 19658483 A JP19658483 A JP 19658483A JP 19658483 A JP19658483 A JP 19658483A JP H0118612 B2 JPH0118612 B2 JP H0118612B2
Authority
JP
Japan
Prior art keywords
frequency
address
memory
data
frequency data
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP19658483A
Other languages
English (en)
Other versions
JPS6089134A (ja
Inventor
Takeaki Oohira
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Yaesu Musen Co Ltd
Original Assignee
Yaesu Musen Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Yaesu Musen Co Ltd filed Critical Yaesu Musen Co Ltd
Priority to JP19658483A priority Critical patent/JPS6089134A/ja
Publication of JPS6089134A publication Critical patent/JPS6089134A/ja
Publication of JPH0118612B2 publication Critical patent/JPH0118612B2/ja
Granted legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03JTUNING RESONANT CIRCUITS; SELECTING RESONANT CIRCUITS
    • H03J5/00Discontinuous tuning; Selecting predetermined frequencies; Selecting frequency bands with or without continuous tuning in one or more of the bands, e.g. push-button tuning, turret tuner
    • H03J5/02Discontinuous tuning; Selecting predetermined frequencies; Selecting frequency bands with or without continuous tuning in one or more of the bands, e.g. push-button tuning, turret tuner with variable tuning element having a number of predetermined settings and adjustable to a desired one of these settings
    • H03J5/0245Discontinuous tuning using an electrical variable impedance element, e.g. a voltage variable reactive diode, in which no corresponding analogue value either exists or is preset, i.e. the tuning information is only available in a digital form
    • H03J5/0272Discontinuous tuning using an electrical variable impedance element, e.g. a voltage variable reactive diode, in which no corresponding analogue value either exists or is preset, i.e. the tuning information is only available in a digital form the digital values being used to preset a counter or a frequency divider in a phase locked loop, e.g. frequency synthesizer
    • H03J5/0281Discontinuous tuning using an electrical variable impedance element, e.g. a voltage variable reactive diode, in which no corresponding analogue value either exists or is preset, i.e. the tuning information is only available in a digital form the digital values being used to preset a counter or a frequency divider in a phase locked loop, e.g. frequency synthesizer the digital values being held in an auxiliary non erasable memory

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Transceivers (AREA)

Description

【発明の詳細な説明】 本発明は無線通信機に係わり、特に送信周波数
並びに受信周波数を記憶するメモリを有する無線
通信機に関する。
従来、無線通信機には第1図に示す如く、メモ
リ18を有し、メモリに周波数データ並びに
SSB・L側、SSB・U側、CW・広、CW・狭、
AM,FM等の運用データを記憶して置く無線通
信機がある。書き込まれる周波数データは操作パ
ネル13に設けられた周波数調整ダイヤル15、
アツプ釦15a、ダウン釦15b分周比設定回路
11等からなる周波数調整手段で調整され、メモ
リ選択ダイヤル17により指定されたアドレスの
データエリヤへ書き込まれる。メモリ18に記憶
された周波数データ(以下、メモリ周波数データ
という)並びに分周比設定回路11で生成された
周波数データ(以下調整周波数データという)は
メモリ呼び出し電鍵14等の操作に応じてデータ
バス切換器10を介してPLL回路4のプログラ
マブルカウンタ9へ送出される。メモリ周波数デ
ータを変更したいときはプリセツト釦16および
メモリ選択ダイヤル17を操作し所望のメモリ周
波数データをデータバス18′aを介して予かじ
め分周比設定回路11へプリセツトする。メモリ
周波数データと調整周波数データは送受信回路側
に対しては周波数調整機能に対応できるか否かの
点が異なるだけで本質的な差は見当らない。送受
信回路側では送信用周波数データ、受信用周波数
データが常時選択的に用意され、かつ両者共微調
整可能、送受信周波数のレバース、同一送受信周
波数可能となることが望ましい。しかし、実際の
回路では周波数調整ダイヤル15の1回転当り変
化域の指定釦、上位MHz部分の数値を指定するバ
ンド選択ダイヤル等が設けられる。また分周比設
定回路11の数値を直接設定できるよう0から9
に相当する数字釦をキーボード12に設けたもの
がある。メモリ周波数データをレジスタ等の蓄積
手段で形成しこの蓄積手段をロータリースイツチ
で選択する送受信周波数選択回路がある。この場
合はロータリースイツチを2個設けてそれぞれの
ロータリースイツチで選択された周波数データを
送信用とするか受信用とするかを決める切換スイ
ツチを設けてある。切換スイツチの親側端子を送
信または受信用スイツチを経由して周波数調整ダ
イヤル15等の周波数調整手段へ接続すれば送信
または受信動作時に周波数調整機能が得られる。
上述した従来の無線通信機は周波数データ生成
手段として若干の不便さ(補正用にバンド選択手
段を併用)がある周波数調整ダイヤルを用い、更
に微調整用としても若干の不便さがある。(補正
用に一回転当り可変量変化手段を併用)周波数調
整ダイヤルを送信または受信用の周波数データ調
整用に使用している。このため、周波数データ生
成手段に数字釦等で直接周波数データを生成し、
またはメモリ等から既に形成された周波数データ
を得たとしても単に上位桁に相当するバンド情報
生成を省略できる程度の利便しかない等データ相
互における論理構造が明確化されない欠点を有し
ている。このため、操作パネルには各種操作部材
が設けられ、操作性が悪く、かつ回路構成が複雑
で、部品点数が多い等の欠点がある。
本発明は上述した点にかんがみなされたもので
周波数データを記憶するメモリと周波数調整手段
で生成される周波数データとの間の論理構造を明
確にした無線通信機を提供することを目的とす
る。
本発明にはメモリを指定する第1、第2、第n
のアドレス指定釦等からなるアドレス指定手段が
設けてある。アドレス指定釦等のアドレス指定手
段を操作する現在、周波数調整手段に対応してい
たアドレスデータを保存してこのアドレスデータ
に係わる周波数データを送信用周波数として用意
するようになつている。アドレス指定釦で指定さ
れたアドレスデータの周波数データは周波数調整
手段へ読み出される。この状態で周波数調整手段
を動作させるとメモリは書き込み動作となり周波
数調整手段で調整中の周波数データは指定された
アドレスのデータエリヤへ書き込まれる。調整中
の周波数データは受信側の周波数データとなるよ
うに構成されている。
以下、本発明による無線通信機の一実施例を図
面と共に説明する。
第3図と第1図、第2図で同一のものには同一
符号を付してあるから説明を省略する。
第3図において、周波数調整手段は桁指定釦
D1〜Do(説明のためnは9とする)周波数選択用
減算釦19、周波数選択用加算ボタン20および
調整周波数データ生成用レジスタ27で構成され
ている。調整周波数データ生成用レジスタ27は
第2図に示す第1位用桁レジスタQ1、第2位用
桁レジスタQ2…第n位用桁レジスタQ9(説明のた
めnは9とする)で形成され桁指定釦D1〜D9
指定された桁レジスタQ1〜Q9が周波数選択用加
算釦20または周波数選択用減算釦19の操作に
応じて出力される加減算パルスを計数し、9から
0へ復帰するときは上位の桁用レジスタQ2〜Q9
へ桁上げパルスを、1から0へ復帰するときは
Q1〜Q8へ桁下げパルスを出力する。桁用レジス
タQ1〜Q9が調整周波数データ生成用レジスタ2
7となる。桁レジスタQ1〜Q9で編成された計数
値が調整周波数データつまり調整可能な周波数デ
ータとなりデータバス10aを介してデータバス
切換器10へパラレル出力される。
M1〜Moはアドレス指定釦である。アドレス指
定釦M1〜Moを操作するとアドレス指定側オア回
路24mが動作し現用側アドレスレジスタ23a
の内容を保存側アドレスレジスタ23bへ移送す
る。
周波数調整手段用周波数データ転送手段は現用
側アドレスレジスタ用メモリ制御回路25aおよ
び現用側アドレスレジスタ23aで構成される。
アドレス指定釦M1〜Moを操作し現用側アドレス
レジスタ23aの内容が保存側アドレスレジスタ
へ移送され、更に、保存側アドレスレジスタで指
定されたアドレスの内容がメモリ周波数データ用
レジスタ28へ読み出された後で現用側アドレス
レジスタ用メモリ制御回路25aが動作する。現
用側アドレスレジスタ用メモリ制御回路25aが
動作すると読み出し書き込み切換スイツチ26の
常閉接点を介してRD端子へ制御信号を送出す
る。RD端子へ制御信号が送出されると、現用側
アドレスレジスタ23aで指定されたアドレスデ
ータのデータエリヤに記憶された周波数データが
読み出されて、調整用周波数データ生成用レジス
タ27へ転送される。
調整動作連動書き込み手段は桁指定側オア回路
24dと読み出し書き込み切換スイツチ26で構
成される。桁指定釦D1〜D9が操作されると桁指
定側オア回路24dが動作し、読み出し書き込み
切換スイツチ26の閉路された常開接点を経由し
てメモリ18のWR端子へメモリ制御信号を送出
する。メモリ18はWR端子へメモリ制御信号を
入力されると書き込み動作となり調整周波数デー
タ生成用レジスタ27の計数値に応じた周波数デ
ータが現用側アドレスレジスタ23aで指定され
たアドレスのデータエリヤへデータバス27aを
経由して書き込まれる。
周波数データ読み出し手段は保存側アドレスレ
ジスタ23b、保存側アドレスレジスタ用メモリ
制御回路25bおよびメモリ周波数データ用レジ
スタ28で構成される。アドレス指定釦M1〜Mo
が操作されアドレス指定側オア回路24mが動作
すると、現用側アドレスレジスタ23aの内容は
レジスタ制御回路23cの制御で保存側アドレス
レジスタ23bへ移送される。と同時に保存側ア
ドレスレジスタ用メモリ制御回路25bが動作し
メモリ18のRD端子へメモリ制御信号を送出す
る。メモリ18はメモリ制御信号をRD端子に入
力されると保存側アドレスレジスタ23bで指定
されたアドレスのデータがデータバス18aを介
してメモリ周波数データ用レジスタ28へ読み出
す。読み出し動作終了後、動作シーケンスは現用
側アドレスレジスタ用メモリ制御回路25aへ渡
たされる。
デイスプレイ22は液晶またはCRTで形成さ
れ第4図に示すようにデイスプレイエリヤM′1
M′oを有し、アドレス指定釦M1〜Moに対応した
周波数データ並びに運用データをデイスプレイす
る。周波数データがデイスプレイされる直下に桁
指定釦D1〜D9が配置される。周波数選択用減算
釦19と周波数選択用加算釦20は桁指定釦D1
〜D9が配置された近傍に設置される。デイスプ
レイエリヤM′1〜M′oの上位2ビツトは「00」
「10」「01」または「11」がデイスプレイされる。
「00」が表示されている場合は該当するメモリエ
リヤのデータは未使用中であることを示してい
る。上位ビツトが「1」の場合は調整周波数デー
タであり、該当するメモリエリヤのデータは調整
周波数データ生成用レジスタ27の調整に応じて
書き換えられる。下位ビツトが「1」の場合はメ
モリ周波数データ用レジスタ10bへ読み出され
ている。図中符号33〜40はオンオフスイツチ
で電源接・断、送信時メータ切換、RFアンプス
イツチ、RFアツテネ−タオンオフ、スピーチプ
ロセツサオンオフ、ノイズブランカオンオフ、
AGC時定数速緩切換、送受信切換、VOXオペレ
ーシヨンが割付けられている。運用モード選択、
AF利得ボリユーム、RF利得ボリユーム、マイク
ゲインコントロール、ドライブコントロール、ス
ケルチボリユーム、ノイズブランカスレツシヨー
ルドボリユーム、IFシフトボリユーム、IFワイ
ズボリユーム等の選択または量的制御を要するも
のは上記それぞれのフアンクシヨンを選択する。
リングカウンタをフアンクシヨン選択釦30の押
下により出力されるパルスで駆動し、リングカウ
ンタの数値により定められたパルス積算カウンタ
へフアンクシヨン用アツプ釦31およびフアンク
シヨン用ダウン釦32により所望の数値を設定す
ることで所定の制御を行こなえるようになつてい
る。制御量はデイスプレイエリヤ22fで表示す
る。また、符号41はメータである。
ここで、メモリ18の1番地に係わるデイスプ
レイエリヤM′1が「01」「50.420,0MHz」、2番地
に係わるデイスプレイエリヤM′2が「10」
「50.500,0MHz」とデイスプレイされていると桁
指定釦D1〜D9、周波数選択用減算釦19、周波
数選択用加算釦20の動作に連動してデイスプレ
イエリヤM′2の周波数データは変化する。調整周
波数データはデータバス切換器10の子側となる
データバス10aと常閉バスの切換側のデータバ
ス10cを介して例えば受信周波数用データとし
てプログラマブルカウンタ9へ送出される。送信
側はデイスプレイエリヤMM′1に係わる50.420,
0MHzが子側のデータバス10bに用意される。
送受信切換スイツチ30の操作によりデータバス
切換器10を制御し子側データバス10aと10
bを介して出力される周波数データを送信または
受信に切換える。アドレス指定釦M1を押下する
とデイスプレイエリヤM′1は「10」「50.420,0M
Hz」となりデイスプレイエリヤM′2は「01」
「50.540,0MHz」となる。同時に調整周波数デー
タ生成用レジスタ27の内容は50.420,0MHzと
なる。また、メモリ周波数データ用レジスタ28
は50.540,0MHzである。つまり、アドレス指定
釦M1とM2の操作で該当するアドレスのデータは
変更することなく、子側のデータバス10aと1
0bの周波数データをレバースする。また、調整
周波数データ生成用レジスタ27で支配されるメ
モリ18のデータエリヤが変つたことになる。デ
イスプレイエリヤM′2の表示が「01」「50.420,
0MHz」のとき再度メモリ指定釦M2を押下すると
上位ビツトは「11」と変化する。つまり、メモリ
18の3番地の周波数データが調整周波数データ
生成用レジスタ27へ読み出され、かつ、調整周
波数データ生成用レジスタ27の調整動作に支配
されて書き込み動作が行こなわれる。ただし、メ
モリ周波数データ用レジスタ28へ読み出された
メモリ周波数データは調整動作の支配を受けな
い。再度メモリ指定釦M2を押下すると上位ビツ
ト「11」は変化しないがメモリ周波数データ用レ
ジスタ28の周波数データは調整されたものと一
致する。
上述したデイスプレイ22では全てのアドレス
に対応したデイスプレイエリヤM′1〜M′oを設け
たが調整周波数データ並びにメモリ周波数データ
に該当するものだけを表示するようにしてもよ
い。
周波数調整手段用周波数データ転送手段、調整
動作連動書き込み手段、周波数データ読み出し手
段はマイクロコンピユータの機能として得てもよ
い。
周波数調整手段は従来のダイヤル式のものを用
いてもよい。この場合は調整動作開始時点を明確
にするための手段を設ける必要がある。
アドレス指定釦M1〜Moを数字釦またはロータ
リースイツチで形成する場合は指定動作開始前の
アドレス並びに指定動作終了時点のアドレスを確
定する手段を設ける。
本発明による無線通信機はメモリのアドレスを
指定するアドレス指定手段とアドレス指定された
直後のメモリの内容を周波数調整手段へ読出して
転送する転送手段と、アドレス指定された直後の
アドレスへ周波数調整手段で調整された周波数デ
ータを書き込む調整動作連動書き込み手段と、先
にアドレス指定されたメモリへ書き込まれた周波
数データを読み出す周波数データ読み出し手段
と、を具備した構成としてあるためアドレス指定
操作と周波数調整操作で書き込み、読み出しの動
作シーケンスを定めたところに特長を有してい
る。このため、メモリと周波数調整手段との間の
論理構造が簡略化され操作性が向上する効果があ
る。また、従来に比べて各種操作部材が削減で
き、かつ、コンピユータエイドの無線通信機に適
用できる等の利便がある。
【図面の簡単な説明】
第1図は従来のメモリ付無線通信機のブロツク
図、第2図はデジタル化された周波数調整手段の
ブロツク図、第3図は本発明になる無線通信機の
一実施例を示すブロツク図、第4図は第3図の操
作パネルの正面図である。 図中符号、1……アンテナ、2……高周波増幅
回路、3……混合器、4……PLL回路、5……
基準信号発生器、6……位相比較器、7……ロー
パスフイルタ、8……電圧制御発振器、9……プ
ログラマブルカウンタ、10……データバス切換
器、11……分周比設定回路、13……操作パネ
ル、14……メモリ呼び出し釦、15……周波数
調整ダイヤル、15a……アツプ釦、15b……
ダウン釦、16……プリセツト釦、17a……書
き込み釦、17……メモリ選択ダイヤル、18…
…メモリ、19……周波数選択用減算釦、20…
…周波数選択用加算釦、21……キーボード、2
2……デイスプレイ、23a……現用側アドレス
レジスタ、23b……保存側アドレスレジスタ、
23c……レジスタ制御回路、24m……アドレ
ス指定側オア回路、24a……桁指定側オア回
路、25a……現用側アドレスレジスタ用メモリ
制御回路、25b……保存側アドレスレジスタ用
メモリ制御回路、26……読み出し書き込み切換
スイツチ、27……調整用周波数データ生成用レ
ジスタ、28……メモリ周波数データ用レジス
タ、30……フアンクシヨン選択釦、31……フ
アンクシヨン用アツプ釦、32……フアンクシヨ
ン用ダウン釦、33〜40……オンオフスイツ
チ、D1〜D9……桁指定釦、M1〜Mo……メモリ
指定釦、Q1〜Q9……桁用レジスタ、S1〜S9′……
桁指定用スイツチである。

Claims (1)

    【特許請求の範囲】
  1. 1 送信周波数並びに受信周波数を調整する周波
    数調整手段と、上記周波数調整手段で調整された
    上記送信周波数並びに受信周波数に係わる周波数
    データを記憶するメモリと、を具備した無線通信
    機において、上記メモリのアドレスを指定するア
    ドレス指定手段と、上記アドレス指定手段で指定
    された直後のアドレスのデータエリヤから上記周
    波数調整手段へ周波数を転送する周波数調整用周
    波数データ転送手段と、上記アドレス指定された
    直後のメモリのデータエリヤへ上記周波数調整手
    段で調整された周波数データを上記周波数調整手
    段の調整動作に応動して書き込む調整動作連動書
    き込み手段と、直前にアドレス指定されたメモリ
    のデータエリヤへ書き込まれた周波数データを読
    み出す周波数データ読み出し手段と、を具備し、
    周波数調整手段並びに周波数データ読み出し手段
    で得た周波数データで送受信周波数を設定するよ
    う構成したことを特徴とする無線通信機。
JP19658483A 1983-10-20 1983-10-20 無線通信機 Granted JPS6089134A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP19658483A JPS6089134A (ja) 1983-10-20 1983-10-20 無線通信機

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP19658483A JPS6089134A (ja) 1983-10-20 1983-10-20 無線通信機

Publications (2)

Publication Number Publication Date
JPS6089134A JPS6089134A (ja) 1985-05-20
JPH0118612B2 true JPH0118612B2 (ja) 1989-04-06

Family

ID=16360166

Family Applications (1)

Application Number Title Priority Date Filing Date
JP19658483A Granted JPS6089134A (ja) 1983-10-20 1983-10-20 無線通信機

Country Status (1)

Country Link
JP (1) JPS6089134A (ja)

Also Published As

Publication number Publication date
JPS6089134A (ja) 1985-05-20

Similar Documents

Publication Publication Date Title
JPS5866412A (ja) 電子同調方式採用ラジオ受信機
JPH07312536A (ja) 短波受信機
JPH0118612B2 (ja)
US4232395A (en) Multiband radio receiver with electronic preset tuning system
JPH0220181B2 (ja)
JPS6112410B2 (ja)
JPH0223096B2 (ja)
JPH0526834Y2 (ja)
JPS6019391Y2 (ja) 多バンド受信機
JPH0118611B2 (ja)
JPH07209450A (ja) タイマ付き受信機
JP3105293B2 (ja) 無線受信機
JPH0633707Y2 (ja) 受信機
JPS59221039A (ja) 無線通信機
JPH0746782B2 (ja) 受信機
JP3252878B2 (ja) シンセサイザ受信機
JPS5912831Y2 (ja) 時計付デイジタルチユ−ナ
JPS59225624A (ja) 無線通信機
JPH079455Y2 (ja) 通信機の受信周波数制御装置
JPS63266931A (ja) 時計機能を有するラジオ受信機
JPS5912828Y2 (ja) チヤネルプログラム装置
JPH0120571B2 (ja)
JPH0430811Y2 (ja)
JPS6012355Y2 (ja) シンセサイザ受信機
JPS637489B2 (ja)