JPH01160547U - - Google Patents
Info
- Publication number
- JPH01160547U JPH01160547U JP5691288U JP5691288U JPH01160547U JP H01160547 U JPH01160547 U JP H01160547U JP 5691288 U JP5691288 U JP 5691288U JP 5691288 U JP5691288 U JP 5691288U JP H01160547 U JPH01160547 U JP H01160547U
- Authority
- JP
- Japan
- Prior art keywords
- data
- bus
- cpu
- outputs
- ram
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000000034 method Methods 0.000 description 3
- 238000010586 diagram Methods 0.000 description 2
- 230000002159 abnormal effect Effects 0.000 description 1
- 230000005856 abnormality Effects 0.000 description 1
- 238000001514 detection method Methods 0.000 description 1
Landscapes
- Detection And Correction Of Errors (AREA)
- Techniques For Improving Reliability Of Storages (AREA)
Description
第1図はこの考案の一実施例によるプログラム
制御装置を示す構成図、第2図は複数回のメモリ
エラーを防ぐプログラムのフローチヤート、第3
図は従来のプログラム制御装置を示す構成図であ
る。 図において、1はCPU、2はROM、3はR
AM、4はECC回路、5はタイマー、6は割り
込みコントローラ、7はタイマー出力信号、8は
異常割り込み信号、9は異常検出信号、10はバ
ス、11はタイマー割り込み信号、12はタイマ
ーセツト処理、13は従来のプログラム処理、1
4は割り込み処理、15はレジスタ保護処理、1
6はRAM領域の読みだし処理、17はレジスタ
復帰処理である。なお、図中、同一符号は同一、
又は相当部分を示す。
制御装置を示す構成図、第2図は複数回のメモリ
エラーを防ぐプログラムのフローチヤート、第3
図は従来のプログラム制御装置を示す構成図であ
る。 図において、1はCPU、2はROM、3はR
AM、4はECC回路、5はタイマー、6は割り
込みコントローラ、7はタイマー出力信号、8は
異常割り込み信号、9は異常検出信号、10はバ
ス、11はタイマー割り込み信号、12はタイマ
ーセツト処理、13は従来のプログラム処理、1
4は割り込み処理、15はレジスタ保護処理、1
6はRAM領域の読みだし処理、17はレジスタ
復帰処理である。なお、図中、同一符号は同一、
又は相当部分を示す。
Claims (1)
- アドレスバスとデータバスと制御入力端子を持
つCPU(中央処理装置)と、上記CPUとアド
レスバスとデータバスとで接続されているRAM
(RANDOM ACCESS MEMORY)
と上記RAMのデータバスとチエツクバスを接続
し、チエツクビツトを生成し上記RAMに記憶し
たり、データとチエツクビツトを比較して、間違
いがあれば正しいデータをデータバスに出力する
ECC回路と、上記CPUにて指定された時間を
過ぎると割り込み信号を出力するタイマーと、上
記タイマーの割り込み信号を受け、上記CPUに
割り込み信号を出力する割り込みコントローラと
、上記CPUのアドレスバスとデータバスと接続
されていて割り込み発生毎に上記RAMデータを
リードし、データを訂正するプログラムが書かれ
ているROM(READ ONLY MEMOR
Y)を備えたことを特徴とするプログラム制御装
置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP5691288U JPH01160547U (ja) | 1988-04-27 | 1988-04-27 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP5691288U JPH01160547U (ja) | 1988-04-27 | 1988-04-27 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH01160547U true JPH01160547U (ja) | 1989-11-08 |
Family
ID=31282772
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP5691288U Pending JPH01160547U (ja) | 1988-04-27 | 1988-04-27 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH01160547U (ja) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8961172B2 (en) | 2011-05-12 | 2015-02-24 | Rmo, Inc. | Self ligating orthodontic bracket having a rotatable member |
US8979528B2 (en) | 2006-09-07 | 2015-03-17 | Rmo, Inc. | Customized orthodontic appliance method and system |
US9144473B2 (en) | 2009-03-16 | 2015-09-29 | Rmo, Inc. | Orthodontic bracket having an archwire channel and archwire retaining mechanism |
-
1988
- 1988-04-27 JP JP5691288U patent/JPH01160547U/ja active Pending
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8979528B2 (en) | 2006-09-07 | 2015-03-17 | Rmo, Inc. | Customized orthodontic appliance method and system |
US9144473B2 (en) | 2009-03-16 | 2015-09-29 | Rmo, Inc. | Orthodontic bracket having an archwire channel and archwire retaining mechanism |
US8961172B2 (en) | 2011-05-12 | 2015-02-24 | Rmo, Inc. | Self ligating orthodontic bracket having a rotatable member |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7246257B2 (en) | Computer system and memory control method thereof | |
JPH01160547U (ja) | ||
JPH04165548A (ja) | メモリアドレス制御方式 | |
US5497481A (en) | Microcomputer computer system having plural programmable timers and preventing memory access operations from interfering with timer start requests | |
JP2702972B2 (ja) | メモリ初期設定方式 | |
JPS6159565A (ja) | マルチコンピユ−タシステムの割込入力装置 | |
JPH046030B2 (ja) | ||
JP3110222B2 (ja) | マイクロコンピュータ | |
JP2592525B2 (ja) | 共通バスシステムの異常検出回路 | |
JPH01196645A (ja) | メモリ装置 | |
JPH03175538A (ja) | 二重化処理装置 | |
JPH0387936A (ja) | 計算機の異常検出回路 | |
JPH04106627A (ja) | 情報処理装置 | |
JPH03220649A (ja) | パリティチェック回路 | |
JPH04123145A (ja) | マイクロコンピュータ | |
JPS6133551A (ja) | マイクロプロセツサ監視装置 | |
JPS5898900A (ja) | マイクロプロセツサ制御システム | |
JPS6385833A (ja) | マイクロプロセツサの制御回路 | |
JPH0359740A (ja) | メモリ障害検出方式 | |
JPH08305636A (ja) | メモリ装置 | |
JPS63193249A (ja) | マイクロプログラム制御装置 | |
JPH0253169A (ja) | マルチマイクロプロセッサシステムの故障検知装置 | |
JPS59221900A (ja) | メモリ検定装置 | |
JPS6373352A (ja) | サ−キツトボ−ド実装検出方式 | |
JPH0293854A (ja) | テストアンドセット方式 |