JP7526642B2 - 半導体装置およびその製造方法 - Google Patents
半導体装置およびその製造方法 Download PDFInfo
- Publication number
- JP7526642B2 JP7526642B2 JP2020193076A JP2020193076A JP7526642B2 JP 7526642 B2 JP7526642 B2 JP 7526642B2 JP 2020193076 A JP2020193076 A JP 2020193076A JP 2020193076 A JP2020193076 A JP 2020193076A JP 7526642 B2 JP7526642 B2 JP 7526642B2
- Authority
- JP
- Japan
- Prior art keywords
- heat dissipation
- dissipation sheet
- semiconductor chip
- cover member
- wiring board
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W40/00—Arrangements for thermal protection or thermal control
- H10W40/20—Arrangements for cooling
- H10W40/22—Arrangements for cooling characterised by their shape, e.g. having conical or cylindrical projections
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W40/00—Arrangements for thermal protection or thermal control
- H10W40/20—Arrangements for cooling
- H10W40/22—Arrangements for cooling characterised by their shape, e.g. having conical or cylindrical projections
- H10W40/226—Arrangements for cooling characterised by their shape, e.g. having conical or cylindrical projections characterised by projecting parts, e.g. fins to increase surface area
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W40/00—Arrangements for thermal protection or thermal control
- H10W40/20—Arrangements for cooling
- H10W40/25—Arrangements for cooling characterised by their materials
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W40/00—Arrangements for thermal protection or thermal control
- H10W40/20—Arrangements for cooling
- H10W40/25—Arrangements for cooling characterised by their materials
- H10W40/258—Metallic materials
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W40/00—Arrangements for thermal protection or thermal control
- H10W40/70—Fillings or auxiliary members in containers or in encapsulations for thermal protection or control
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W76/00—Containers; Fillings or auxiliary members therefor; Seals
- H10W76/10—Containers or parts thereof
- H10W76/12—Containers or parts thereof characterised by their shape
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W76/00—Containers; Fillings or auxiliary members therefor; Seals
- H10W76/60—Seals
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W95/00—Packaging processes not covered by the other groups of this subclass
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W70/00—Package substrates; Interposers; Redistribution layers [RDL]
- H10W70/60—Insulating or insulated package substrates; Interposers; Redistribution layers
- H10W70/611—Insulating or insulated package substrates; Interposers; Redistribution layers for connecting multiple chips together
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W70/00—Package substrates; Interposers; Redistribution layers [RDL]
- H10W70/60—Insulating or insulated package substrates; Interposers; Redistribution layers
- H10W70/62—Insulating or insulated package substrates; Interposers; Redistribution layers characterised by their interconnections
- H10W70/63—Vias, e.g. via plugs
- H10W70/635—Through-vias
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W70/00—Package substrates; Interposers; Redistribution layers [RDL]
- H10W70/60—Insulating or insulated package substrates; Interposers; Redistribution layers
- H10W70/67—Insulating or insulated package substrates; Interposers; Redistribution layers characterised by their insulating layers or insulating parts
- H10W70/68—Shapes or dispositions thereof
- H10W70/685—Shapes or dispositions thereof comprising multiple insulating layers
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W72/00—Interconnections or connectors in packages
- H10W72/851—Dispositions of multiple connectors or interconnections
- H10W72/874—On different surfaces
- H10W72/884—Die-attach connectors and bond wires
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W90/00—Package configurations
- H10W90/701—Package configurations characterised by the relative positions of pads or connectors relative to package parts
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W90/00—Package configurations
- H10W90/701—Package configurations characterised by the relative positions of pads or connectors relative to package parts
- H10W90/721—Package configurations characterised by the relative positions of pads or connectors relative to package parts of bump connectors
- H10W90/724—Package configurations characterised by the relative positions of pads or connectors relative to package parts of bump connectors between a chip and a stacked insulating package substrate, interposer or RDL
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W90/00—Package configurations
- H10W90/701—Package configurations characterised by the relative positions of pads or connectors relative to package parts
- H10W90/731—Package configurations characterised by the relative positions of pads or connectors relative to package parts of die-attach connectors
- H10W90/734—Package configurations characterised by the relative positions of pads or connectors relative to package parts of die-attach connectors between a chip and a stacked insulating package substrate, interposer or RDL
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W90/00—Package configurations
- H10W90/701—Package configurations characterised by the relative positions of pads or connectors relative to package parts
- H10W90/731—Package configurations characterised by the relative positions of pads or connectors relative to package parts of die-attach connectors
- H10W90/736—Package configurations characterised by the relative positions of pads or connectors relative to package parts of die-attach connectors between a chip and a stacked lead frame, conducting package substrate or heat sink
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W90/00—Package configurations
- H10W90/701—Package configurations characterised by the relative positions of pads or connectors relative to package parts
- H10W90/751—Package configurations characterised by the relative positions of pads or connectors relative to package parts of bond wires
- H10W90/754—Package configurations characterised by the relative positions of pads or connectors relative to package parts of bond wires between a chip and a stacked insulating package substrate, interposer or RDL
Landscapes
- Cooling Or The Like Of Semiconductors Or Solid State Devices (AREA)
- Chemical & Material Sciences (AREA)
- Engineering & Computer Science (AREA)
- Materials Engineering (AREA)
Description
本願において、実施の態様の記載は、必要に応じて、便宜上複数のセクション等に分けて記載するが、特にそうでない旨明示した場合を除き、これらは相互に独立別個のものではなく、記載の前後を問わず、単一の例の各部分、一方が他方の一部詳細または一部または全部の変形例等である。また、原則として、同様の部分は繰り返しの説明を省略する。また、実施の態様における各構成要素は、特にそうでない旨明示した場合、理論的にその数に限定される場合および文脈から明らかにそうでない場合を除き、必須のものではない。
図1は、本実施の形態の半導体装置の上面図である。図2は、図1に示す半導体装置の下面図である。また、図3は、図1に示すカバー部材を取り除いた状態で配線基板上の半導体装置の内部構造を示す平面図である。また、図4は、図1のA-A線に沿った断面図である。
次に、図4に示す放熱シートTIMおよびカバー部材LIDの詳細について説明する。図5は、図4に示すカバー部材を放熱シート側から視た平面図である。図6は、図5のB-B線に沿った拡大断面図である。図7は、図5に対する変形例である接着部材のレイアウトの一例を示す平面図である。図5および図7において、半導体チップCHP1と対向する部分LID1の輪郭を二点鎖線で示している。また、図5および図7において、放熱シートTIMとカバー部材LIDとの間に配置される複数の接着部材BND2の輪郭を点線で記載している。なお、以下の説明において、図5の変形例として示す各図において、部分LID1の輪郭を二点鎖線で示し、接着部材BND2のうち、放熱シートTIMとカバー部材LIDとの間に配置されている部分を点線で示す。
次に、図1~図4に示す半導体装置に対する変形例として、カバー部材LIDと配線基板SUB1との間に、半導体チップ以外の電子部品が配置されている場合の実施態様について説明する。図9は、図4に対する変形例である半導体装置の断面図である。図10は、図5に対する他の変形例であって、図9に示すカバー部材を放熱シート側から視た平面図である。
次に、図11に対する変形例として、接着部材の接着固定方法の変形例について説明する。図13は、図11に対する変形例を示す平面図である。図14は、図13のC-C線に沿った拡大断面図である。図13では、放熱シートTIMの一部分が接着部材BND3に覆われるので、放熱シートTIMの輪郭を点線で示している。
次に、上記した半導体装置の製造方法について順に説明する。本セクションでは、半導体装置の代表例として、図4に示す半導体装置の製造方法を取り上げて説明し、上記した各変形例については、代表例との相違点のみ説明する。図15は、図1~図4を用いて説明した半導体装置の組立工程のフローを示す説明図である。
図15に示す基板準備工程として、図4に示す配線基板SUB1を準備する。本工程で準備する配線基板SUB1は、図4を用いて説明した配線基板SUB1の各部材が形成されている。ただし、本工程の段階では、配線基板SUB1には、半導体チップCHP1、放熱シートTIMおよびカバー部材LIDのそれぞれが搭載される前の配線基板SUB1を準備する。
また、図15に示すチップ準備工程として、図3、および図4に示す半導体チップCHP1を準備する。半導体チップCHP1の構造は、既に説明した通りなので、重複する説明は省略する。
図15に示すカバー準備工程として、図4に示すように放熱シートが予め接着されたカバー部材LIDを準備する。本工程の詳細は後述する。
次に、図15に示すダイボンド工程として、図4に示すように配線基板SUB1の上面2t上に半導体チップCHP1を搭載する。ダイボンド工程において、半導体チップCHP1は、表面3tが配線基板SUB1の上面2tと対向するように配線基板SUB1上に搭載される。半導体チップCHP1の複数の電極3PDのそれぞれは、配線基板SUB1の複数の端子2PDのそれぞれと対向する位置に配置される。半導体チップCHP1を配線基板SUB1上に配置した後、リフロー処理を施すことにより、複数の電極3PDと複数の端子2PDのそれぞれは、突起電極3BPを介して電気的に接続される。このような接続方式は、フリップチップ接続方式とよばれ、本実施の形態のダイボンド工程は、半導体チップCHP1の表面3tと配線基板SUB1の上面2tとが対向する、フェイスダウン実装方式と呼ばれる。
次に、図15に示す封止工程として、図4に示すように、半導体チップCHP1と配線基板SUB1との間にアンダフィル樹脂UFが供給され、複数の突起電極3BPが互いに絶縁された状態で封止される。
次に、図15に示すカバー搭載工程として、図4に示すように、カバー部材LIDを配線基板SUB1の上面2t上に搭載する。カバー搭載工程は、カバー部材LIDを配線基板SUB1に接着部材BND1を介して接着するカバー接着工程と、接着部材BND1を硬化させる接着部材硬化工程と、を有する。本工程では、半導体チップCHP1の全体、放熱シートTIMの全体、および配線基板SUB1の一部分を覆い、かつ、放熱シートTIMと半導体チップCHP1の裏面3bとが対向するように、カバー部材LIDを配線基板SUB1の上面2t上に接着固定する。
次に、図15に示すボールマウント工程として、配線基板SUB1の下面に形成された複数のランド2LD(図4参照)に複数の半田ボールSB(図2および図4参照)を接合する。本工程では、配線基板SUB1の下面において露出する複数のランド2LDのそれぞれの上に半田ボールSBを配置した後、加熱することで複数の半田ボールSBとランド2LDとを接合する。本工程により、複数の半田ボールSBは、配線基板SUB1を介して半導体チップCHP1と電気的に接続される。
次に、図15に示すカバー準備工程の詳細について説明する。図15に示すように、カバー準備工程は、カバー成形工程、接着剤塗布工程、放熱シート接着工程、および接着部材硬化工程を有する。
図16は、図4、図9および図12のうちいずれかに記載されたカバー部材と配線基板との接着部分周辺の変形例を示す拡大平面図である。
2Cb 下面
2CP 導体パターン(グランドプレーン)
2CR 絶縁層(コア材、コア絶縁層)
2Ct 上面
2d 配線
2e 絶縁膜
2LD ランド
2PD 端子
2s 側面
2t 上面(面、主面、チップ搭載面、第1主面)
2THW スルーホール配線
2v ビア
3b 裏面(面、主面、下面)
3BP,5BP 突起電極(バンプ電極)
3PD,5PD 電極(パッド、電極パッド、ボンディングパッド)
3PF 絶縁膜
3s 側面
3t 表面(主面、上面)
4a,4b 面
BNA 粘着層
BND,BND1,BND2,BND3,BND4 接着部材
BNF フィルム層
CHP1 半導体チップ(半導体部品、電子部品)
CHP2 半導体部品(電子部品)
EC1 電子部品
ECe1 電極
LID カバー部材(リッド、ヒートスプレッダ、放熱部材)
LID1,LID2 部分
LIDf フランジ部分
PKG1,PKG2,PKG3,PKG4 半導体装置
SB 半田ボール(半田材、外部端子、電極、外部電極)
SR1,SR2 絶縁膜
SUB1 配線基板
Tc1,Tc2,Tc3,Tc4 角部
TIM 放熱シート
TIM1,TIM2 部分
Ts1,Ts2,Ts3,Ts4 辺
UF アンダフィル樹脂(絶縁性樹脂)
WL1-WL8 配線層
Claims (12)
- 第1面を有する配線基板と、
複数の端子が配列された第2面、および前記第2面の反対側の第3面を有し、前記第2面が前記配線基板の前記第1面と対向するように前記配線基板上に搭載される半導体チップと、
前記半導体チップの前記第3面上に前記半導体チップの全体を覆うように配置され、前記半導体チップの前記第3面よりも面積が大きい放熱シートと、
前記半導体チップの全体、前記放熱シートの全体、および前記配線基板の一部分を覆い、かつ、前記放熱シートが固定されたカバー部材と、
を有し、
前記カバー部材は、前記半導体チップの前記第3面と対向する第1部分と、前記第1部分の周囲に配置され、第1接着部材を介して前記配線基板の前記第1面上に接着固定されるフランジ部分と、前記第1部分と前記フランジ部分との間にある第2部分と、を有し、
前記放熱シート側から前記カバー部材を視た平面視において、前記放熱シートは、前記放熱シートと前記カバー部材との間に部分的に配置された第2接着部材を介して前記カバー部材に接着固定されている、半導体装置。 - 請求項1において、
前記放熱シートは、前記カバー部材の前記第2部分と重なる位置に配置された前記第2接着部材を介して前記カバー部材に接着固定されている、半導体装置。 - 請求項2において、
前記第2接着部材は、前記カバー部材の前記第1部分と重なる位置には配置されない、半導体装置。 - 請求項1において、
前記放熱シートは、互いに離間する複数の前記第2接着部材を介して前記カバー部材に接着固定されている、半導体装置。 - 請求項1において、
前記配線基板上に搭載され、前記カバー部材に覆われる電子部品をさらに有し、
前記電子部品は、前記カバー部材と前記配線基板とに囲まれた空間内に露出する電極を有し、
平面視において、前記放熱シートは、4個の辺と、前記4個の辺のうちの2辺が交差する4個の角部と、を有し、
前記放熱シートの4個の角部のそれぞれには、前記第2接着部材が接着されている、半導体装置。 - 請求項1において、
前記配線基板上に搭載され、前記カバー部材に覆われる半導体部品をさらに有し、
前記放熱シートは、前記半導体チップおよび前記半導体部品のそれぞれを覆うように配置されている、半導体装置。 - 第1面を有する配線基板と、
複数の端子が配列された第2面、および前記第2面の反対側の第3面を有し、前記第2面が前記配線基板の前記第1面と対向するように前記配線基板上に搭載される半導体チップと、
前記半導体チップの前記第3面上に前記半導体チップの全体を覆うように配置され、前記半導体チップの前記第3面よりも面積が大きい放熱シートと、
前記半導体チップの全体、前記放熱シートの全体、および前記配線基板の一部分を覆い、かつ、前記放熱シートが固定されたカバー部材と、
を有し、
前記カバー部材は、前記半導体チップの前記第3面と対向する第1部分と、前記第1部分の周囲に配置され、第1接着部材を介して前記配線基板の前記第1面上に接着固定されるフランジ部分と、前記第1部分と前記フランジ部分との間にある第2部分と、を有し、
前記放熱シート側から前記カバー部材を視た平面視において、前記放熱シートは、前記カバー部材の前記第2部分と重なる位置に配置された第2接着部材を介して前記カバー部材に接着固定されている、半導体装置。 - 請求項7において、
前記放熱シートは、前記半導体チップと対向する第4面および前記第4面の反対側の第5面を有し、
前記第2接着部材は、フィルム層と、前記フィルム層の一方の面に形成された粘着層とを有するテープ材であり、
前記第2接着部材の前記粘着層は、前記放熱シートの前記第4面および前記カバー部材に張り付けられている、半導体装置。 - 請求項8において、
前記放熱シートは、互いに離間する複数の前記第2接着部材により前記カバー部材に接着固定されている、半導体装置。 - 請求項8において、
前記配線基板上に搭載され、前記カバー部材に覆われる電子部品をさらに有し、
前記電子部品は、前記カバー部材と前記配線基板とに囲まれた空間内に露出する電極を有し、
平面視において、前記放熱シートは、4個の辺と、前記4個の辺のうちの2辺が交差する4個の角部と、を有し、
前記放熱シートの4個の角部のそれぞれには、前記第2接着部材が接着されている、半導体装置。 - (a)第1面を有する配線基板と、複数の端子が配列された第2面、および前記第2面の反対側の第3面を有する半導体チップと、放熱シートが接着されたカバー部材と、を準備する工程と、
(b)前記配線基板の前記第1面上に、前記第2面と前記第1面とが対向するように前記半導体チップを前記配線基板上に搭載する工程と、
(c)前記(b)工程の後、前記半導体チップの全体、前記放熱シートの全体、および前記配線基板の一部分を覆い、かつ、前記放熱シートと前記半導体チップの前記第3面とが対向するように、前記カバー部材を前記配線基板の前記第1面上に接着固定する工程と、
を含み、
前記カバー部材は、前記(c)工程において前記半導体チップの前記第3面と対向する第1部分と、前記第1部分の周囲に配置され、第1接着部材を介して前記配線基板の前記第1面上に接着固定されるフランジ部分と、前記第1部分と前記フランジ部分との間にある第2部分と、を有し、
前記放熱シートの面積は、前記半導体チップの前記第3面よりも大きく、
前記(a)工程において、前記放熱シート側から前記カバー部材を視た平面視において、前記放熱シートは、前記放熱シートと前記カバー部材との間に部分的に配置された第2接着部材を介して前記カバー部材に接着固定される、半導体装置の製造方法。 - (a)第1面を有する配線基板と、複数の端子が配列された第2面、および前記第2面の反対側の第3面を有する半導体チップと、放熱シートが接着されたカバー部材と、を準備する工程と、
(b)前記配線基板の前記第1面上に、前記第2面と前記第1面とが対向するように前記半導体チップを前記配線基板上に搭載する工程と、
(c)前記(b)工程の後、前記半導体チップの全体、前記放熱シートの全体、および前記配線基板の一部分を覆い、かつ、前記放熱シートと前記半導体チップの前記第3面とが対向するように、前記カバー部材を前記配線基板の前記第1面上に接着固定する工程と、
を含み、
前記カバー部材は、前記(c)工程において前記半導体チップの前記第3面と対向する第1部分と、前記第1部分の周囲に配置され、第1接着部材を介して前記配線基板の前記第1面上に接着固定されるフランジ部分と、前記第1部分と前記フランジ部分との間にある第2部分と、を有し、
前記放熱シートは、前記半導体チップと対向する第4面および前記第4面の反対側の第5面を有し、
前記放熱シートの前記第4面の面積は、前記半導体チップの前記第3面よりも大きく、
前記(a)工程において、前記放熱シート側から前記カバー部材を視た平面視において、前記放熱シートは、前記第2部分と重なる位置に配置された第2接着部材を介して前記カバー部材に接着固定される、半導体装置の製造方法。
Priority Applications (6)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2020193076A JP7526642B2 (ja) | 2020-11-20 | 2020-11-20 | 半導体装置およびその製造方法 |
| TW110135714A TWI918724B (zh) | 2020-11-20 | 2021-09-27 | 半導體裝置及其製造方法 |
| US17/517,908 US12148680B2 (en) | 2020-11-20 | 2021-11-03 | Semiconductor device and method of manufacturing the same |
| CN202111320041.5A CN114520202A (zh) | 2020-11-20 | 2021-11-09 | 半导体器件及其制造方法 |
| EP21207108.8A EP4002444B1 (en) | 2020-11-20 | 2021-11-09 | Semiconductor device |
| KR1020210158279A KR102904362B1 (ko) | 2020-11-20 | 2021-11-17 | 반도체 장치 및 그 제조 방법 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2020193076A JP7526642B2 (ja) | 2020-11-20 | 2020-11-20 | 半導体装置およびその製造方法 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JP2022081872A JP2022081872A (ja) | 2022-06-01 |
| JP7526642B2 true JP7526642B2 (ja) | 2024-08-01 |
Family
ID=78819257
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2020193076A Active JP7526642B2 (ja) | 2020-11-20 | 2020-11-20 | 半導体装置およびその製造方法 |
Country Status (5)
| Country | Link |
|---|---|
| US (1) | US12148680B2 (ja) |
| EP (1) | EP4002444B1 (ja) |
| JP (1) | JP7526642B2 (ja) |
| KR (1) | KR102904362B1 (ja) |
| CN (1) | CN114520202A (ja) |
Families Citing this family (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| FR3136888B1 (fr) * | 2022-06-16 | 2025-06-20 | St Microelectronics Grenoble 2 | Boîtiers de circuit intégré |
| CN117253864A (zh) * | 2022-06-16 | 2023-12-19 | 意法半导体(格勒诺布尔2)公司 | 集成电路封装件 |
Citations (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2014022577A (ja) | 2012-07-19 | 2014-02-03 | Fujitsu Semiconductor Ltd | 半導体装置及び半導体装置の製造方法 |
| JP2014192520A (ja) | 2013-03-28 | 2014-10-06 | Dexerials Corp | ヒートスプレッダ、放熱部品及び実装体 |
| JP2014220278A (ja) | 2013-05-01 | 2014-11-20 | ルネサスエレクトロニクス株式会社 | 半導体装置 |
Family Cites Families (7)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPH11121640A (ja) * | 1997-10-21 | 1999-04-30 | Oki Electric Ind Co Ltd | 素子パッケージ及びそのパッケージの実装構造 |
| JP2000192337A (ja) | 1998-12-21 | 2000-07-11 | Mitsubishi Chemicals Corp | 黒鉛質炭素繊維及びそれを用いた放熱シート |
| KR100447867B1 (ko) | 2001-10-05 | 2004-09-08 | 삼성전자주식회사 | 반도체 패키지 |
| JP2007042719A (ja) | 2005-08-01 | 2007-02-15 | Nec Electronics Corp | 半導体装置 |
| JP2012054597A (ja) | 2011-11-07 | 2012-03-15 | Renesas Electronics Corp | 半導体装置 |
| JP6197619B2 (ja) * | 2013-12-09 | 2017-09-20 | 富士通株式会社 | 電子装置及び電子装置の製造方法 |
| JP7001530B2 (ja) * | 2018-04-16 | 2022-01-19 | ルネサスエレクトロニクス株式会社 | 半導体装置 |
-
2020
- 2020-11-20 JP JP2020193076A patent/JP7526642B2/ja active Active
-
2021
- 2021-11-03 US US17/517,908 patent/US12148680B2/en active Active
- 2021-11-09 CN CN202111320041.5A patent/CN114520202A/zh active Pending
- 2021-11-09 EP EP21207108.8A patent/EP4002444B1/en active Active
- 2021-11-17 KR KR1020210158279A patent/KR102904362B1/ko active Active
Patent Citations (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2014022577A (ja) | 2012-07-19 | 2014-02-03 | Fujitsu Semiconductor Ltd | 半導体装置及び半導体装置の製造方法 |
| JP2014192520A (ja) | 2013-03-28 | 2014-10-06 | Dexerials Corp | ヒートスプレッダ、放熱部品及び実装体 |
| JP2014220278A (ja) | 2013-05-01 | 2014-11-20 | ルネサスエレクトロニクス株式会社 | 半導体装置 |
Also Published As
| Publication number | Publication date |
|---|---|
| CN114520202A (zh) | 2022-05-20 |
| EP4002444A1 (en) | 2022-05-25 |
| US20220165638A1 (en) | 2022-05-26 |
| EP4002444B1 (en) | 2023-07-26 |
| JP2022081872A (ja) | 2022-06-01 |
| KR102904362B1 (ko) | 2025-12-26 |
| TW202236552A (zh) | 2022-09-16 |
| KR20220069835A (ko) | 2022-05-27 |
| US12148680B2 (en) | 2024-11-19 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US10204848B2 (en) | Semiconductor chip package having heat dissipating structure | |
| US6395582B1 (en) | Methods for forming ground vias in semiconductor packages | |
| US20160225692A1 (en) | Semiconductor package and fabricating method thereof | |
| US20110140262A1 (en) | Module package with embedded substrate and leadframe | |
| JP2003318361A (ja) | 半導体装置及びその製造方法 | |
| US9035472B2 (en) | Semiconductor device | |
| TWI587415B (zh) | 半導體裝置之製造方法 | |
| US20120168930A1 (en) | Semiconductor device | |
| JP4901458B2 (ja) | 電子部品内蔵基板 | |
| WO2004112129A1 (ja) | 電子装置 | |
| JP2000082722A (ja) | 半導体装置及びその製造方法、回路基板並びに電子機器 | |
| US6992380B2 (en) | Package for semiconductor device having a device-supporting polymeric material covering a solder ball array area | |
| JP7526642B2 (ja) | 半導体装置およびその製造方法 | |
| JP6591234B2 (ja) | 半導体装置 | |
| JP2024055042A (ja) | 半導体装置 | |
| US20120292756A1 (en) | Semiconductor device with heat spreader | |
| JP2006073554A (ja) | 回路装置およびその製造方法 | |
| JP2008235492A (ja) | 半導体装置および半導体装置の製造方法 | |
| JP2006073677A (ja) | 半導体素子のシールド構造及びシールド方法 | |
| JP4652428B2 (ja) | 半導体装置およびその製造方法 | |
| JP2026010952A (ja) | 半導体装置およびその製造方法 | |
| JP2005167159A (ja) | 積層型半導体装置 | |
| JP2008270511A (ja) | 電子装置 | |
| JP2012174950A (ja) | 半導体装置およびその製造方法 | |
| JP4117480B2 (ja) | 半導体装置及びその製造方法、回路基板並びに電子機器 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20230427 |
|
| A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20240208 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20240402 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20240426 |
|
| TRDD | Decision of grant or rejection written | ||
| A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20240709 |
|
| A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20240722 |
|
| R150 | Certificate of patent or registration of utility model |
Ref document number: 7526642 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |