JP7109167B2 - プローブカード、及びそれを含むテスト装置 - Google Patents
プローブカード、及びそれを含むテスト装置 Download PDFInfo
- Publication number
- JP7109167B2 JP7109167B2 JP2017171494A JP2017171494A JP7109167B2 JP 7109167 B2 JP7109167 B2 JP 7109167B2 JP 2017171494 A JP2017171494 A JP 2017171494A JP 2017171494 A JP2017171494 A JP 2017171494A JP 7109167 B2 JP7109167 B2 JP 7109167B2
- Authority
- JP
- Japan
- Prior art keywords
- output
- input
- probe pin
- probe
- switch
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R1/00—Details of instruments or arrangements of the types included in groups G01R5/00 - G01R13/00 and G01R31/00
- G01R1/02—General constructional details
- G01R1/06—Measuring leads; Measuring probes
- G01R1/067—Measuring probes
- G01R1/073—Multiple probes
- G01R1/07307—Multiple probes with individual probe elements, e.g. needles, cantilever beams or bump contacts, fixed in relation to each other, e.g. bed of nails fixture or probe card
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R1/00—Details of instruments or arrangements of the types included in groups G01R5/00 - G01R13/00 and G01R31/00
- G01R1/02—General constructional details
- G01R1/06—Measuring leads; Measuring probes
- G01R1/067—Measuring probes
- G01R1/073—Multiple probes
- G01R1/07307—Multiple probes with individual probe elements, e.g. needles, cantilever beams or bump contacts, fixed in relation to each other, e.g. bed of nails fixture or probe card
- G01R1/07342—Multiple probes with individual probe elements, e.g. needles, cantilever beams or bump contacts, fixed in relation to each other, e.g. bed of nails fixture or probe card the body of the probe being at an angle other than perpendicular to test object, e.g. probe card
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R1/00—Details of instruments or arrangements of the types included in groups G01R5/00 - G01R13/00 and G01R31/00
- G01R1/02—General constructional details
- G01R1/06—Measuring leads; Measuring probes
- G01R1/067—Measuring probes
- G01R1/06766—Input circuits therefor
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R31/00—Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
- G01R31/28—Testing of electronic circuits, e.g. by signal tracer
- G01R31/2851—Testing of integrated circuits [IC]
- G01R31/2886—Features relating to contacting the IC under test, e.g. probe heads; chucks
- G01R31/2889—Interfaces, e.g. between probe and tester
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R35/00—Testing or calibrating of apparatus covered by the other groups of this subclass
Landscapes
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- General Engineering & Computer Science (AREA)
- Testing Or Measuring Of Semiconductors Or The Like (AREA)
- Measuring Leads Or Probes (AREA)
- Tests Of Electronic Circuits (AREA)
Description
本発明の技術的思想が解決しようとする他の課題は、前記プローブカードを含むテスト装置を提供することである。
図1を参照すれば、プローブカード100は、基板110、及び基板110の一面上に設けられたプローブピン120を含む。
一実施形態において、第1プローブピン130の高さ130Hと、第2プローブピン140の高さ140Hとの差は、第1プローブピン130の支持部131の高さ131Hと、第2プローブピン140の支持部141の高さ141Hとの差と大体同一である。
即ち、テスト工程が進められる間、第2プローブピン140aを介して、第2出力信号受信部220bに伝達された第2DC出力信号DC_OUT2又はDC_OUT2’を検出し、プローブカード100bの不良如何を判断できる。
即ち、テスト工程が進められる間、第2プローブピン140bを介して、出力信号受信部220に伝達された出力信号SIG_OUT又はSIG_OUT’を検出し、プローブカード100bの不良如何を判断できる。
ここで、パルス出力信号PULSE_OUTは、第1入力パッド51aに入力されたパルス入力信号PULSE_INに応答する信号であり、第1DC出力信号DC_OUT1は、第1入力パッド51aに入力されたDC入力信号DC_INに応答する信号であり、第2DC出力信号DC_OUT2は、第2入力パッド52aに入力されたDC入力信号DC_INに応答する信号である。
即ち、テスト工程が進められる間、第2プローブピン140b及び出力プローブピン130b’を介して、出力信号受信部220に伝達された第2出力信号受信部220bに伝達される第2DC出力信号DC_OUT2又はDC_OUT2’を検出し、プローブカード100bの不良如何を判断できる。
51 第1パッド
51a、51b 入力パッド、第1出力パッド
52 第2パッド
52b 第2出力パッド
55 保護層
60 ロードチェンバ
70 テストチェンバ
100,100a,100b,100c,100d,100e プローブカード
110 基板
111 支持基板
112 インタポーザ
113 回路基板
119 ボンディングパッド
120 プローブピン
130,130’ 第1プローブピン
130a、130a’ 入力プローブピン
130b、130b’ 出力プローブピン
130H 第1高さ
131、141 支持部
131H、141H 支持部の高さ
133、143 連結部
135、145 チップ部
135H、145H チップ部の高さ
140、140a、140b 第2プローブピン
140H 第2高さ
140_1、140_2 第1、第2サブピン
150 入力端
160 出力端
171 入力端スイッチ
171a、171b 第1、第2入力端スイッチ
173a、173b、173c 第1、第2、第3出力端スイッチ
180 機構部
181 連結柱
200 テスタ
210 入力信号印加部
210a、210b 第1、第2入力信号印加部
220 出力信号受信部
220a、220b 第1、第2出力信号受信部
230 スイッチコントローラ
231、233 第1、第2伝達ライン
250 テストヘッド
260 テスタ本体
270 テスト本体
300 ステージ
1000,1000a,1000b,1000c,1000d テスト装置
CH1、CH2 第1、第2テストチャネル
DC_IN DC入力信号
DC_OUT1 第1DC出力信号
DC_OUT2、DC_OUT2’ 第2DC出力信号
PULSE_IN パルス入力信号
PULSE_OUT パルス出力信号
SIG_IN 入力信号
SIG_OUT、SIG_OUT’ 出力信号
Claims (9)
- 単数又は複数の半導体素子を含む被試験素子(DUT)の電気的特性をテストするためのプローブカードであって、
基板と、
前記基板に固定された第1支持部、前記被試験素子の入力パッドに接触可能な第1チップ部、及び前記第1支持部と前記第1チップ部とを連結する第1連結部を有する第1入力プローブピンと、
前記基板に固定された第2支持部、前記被試験素子の第1出力パッドに接触可能な第2チップ部、及び前記第2支持部と前記第2チップ部とを連結する第2連結部を有する第1出力プローブピンと、
前記基板に固定された第3支持部、前記被試験素子の第2出力パッドに接触可能な第3チップ部、及び前記第3支持部と前記第3チップ部とを連結する第3連結部を有する第2プローブピンと、を含み、
前記第1入力プローブピン及び前記第1出力プローブピンは、前記第2プローブピンよりも、前記基板の一面に対する垂直方向である第1方向にさらに突出し、
前記基板は、外部から提供された入力信号を受信する入力端、及び出力信号を外部に送信する出力端を含み、
前記第1入力プローブピン及び前記第1出力プローブピンは、前記被試験素子の電気的特性をテストするために提供され、
前記第2プローブピンは、前記第1入力プローブピン及び前記第1出力プローブピンの不良如何を検出するために提供され、前記第1入力プローブピンの前記第1チップ部及び前記第1出力プローブピンの前記第2チップ部が摩耗された程度によって、前記第2出力パッドと前記出力端とを電気的に連結するために前記プローブカード内に提供された経路を、開放又は短絡させるように構成され、
前記第2プローブピンは、前記基板から前記第1方向に突出した高さが互いに異なる2個以上のプローブピンを含むことを特徴とするプローブカード。 - 前記第1入力プローブピンの前記第1支持部及び前記第1出力プローブピンの前記第2支持部が、前記第1方向に前記基板の一面から延長された高さは、前記第2プローブピンの前記第3支持部が、前記第1方向に前記基板の一面から延長された高さよりも高いことを特徴とする請求項1に記載のプローブカード。
- 前記第1入力プローブピンの前記第1チップ部及び前記第1出力プローブピンの前記第2チップ部が、前記第1方向に前記基板の一面上で延長された高さは、前記第2プローブピンの前記第3チップ部が、前記第1方向に前記基板上で延長された高さよりも高いことを特徴とする請求項1に記載のプローブカード。
- 前記第1入力プローブピン及び前記第1出力プローブピンが、前記基板から前記第1方向に突出した第1高さは、前記第2プローブピンが、前記基板から前記第1方向に突出した第2高さよりも10μmないし40μm高いことを特徴とする請求項1に記載のプローブカード。
- 入力信号を提供するテスタと、
単数又は複数の半導体素子を含むウェーハを支持するステージと、
前記入力信号を前記ウェーハに伝達し、前記入力信号に応答し、前記ウェーハから出力された出力信号を前記テスタに伝達するように構成されるプローブカードと、を含み、
前記プローブカードは、
前記入力信号を受信する入力端及び前記出力信号を外部に送信する出力端を含む基板と、
前記基板に固定された第1支持部、前記ウェーハの第1入力パッドに接触可能な第1チップ部、及び前記第1支持部と前記第1チップ部とを連結する第1連結部を有する第1入力プローブピンと、
前記基板に固定された第2支持部、前記ウェーハの出力パッドに接触可能な第2チップ部、及び前記第2支持部と前記第2チップ部とを連結する第2連結部を有する第1出力プローブピンと、
前記基板に固定された第3支持部、前記ウェーハの第2入力パッドに接触可能な第3チップ部、及び前記第3支持部と前記第3チップ部とを連結する第3連結部を有する第2プローブピンと、を含み、
前記テスタは、前記出力信号を基に、前記単数又は複数の半導体素子の電気的特性をテストし、前記第1入力プローブピン及び前記第1出力プローブピンの過磨耗状態を前記第2プローブピンを利用して検出するように構成され、
前記第1入力プローブピン及び前記第1出力プローブピンが、前記基板の一面から前記基板の一面に対する垂直方向である第1方向に突出した高さは、前記第2プローブピンが、前記基板の一面から前記第1方向に突出した高さよりもさらに高く、
前記第2プローブピンは、前記第1入力プローブピンの前記第1チップ部及び前記第1出力プローブピンの前記第2チップ部が摩耗された程度によって、前記第2入力パッドと前記入力端とを電気的に連結するために前記プローブカード内に提供された経路を開放または短絡させるように構成され、
前記テスタは、前記第2プローブピンを介して出力された出力信号が開放信号であるならば、前記第1入力プローブピン及び前記第1出力プローブピンを正常であると判断し、前記第2プローブピンを介して出力された前記出力信号が短絡信号であるならば、前記第1入力プローブピン及び前記第1出力プローブピンを不良であると判断するように構成され、
前記第2プローブピンは、前記基板から前記第1方向に突出した高さが互いに異なる2個以上のプローブピンを含むことを特徴とするテスト装置。 - 入力信号を提供する入力信号印加部と、
出力信号を受信する出力信号受信部と、
前記入力信号印加部から提供された前記入力信号を被試験素子に伝達し、前記被試験素子から出力された前記出力信号を、前記出力信号受信部に伝達するプローブカードと、を含み、
前記プローブカードは、
前記入力信号を受信する少なくとも1つの入力端及び前記出力信号を送信する少なくとも1つの出力端を含む基板と、
前記被試験素子の入力パッドに接触可能になるように構成され、第1高さを有する第1入力プローブピンと、
前記被試験素子の第1出力パッドに接触可能になるように構成され、第1高さを有する第1出力プローブピンと、
前記被試験素子の第2出力パッドに接触可能になるように構成され、前記第1高さよりも低い第2高さを有する第2プローブピンと、を含み、
前記第1入力プローブピン、前記第1出力プローブピン、及び前記第2プローブピンの各々は、
前記基板に固定された支持部と、
前記第1入力プローブピン、前記第1出力プローブピン、及び前記第2プローブピンに対応する前記入力パッド、前記第1出力パッド、及び前記第2出力パッドにそれぞれ接触可能なチップ部と、
前記支持部と前記チップ部とを連結する連結部と、を含み、
前記第1入力プローブピン及び前記第1出力プローブピンは、前記被試験素子の電気的特性をテストするために提供され、
前記第2プローブピンは、前記第1入力プローブピン及び前記第1出力プローブピンの不良如何を検出するために提供され、前記第1入力プローブピンの前記チップ部及び前記第1出力プローブピンの前記チップ部が摩耗された程度によって、前記第2出力パッドと前記出力端とを電気的に連結するために前記プローブカード内に提供された経路を、開放又は短絡させるように構成され、
前記第2プローブピンは、前記基板から前記基板の一面に対する垂直方向である第1方向に突出した高さが互いに異なる2個以上のプローブピンを含むことを特徴とするテスト装置。 - 前記プローブカードは、
前記少なくとも1つの入力端及び前記第1入力プローブピンに電気的に連結されるように構成された少なくとも1つの入力端スイッチと、
前記少なくとも1つの出力端及び前記第1出力プローブピンに電気的に連結されるように構成されるか、あるいは前記少なくとも1つの出力端及び前記第2プローブピンに電気的に連結されるように構成された少なくとも1つの出力端スイッチと、をさらに含むことを特徴とする請求項6に記載のテスト装置。 - 前記少なくとも1つの入力端スイッチ、及び前記少なくとも1つの出力端スイッチを制御するための動作信号を伝送するように構成されたスイッチコントローラをさらに含むことを特徴とする請求項7に記載のテスト装置。
- 前記少なくとも1つの入力端スイッチは、第1入力端スイッチ及び第2入力端スイッチを含み、
前記少なくとも1つの出力端スイッチは、前記少なくとも1つの出力端及び前記第1出力プローブピンに電気的に連結されるように構成され、前記少なくとも1つの出力端及び前記第2プローブピンに電気的に連結されるように構成された第1出力端スイッチ、第2出力端スイッチ、及び第3出力端スイッチを含み、
前記スイッチコントローラは、第1伝達ラインを介して、前記第1入力端スイッチ及び前記第1出力端スイッチに連結され、
前記スイッチコントローラは、第2伝達ラインを介して、前記第2入力端スイッチ、前記第2出力端スイッチ及び前記第3出力端スイッチに連結されることを特徴とする請求項8に記載のテスト装置。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR10-2016-0166205 | 2016-12-07 | ||
KR1020160166205A KR102623549B1 (ko) | 2016-12-07 | 2016-12-07 | 프로브 카드 및 이를 포함하는 테스트 장치 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2018096972A JP2018096972A (ja) | 2018-06-21 |
JP7109167B2 true JP7109167B2 (ja) | 2022-07-29 |
Family
ID=62243022
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2017171494A Active JP7109167B2 (ja) | 2016-12-07 | 2017-09-06 | プローブカード、及びそれを含むテスト装置 |
Country Status (3)
Country | Link |
---|---|
US (1) | US10996242B2 (ja) |
JP (1) | JP7109167B2 (ja) |
KR (1) | KR102623549B1 (ja) |
Families Citing this family (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR102605620B1 (ko) * | 2018-09-13 | 2023-11-23 | 삼성전자주식회사 | 프로브 카드 검사용 웨이퍼, 프로브 카드 검사 시스템 및 프로브 카드 검사 방법 |
CN109581132B (zh) * | 2019-01-23 | 2024-04-16 | 厦门芯泰达集成电路有限公司 | 一种集成电路测试座的探针脚测试装置 |
TWI728531B (zh) * | 2019-10-30 | 2021-05-21 | 巨擘科技股份有限公司 | 探針卡裝置 |
KR20210081725A (ko) | 2019-12-24 | 2021-07-02 | 에스케이하이닉스 주식회사 | 프로브 테스트 카드 및 그 제조방법 |
KR102388033B1 (ko) * | 2020-07-15 | 2022-04-20 | (주)엠투엔 | 프로브 카드 |
KR102548389B1 (ko) * | 2021-06-21 | 2023-06-27 | 주식회사 쎄믹스 | 전장 유지보수 도어를 갖는 프로버 |
TWI803103B (zh) * | 2021-12-16 | 2023-05-21 | 南亞科技股份有限公司 | 測試方法 |
KR102702096B1 (ko) * | 2022-05-09 | 2024-09-04 | 삼성전자주식회사 | 이미지 센서 테스트 시스템 |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2005351807A (ja) | 2004-06-11 | 2005-12-22 | Kawasaki Microelectronics Kk | プローブカードおよびプローブカードの管理方法 |
US7180318B1 (en) | 2004-10-15 | 2007-02-20 | Xilinx, Inc. | Multi-pitch test probe assembly for testing semiconductor dies having contact pads |
JP2010175507A (ja) | 2009-02-02 | 2010-08-12 | Micronics Japan Co Ltd | 電気的接続装置 |
JP2011112653A (ja) | 2009-11-26 | 2011-06-09 | Samsung Electronics Co Ltd | プローブカード及びそれを備えるテスト装置 |
Family Cites Families (16)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR970010656B1 (ko) | 1992-09-01 | 1997-06-30 | 마쯔시다 덴기 산교 가부시끼가이샤 | 반도체 테스트 장치, 반도체 테스트 회로칩 및 프로브 카드 |
JP2615381B2 (ja) | 1992-10-12 | 1997-05-28 | 株式会社神戸製鋼所 | プローブユニットの製造方法 |
JPH09273470A (ja) * | 1996-02-09 | 1997-10-21 | Nippon Soken Inc | 燃焼状態検出装置 |
US6419500B1 (en) | 1999-03-08 | 2002-07-16 | Kulicke & Soffa Investment, Inc. | Probe assembly having floatable buckling beam probes and apparatus for abrading the same |
US6441629B1 (en) | 2000-05-31 | 2002-08-27 | Advantest Corp | Probe contact system having planarity adjustment mechanism |
FR2811422B1 (fr) | 2000-07-06 | 2002-08-30 | Snecma Moteurs | Capteur de mesure de jeux par abrasion multiprofondeur |
US7102371B1 (en) * | 2004-05-19 | 2006-09-05 | National Semiconductor Corporation | Bilevel probe |
JP4226522B2 (ja) | 2004-06-30 | 2009-02-18 | 株式会社日立製作所 | 記録再生装置 |
KR20060058521A (ko) * | 2004-11-25 | 2006-05-30 | 삼성테크윈 주식회사 | 전자회로 검사용 프로브카드 |
US7068056B1 (en) | 2005-07-18 | 2006-06-27 | Texas Instruments Incorporated | System and method for the probing of a wafer |
KR100843202B1 (ko) * | 2006-09-06 | 2008-07-02 | 삼성전자주식회사 | 기판 양면에 검사용 패드를 갖는 반도체 패키지 및검사방법 |
KR100826980B1 (ko) | 2006-11-07 | 2008-05-02 | 주식회사 하이닉스반도체 | 메모리 테스트 장치 |
KR100787829B1 (ko) * | 2007-09-07 | 2007-12-27 | (주)큐엠씨 | 프로브 카드 테스트 장치 및 테스트 방법 |
JP5400522B2 (ja) | 2009-08-04 | 2014-01-29 | 川崎重工業株式会社 | カッタヘッドにおける構成物の摩耗検知装置とそれを備えたトンネル掘削機 |
KR102055335B1 (ko) | 2013-08-21 | 2020-01-22 | 삼성전자주식회사 | 테스트 장치 및 이를 포함하는 테스트 시스템 |
KR102396428B1 (ko) | 2014-11-11 | 2022-05-11 | 삼성전자주식회사 | 반도체 테스트 장치 및 방법 |
-
2016
- 2016-12-07 KR KR1020160166205A patent/KR102623549B1/ko active IP Right Grant
-
2017
- 2017-06-06 US US15/615,084 patent/US10996242B2/en active Active
- 2017-09-06 JP JP2017171494A patent/JP7109167B2/ja active Active
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2005351807A (ja) | 2004-06-11 | 2005-12-22 | Kawasaki Microelectronics Kk | プローブカードおよびプローブカードの管理方法 |
US7180318B1 (en) | 2004-10-15 | 2007-02-20 | Xilinx, Inc. | Multi-pitch test probe assembly for testing semiconductor dies having contact pads |
JP2010175507A (ja) | 2009-02-02 | 2010-08-12 | Micronics Japan Co Ltd | 電気的接続装置 |
JP2011112653A (ja) | 2009-11-26 | 2011-06-09 | Samsung Electronics Co Ltd | プローブカード及びそれを備えるテスト装置 |
Also Published As
Publication number | Publication date |
---|---|
KR20180065422A (ko) | 2018-06-18 |
US20180156842A1 (en) | 2018-06-07 |
JP2018096972A (ja) | 2018-06-21 |
KR102623549B1 (ko) | 2024-01-10 |
US10996242B2 (en) | 2021-05-04 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP7109167B2 (ja) | プローブカード、及びそれを含むテスト装置 | |
KR101822980B1 (ko) | 웨이퍼 레벨 컨택터 | |
US9372227B2 (en) | Integrated circuit test system and method | |
KR100805833B1 (ko) | 반도체 테스트 장비의 고장을 검출하기 위한 테스트 장치및 방법 | |
US8531202B2 (en) | Probe card test apparatus and method | |
US7782688B2 (en) | Semiconductor memory device and test method thereof | |
KR20120104812A (ko) | 반도체 디바이스 테스트 장치 및 방법 | |
TWI471574B (zh) | 用於電子裝置測試之直流測試資源分享技術 | |
KR20070007101A (ko) | 장치의 탐침 방법 | |
KR102126097B1 (ko) | 대량 병렬 다중 웨이퍼 테스트를 위한 방법 및 장치 | |
KR101845652B1 (ko) | 부품 실장된 웨이퍼 테스트를 위한 하이브리드 프로브 카드 | |
KR101798440B1 (ko) | 반도체 장치의 검사 장치 및 반도체 장치의 검사 방법 | |
US20060145717A1 (en) | Apparatus and method for testing electrical characteristics of semiconductor workpiece | |
KR20150112819A (ko) | 기판 검사 장치 | |
US20130063172A1 (en) | Contactor with multi-pin device contacts | |
KR101662245B1 (ko) | 반도체검사장비 디바이스 인터페이스 장치 및 그 운용방법 | |
KR200169688Y1 (ko) | 반도체 웨이퍼 검사장치 | |
JP2005044825A (ja) | プローバー装置及びその探針高さ調整方法、半導体装置の製造方法 | |
CN100437132C (zh) | 老化测试的方法和老化测试的测量程序 | |
JP2007012709A (ja) | 半導体検査装置および半導体装置の検査方法 | |
KR100718457B1 (ko) | 반도체 테스트 장치와 이를 이용한 반도체 소자 검사방법 | |
KR100865352B1 (ko) | 일체형 프로브카드 | |
KR100797318B1 (ko) | 프로브 카드 니들의 접촉저항 측정장치 및 측정방법 | |
KR20240139442A (ko) | 테스트 장치 및 이를 포함하는 테스트 방법 | |
KR100265854B1 (ko) | 웨이퍼의 전기적 특성 측정장치 및 측정방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20200710 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20210604 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20210706 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20211005 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20220125 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20220415 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20220705 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20220719 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 7109167 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |