JP6982823B2 - 撮像装置およびその駆動方法 - Google Patents

撮像装置およびその駆動方法 Download PDF

Info

Publication number
JP6982823B2
JP6982823B2 JP2020025651A JP2020025651A JP6982823B2 JP 6982823 B2 JP6982823 B2 JP 6982823B2 JP 2020025651 A JP2020025651 A JP 2020025651A JP 2020025651 A JP2020025651 A JP 2020025651A JP 6982823 B2 JP6982823 B2 JP 6982823B2
Authority
JP
Japan
Prior art keywords
image pickup
photoelectric conversion
conversion unit
cell
pixel electrode
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2020025651A
Other languages
English (en)
Other versions
JP2020109971A (ja
Inventor
徳彦 玉置
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Intellectual Property Management Co Ltd
Original Assignee
Panasonic Intellectual Property Management Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Panasonic Intellectual Property Management Co Ltd filed Critical Panasonic Intellectual Property Management Co Ltd
Publication of JP2020109971A publication Critical patent/JP2020109971A/ja
Priority to JP2021180964A priority Critical patent/JP7241308B2/ja
Application granted granted Critical
Publication of JP6982823B2 publication Critical patent/JP6982823B2/ja
Priority to JP2023025760A priority patent/JP7555056B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Solid State Image Pick-Up Elements (AREA)
  • Transforming Light Signals Into Electric Signals (AREA)

Description

本開示は、光電変換膜を有する撮像装置およびその駆動方法に関する。
自然界に存在する被写体のダイナミックレンジは広い。例えば車載用の撮像装置には、被写体の明るさが刻々と変化するので、明るい被写体と暗い被写体とを同時に撮像すること(高ダイナミックレンジ)が求められる。高ダイナミックレンジを実現するために、特許文献1および2は以下のような方法を提案している。
特許文献1および2に開示された撮像装置では、シリコンフォトダイオードが用いられる。特許文献1では、露光時間(以下、「蓄積時間」と称する場合がある。)が互いに異なる画像を合成することによって広いダイナミックレンジを得ることができる。その手法はすでに実用化に至っている。また、特許文献2では、1画素内に配置された感度の異なる複数の撮像セルから得られる画像を合成してダイナミックレンジを拡大する。
特許文献3は、高ダイナミックレンジを阻害するシリコンフォトダイオードの代わりに、光電変換膜を有する積層型センサを提案している。
特開昭62−108678号公報 特開2008−99073号公報 特開2007−59465号公報 特開2012−19167号公報
上述した従来の撮像装置では、さらなる高ダイナミックレンジ撮影の向上が求められていた。本願の限定的ではないある例示的な一実施形態は、高ダイナミックレンジ撮影を行うことが可能な撮像装置およびその駆動方法を提供する。
上記課題を解決するために、本開示の一態様による撮像装置は、第1の光電変換部と、接続部分を介して、第1の光電変換部に電気的に接続された第1の電荷検出回路と、一端が、接続部分に電気的に接続された第1の容量素子と、を有する第1の撮像セルと、第2の光電変換部と、第2の光電変換部に電気的に接続された第2の電荷検出回路と、を有する第2の撮像セルと、を備える。
上述の一般的かつ特定の態様は、撮像装置の駆動方法を用いて実現され得る。
本開示の一態様によれば、高ダイナミックレンジ撮影を行うことが可能な撮像装置およびその駆動方法を提供できる。
従来の撮像セル特性と、望ましい撮像セル特性との違いを説明するための図である。 従来の撮像セル特性と、さらに望ましい撮像セル特性との違いを説明するための図である。 電荷蓄積ノードの容量と飽和電子数(ele)およびランダムノイズ(ele)との関係を示す模式図である。 例示的な第1の実施形態による撮像装置100の構造の一例を示す模式図である。 単位画素30の回路構成を示す模式図である。 単位画素30のデバイス構成を示す断面模式図である。 P型シリコン基板1の垂直方向から見たときの単位画素30内の画素電極の平面形状を示す模式図である。 単位画素30全体での集光率を100%として規格化したとき、第1の画素電極7の半径を変化させた場合の第1の画素電極7の集光率の特性を示すグラフである。 単位画素30における第1の電荷検出回路51および第2の電荷検出回路51’のそれぞれの占有面積を示す模式図である。 撮像装置100における1サイクル期間の露光および読み出し動作を示す動作シーケンス図である。 画素電極の変形例として、ドーナツ形状を有する第1の画素電極7の平面形状を示す模式図である。 画素電極の変形例として、十字形状を有する第1の画素電極7の平面形状を示す模式図である。 画素電極の変形例として、切り欠き形状を有する第1の画素電極7の平面形状を示す模式図である。 マイクロレンズ12をなくしたときの画素電極の形状の一例を示す模式図である。 マイクロレンズ12をなくしたときの画素電極の形状の他の一例を示す模式図である。 例示的な第2の実施形態による単位画素30Aのデバイス構成を示す断面模式図である。 第2の実施形態の変形例による3×3の単位画素30Bに着目し、撮像装置100におけるそのレイアウトの様子を示す模式図である。 例示的な第2の実施形態の変形例による単位画素30Bのデバイス構成を示す断面模式図である。 図14に示されるA−A’線に沿った単位画素30Bの断面を示す断面模式図である。 例示的な第2の実施形態の他の変形例による単位画素30Cのデバイス構成を示す断面模式図である。 例示的な第3の実施形態による撮像装置100を搭載した撮像モジュール200の機能ブロックを模式的に示す図である。
まず、本願発明者が考察した従来技術の問題点を説明する。
特許文献1に開示された画像合成では、複数の画像データが時系列に取得される。そのため、一枚の合成画像を得るには通常の撮像時間の数倍の時間が必要となる。また、時間差のある画像を合成するので画像の同時性が損なわれ、動きのある被写体の画像に乱れが生じてしまう。
特許文献2では、感度および飽和電子数が同一である、同じ大きさの複数のフォトダイオードを用いている。それぞれのフォトダイオードに入射する光量を大小の2種類に分けるオンチップトップレンズを備えている。この構成によれば、複数の撮像セルの間では実
効的に感度が異なるように見せかけられる。1画素上に2つのセルが搭載されているので、同時に撮像が可能となり、画像の同時性は確保される。
一方、1画素内に2つのセルを配置する必要があるので、フォトダイオードの面積は従来と比べて1/2以下にならざるを得なくなる。フォトダイオードの面積と、感度または飽和電子数とは、略比例関係にある。その結果、フォトダイオードの面積が1/2以下になれば、感度および飽和電子数も従来の1/2以下となる。
図1は、従来の撮像セル特性と、望ましい撮像セル特性とを模式的に示している。横軸は感度を示し、縦軸は飽和電子数を示している。ここでいう、感度とは、撮像装置(イメージセンサ)の特性を示す指標の1つであり、入射光に対して撮像セルに発生する電荷(電子正孔対)の数を意味する。感度は一般的に単位(e-/Lux・sec)で表される
。また、飽和電子数とは、撮像セルに蓄積される電子数の許容量を意味し、単位(e-
で表される。感度および飽和電子数は原則、光電変換素子の有効面積に比例する。ただし、感度は、マイクロレンズの設計にも依存する。
単一の画素内に1つの撮像セルを有する通常のセル(以下、「通常セル」と称する。)に対し、高ダイナミックレンジ(HDR:High Dynamic Range)撮影では、単一の画素内の2つの撮像セルを用いる。これら2つの撮像セルはそれぞれ、(a)通常セルと同程度の感度および飽和電子数である撮像セル特性と、(b)飽和電子数は通常セルと同程度であり、感度は通常セルと比べて低い撮像セル特性と、を備えていることが望ましい。図中の「a」および「b」はその望ましい組み合わせを示している。
図1中の「a’」および「b’」は、特許文献2における2つの撮像セルの組み合わせを示している。上述したとおり、各撮像セル(フォトダイオード)の面積は、通常セルと比べて1/2以下になる。そのため、各撮像セルの感度は低下し、飽和電子数も減少する。これは、望ましい特性から乖離してしまうことを意味している。このように、特許文献2における撮像セルの特性は、要求される特性と比べると著しく劣る。
図2は、従来の撮像セル特性と、さらに望ましい撮像セル特性とを模式的に示している。図2の「b」に示すように、感度を低下させることにより、入射光の光量が高いときに発生し得る飽和が緩和される。加えて、飽和電子数そのものを増大できれば、ダイナミックレンジはさらに拡大する。
下記の表1は、フォトダイオードを有する従来のSiセンサと特許文献3に開示された光電変換膜を有する積層型センサとを比較して素子機能およびセンサ性能を決定するそれぞれの要因を表している。表1から分かるように、従来のSiセンサでは、感度・飽和電子数はいずれもフォトダイオードの性能によって決定される。これに対して、光電変換膜を有する積層型センサでは、感度は光電変換膜の面積とその量子効率に依存し、飽和電子数は電荷蓄積ノードの容量に依存する。そのため、電荷蓄積ノードの容量が増大すれば、飽和電子数は増加する。このように、積層型センサにおいては、飽和電子数が光電変換膜の性能に依存しないため、本質的には飽和電子数を増加させることができる。しかしながら、電荷蓄積ノードの容量を増大させると、大きな副作用が発生する。
Figure 0006982823
図3は、電荷蓄積ノードの容量と、飽和電子数(e-)およびランダムノイズ(e-)との関係を模式的に示している。横軸は電荷蓄積ノードの容量を示し、縦軸は飽和電子数およびランダムノイズを示している。電荷蓄積ノードの容量を大きくすることにより、飽和電子数を増大させることは可能であるが、それと同時にランダムノイズが増大してしまうという課題が発生する。
ランダムノイズには主に、電荷検出回路が電荷蓄積ノードに蓄積された電荷を読み出すとき、つまり転送するときに発生するノイズ、および電荷検出回路が電荷蓄積ノードに蓄積された電荷をリセットするときに発生するノイズ(以下、「リセットノイズ」と呼ぶ。)などが含まれる。電荷蓄積ノードを大容量化すると、飽和電子数は増大できるが、電荷蓄積ノード電圧の変化量に対する、蓄積電荷数の変化量の割合は大きくなる。電荷検出回路で発生するノイズは電圧ノイズであり、その結果として蓄積電荷数に換算されたノイズは大きくなってしまう。
また、シリコンフォトダイオードを光電変換に用いるセンサでは、電荷の完全転送がなされるので、CDS(相関2重サンプリング)がリセットノイズの抑制に効果的である。これに対し、光電変換膜を用いる積層型センサでは、電荷の完全転送はできないので、CDSを用いてリセットノイズをキャンセルできない。そのため、詳細は後述するが、例えば特許文献4で提案されているようなフィードバックを用いたノイズキャンセルが必要である。しかし、上述したように、電荷蓄積ノードを大容量化すると、蓄積電荷数の変化量に対する電荷蓄積ノード電圧の変化量の割合は小さくなるので、フィードバックによってリセットノイズが十分に抑制される効果が得られなくなる。
以下、図面を参照しながら、本開示による実施形態を説明する。なお、本開示は、以下の実施形態に限定されない。また、本発明の効果を奏する範囲を逸脱しない範囲で、適宜変更は可能である。さらに、一の実施形態と他の実施形態とを組み合わせることも可能である。以下の説明において、同一または類似する構成要素については同一の参照符号を付している。また、重複する説明は省略する場合がある。
(第1の実施形態)
図4から図12Bを参照して、本実施形態による撮像装置100の構造、機能および駆動方法を説明する。以下、半導体基板としてP型シリコンの基板を用いた例を説明する。また、信号電荷として正孔を利用する例を示す。なお、信号電荷として電子を用いても構
わない。
(撮像装置100の構造)
まず、図4を参照しながら、撮像装置100の構造を説明する。
図4は、撮像装置100の構造の一例を模式的に示している。撮像装置100は、2次元に配列された複数の単位画素30を備えている。なお、実際には、数百万個の単位画素30が2次元に配列され得るが、図4は、そのうちの2×2の行列状に配置された単位画素30を示している。なお、撮像装置100は、ラインセンサであっても構わない。その場合、複数の単位画素30は、1次元(行方向または列方向)に配列され得る。
単位画素30は、第1の撮像セル31および第2の撮像セル31’を含んでいる。第1の撮像セル31は高飽和に対応した撮像セルであり、第2の撮像セル31’は低ノイズに対応した撮像セルである。典型的には、第1の撮像セル31は低感度用の撮像セルとして機能し、第2の撮像セル31’は高感度用の撮像セルとして機能する。撮像装置100は、第1の撮像セル31用に、行毎に配置された複数のリセット信号線47および複数のアドレス信号線48と、列毎に配置された複数の垂直信号線45、電源配線46および複数のフィードバック信号線49と、を備えている。また、撮像装置100は、第2の撮像セル31’用に、行毎に配置された複数のリセット信号線47’および複数のアドレス信号線48’と、列毎に配置された複数の垂直信号線45’、電源配線46’および複数のフィードバック信号線49’と、を備えている。
撮像装置100には、第1の撮像セル31からの信号を処理する第1の周辺回路と、第2の撮像セル31’からの信号を処理する第2の周辺回路とがそれぞれ個別に設けられている。第1の周辺回路は、第1の垂直走査回路52、第1の水平走査回路53および第1の列AD変換回路54を有し、第2の周辺回路は、第2の垂直走査回路52’、第2の水平走査回路53’および第2の列AD変換回路54’を有している。ただし、第1の撮像セル31と第2の撮像セル31’とのアドレス信号線は画素の構成次第で共通にすることが可能である。
第1の撮像セル31に着目すると、第1の垂直走査回路52は、複数のリセット信号線47および複数のアドレス信号線48を制御する。垂直信号線45は第1の水平走査回路53に接続され、画素信号を第1の水平走査回路53に伝達する。電源配線46は、すべての単位画素30に電源電圧を供給する。フィードバック信号線49は、後述するフィードバックアンプ50からのフィードバック信号を単位画素30の第1の撮像セル31に伝達する。第2の撮像セル31’においても、第1の撮像セル31と同様に各種の信号線が配線されており、それぞれの回路が各信号線を制御する。
(第1および第2の撮像セル31、31’の回路構成)
次に、図5を参照しながら、第1および第2の撮像セル31、31’の回路構成の一例を説明する。なお、第1および第2の撮像セル31、31’はそれぞれ、独立した実質的に同じ回路構成を有している。
図5は、単位画素30の拡大図であり、第1および第2の撮像セル31、31’の回路構成を模式的に示している。第1の撮像セル31は、容量素子、第1の光電変換部43および第1の電荷検出回路51を含み、第2の撮像セル31’は、第2の光電変換部43’および第2の電荷検出回路51’を含んでいる。容量素子は、例えば後述するMOM容量6である。以下、第1の撮像セル31に着目して回路構成を説明する。
第1の電荷検出回路51は、増幅トランジスタ40と、リセットトランジスタ41と、
アドレストランジスタ42とを含んでいる。
第1の光電変換部43は、リセットトランジスタ41のドレイン電極と、増幅トランジスタ40のゲート電極とに電気的に接続されており、第1の撮像セル31に入射する光(入射光)を光電変換する。第1の光電変換部43は、入射光の光量に応じた信号電荷を生成する。生成された信号電荷は、電荷蓄積ノード44によって蓄積される。
電源配線46は、増幅トランジスタ40のソース電極に接続されている。電源配線46は、列方向に配線されている。これは以下の理由による。第1の撮像セル31は行単位で選択される。そのため、電源配線46を行方向に配線すると、一行分の画素駆動電流がすべて1本の電源配線46に流れて電圧降下が大きくなるからである。電源配線46により、撮像装置100におけるすべての第1の撮像セル31内の増幅トランジスタ40に共通のソースフォロア電源電圧が印加される。
増幅トランジスタ40は、電荷蓄積ノード44に蓄積された信号電荷の量に応じた信号電圧を増幅する。
リセットトランジスタ41のゲート電極は、リセット信号線47を介して第1の垂直走査回路52に接続され、ソース電極は、フィードバック信号線49に接続されている。リセットトランジスタ41は、電荷蓄積ノード44に蓄積された電荷をリセット(初期化)する。換言すると、リセットトランジスタ41は、増幅トランジスタ40のゲート電極の電位をリセットする。
アドレストランジスタ42のゲート電極は、アドレス信号線48を介して第1の垂直走査回路52に接続され、ドレイン電極は、垂直信号線45を介して第1の水平走査回路53に接続されている。アドレストランジスタ42は、増幅トランジスタ40の出力電圧を垂直信号線45に選択的に出力する。
第1の垂直走査回路52は、アドレストランジスタ42のオンおよびオフを制御する行選択信号をアドレストランジスタ42のゲート電極に印加する。これにより、垂直方向(列方向)に読み出し対象の行が走査され、読み出し対象の行が選択される。選択された行の単位画素30から垂直信号線45に信号電圧が読み出される。また、第1の垂直走査回路52は、リセットトランジスタ41のオンおよびオフを制御するリセット信号をリセットトランジスタ41のゲート電極に印加する。これにより、リセット動作の対象となる単位画素30の第1の撮像セル31の行が選択される。
第1の列AD変換回路54は、行毎に第1の撮像セル31から垂直信号線45に読み出された信号に対し、例えば相関2重サンプリングに代表される雑音抑圧信号処理およびアナログ−デジタル変換(AD変換)などを行う。第1の水平走査回路53は、第1の列AD変換回路54で処理された信号の読み出しを駆動する。
(単位画素30のデバイス構造)
図6は、本実施形態による撮像装置100中の単位画素30のデバイス構造の断面を模式的に示している。
単位画素30は、典型的にはP型シリコン基板1、第1の撮像セル31、第2の撮像セル31’、光電変換膜9、上部電極10、カラーフィルタ11、およびマイクロレンズ12を有している。ただし、モノクロ撮像だけを行う場合、カラーフィルタ11は設けられていなくてもよい。また、マイクロレンズによる集光を行わない場合、マイクロレンズ12は設けられていなくてもよい。
光電変換部は、光電変換膜9、上部電極10、第1の画素電極7および第2の画素電極8によって形成されている。光電変換部は、第1の撮像セル31の第1の光電変換部43と第2の撮像セル31’の第2の光電変換部43’とを有している。光電変換膜9は、第1の撮像セル31用の第1の光電変換領域33と、第2の撮像セル31’用の第2の光電変換領域33’とを含んでいる。第1の光電変換領域33は、第1の画素電極7と接している。第2の光電変換領域33’は、第2の画素電極8と接している。本実施形態では、第1の撮像セル31の感度は、第2の撮像セル31’の感度よりも低い。また、第1の撮像セル31の電荷蓄積ノードの容量は、第2の撮像セル31’の電荷蓄積ノードの容量よりも大きい。
図6の断面図からは、第1の画素電極7は、第2の画素電極8を間に介して2つに分かれているように見える。しかし実際は、図6における2つの第1の画素電極7は、電気的に等電位であり、単一の画素電極である。
マイクロレンズ12は、光電変換部全体を覆うようにP型シリコン基板1に支持されている。このように、第1の撮像セル31および第2の撮像セル31’は共通のマイクロレンズ12を有している。マイクロレンズ12は、単位画素30への入射光を単位画素30の中央(第2の画素電極8)に集光する。第2の画素電極8は、マイクロレンズ12の光軸上に配置されてもよい。
光電変換膜9は、P型シリコン基板1の上方に積層されている。光電変換膜9は、例えば有機材料またはアモルファスシリコンから形成され得る。光電変換膜9は、外部からの入射光を光電変換する。第1の画素電極7および第2の画素電極8は、光電変換膜9のP型シリコン基板1側の面に接している。言い換えると、第1の画素電極7および第2の画素電極8は、P型シリコン基板1と光電変換膜9との間に配置されている。第1の画素電極7は第1の光電変換領域33に発生した信号電荷を収集する。また第2の画素電極8は第2の光電変換領域33’に発生した信号電荷を収集する。
上部電極10は透明電極であり、光電変換膜9における第1の画素電極7および第2の画素電極8に対向する面に接して形成されている。上部電極10には、正の定電圧が印加され、第1の画素電極7および第2の画素電極8には、負の定電圧が印加される。これにより、光電変換膜9には電子正孔対が光電変換により発生する。第1の画素電極7上の第1の光電変換領域33で発生した正孔は、第1の画素電極7に移動する。第2の画素電極8上の第2の光電変換領域33’で発生した正孔は、第2の画素電極8に移動する。
第1の撮像セル31は、単位画素30の領域の内、第2の撮像セル31’以外の領域を含んでいる。第1の撮像セル31は、第1の光電変換領域33と、第1の画素電極7と、第1の電荷蓄積ノード32と、第1の電荷検出回路51と、STI(Shallow Trench Isolation)分離層2とを含んでいる。
第1の電荷検出回路51は、P型シリコン基板1に形成されている。第1の電荷検出回路51は、第1の電荷蓄積ノード32を介して第1の画素電極7に電気的に接続されている。図中の第1の拡散層22は、第1のリセットトランジスタ41(図5を参照)のN型のソース領域である。また、矢印は、第1の増幅トランジスタ40(図5を参照)のゲート幅を示している。なお、第1の増幅トランジスタ40のドレインおよびソース領域などは紙面に垂直な方向に配置されていて、図示されていない。
第1の電荷蓄積ノード32は、第1の画素電極7に移動した電荷(正孔)を蓄積する。第1の電荷蓄積ノード32以外に、第1の画素電極7、第1の拡散層22、第1の増幅ト
ランジスタ40のゲート電極3およびこれらを電気的に接続する配線(不図示)も、正孔を蓄積する電荷蓄積ノードとして機能し得る。これらの電荷蓄積ノードとして機能するものを総称して「電荷蓄積ノード44」(図5を参照)と称する。ゲート電極3はポリシリコンから形成され得る。
第1の撮像セル31は、第1の電荷検出回路51と第1の画素電極7との間に、一端が電気的に接続されたMOM(Metal Oxide Metal)容量6をさらに含んでいる。MOM容量6により、電荷蓄積ノード44の容量は増加する。その結果、図3に示されるように第1の撮像セル31の飽和電子数を増大させることができる。第1の撮像セル31は高飽和に対応した撮像セルとして機能する。
第2の撮像セル31’は、第2の光電変換領域33’と、第2の画素電極8と、第2の電荷蓄積ノード32’と、第2の電荷検出回路51’と、STI分離層2と、を含んでいる。
第2の電荷検出回路51’は、P型シリコン基板1に形成されている。第2の電荷検出回路51’は、第2の電荷蓄積ノード32’を介して第2の画素電極8に電気的に接続されている。図中の第2の拡散層23は、第2のリセットトランジスタ41’(図5を参照)のN型のソース領域である。
第2の電荷蓄積ノード32’は、第2の画素電極8に移動した正孔を蓄積する。第2の電荷蓄積ノード32’以外に、第2の画素電極8、第2の拡散層23、第2の増幅トランジスタ40’のゲート電極3およびこれらを電気的に接続する配線(不図示)も、正孔を蓄積する電荷蓄積ノードとして機能し得る。これらを総称して「電荷蓄積ノード44’」(図5を参照)と称する。
第2の撮像セル31’には、MOM容量などの容量素子は設けていない。図3に示されるように、第2の撮像セル31’において電荷蓄積ノード44’の容量を相対的に小さくすることで、ランダムノイズを抑制できる。第2の撮像セル31’は低ノイズに対応した撮像セルとして機能する。
第1の電荷蓄積ノード32および第2の電荷蓄積ノード32’は、コンタクトプラグ5を介してローカル配線4に接続されている。第1の電荷蓄積ノード32は、ローカル配線4を介してゲート電極3および第1の拡散層22に電気的に接続されている。また、第2の電荷蓄積ノード32’は、ローカル配線4を介してゲート電極3および第2の拡散層23に電気的に接続されている。なお、ローカル配線4は、ポリシリコンから形成され得る。
図7は、P型シリコン基板1の法線方向から見たときの単位画素30内の画素電極(第1の画素電極7および第2の画素電極8)の平面形状を示している。第2の画素電極8は、単位画素30の中央に配置され、略円形状を有している。その半径は、例えば0.75μmである。第1の画素電極7は、第2の画素電極8を取り囲むように間隙を介して配置されている。第2の画素電極8の面積は、第1の画素電極7の面積よりも小さい。
単位画素30の一辺の長さWは、例えば3μmである。単位画素30は、3層Cu配線を含んでいる。長さWは、隣接する単位画素30の中心の間の距離(画素ピッチ)に相当する。
本実施形態では、第1の画素電極7の面積は、第2の画素電極8の面積よりも大きい。また、マイクロレンズ12により光が集光される領域(単位画素30の中央近辺)に第2
の画素電極8を配置している。このように配置することにより、マイクロレンズ12の集光を利用して、面積の小さい第2の撮像セル31’を高感度用の撮像セルとして機能させ、第1の撮像セル31を低感度用の撮像セルとして機能させている。その結果、第1の撮像セル31によって低感度の画像を撮像し、第2の画像セル31’によって高感度の画像を撮像することができる。例えば、高感度の画像とは、暗い環境下で得られる暗い被写体などの画像を指し、低感度の画像とは、明るい環境下で得られる明るい被写体など画像を指す。
ここで、図8を参照して、第1の撮像セル31および第2の撮像セル31’の感度をより詳細に説明する。
図8は、単位画素30全体での集光率を100%として規格化したとき、第2の画素電極8の半径と第2の画素電極8の集光率との関係を示している。横軸は第2の画素電極8の半径(μm)を示し、縦軸は第2の画素電極8の集光率(%)を示している。
第2の画素電極8の半径が0.75μmであるとき、その面積は画素単位30全体の面積の20%程度となる。その場合でも、90%以上の高い集光率が得られることが分かる。マイクロレンズ12により入射光は主に画素中央に集光されるからである。集光率は、画素電極上の光電変換膜に発生する電荷(正孔)数に比例する。マイクロレンズ12により光が集光されている限り、第2の画素電極8の面積が小さくても90%以上の高い感度が維持される。
これに対して、第1の画素電極7の面積は単位画素30全体の面積の80%を占める。しかしながら、第1の画素電極7上の第1の光電変換領域33には入射光の10%以下の光しか入射しないので、第1の撮像セル31の感度は10%以下に低下する。このように、第1の撮像セル31と第2の撮像セル31’との間において略1桁の感度差を生じさせることができる。
なお、単位画素30の各電極および各配線の材料として、シリコン半導体デバイスの製造に一般に用いられる材料を広く利用することができる。
再び、図5を参照する。
撮像装置100では、信号電荷を転送またはリセットするときに、ランダムノイズが発生し得る。ただし、以下においては、信号電荷をリセットするときに発生するリセットノイズに主に起因したランダムノイズを説明する。
リセット時にランダムノイズが残存すると、次に電荷蓄積ノード44に蓄積される信号電荷には残存したノイズが加算され得る。その場合、信号電荷を読み出すときにランダムノイズが重畳された信号が出力される。
撮像装置100は、このランダムノイズを除去するためにフィードバック回路を備えている。以下、フィードバック回路によるフィードバック動作を説明する。
フィードバック回路はフィードバックアンプ50を含んでいる。フィードバックアンプ50は、単位画素30の各列に対応して設けられている。フィードバックアンプ50の負側の入力端子は、対応した垂直信号線45に接続されている。また、フィードバックアンプ50の出力端子と、リセットトランジスタ41のソース電極とは、フィードバック信号線49によってスイッチを介して接続されている。従って、フィードバックアンプ50は、増幅トランジスタ40と、アドレストランジスタ42と、リセットトランジスタ41と
が導通状態にあるときに、アドレストランジスタ42の出力値を負端子に受ける。増幅トランジスタ40のゲート電位が所定のフィードバック電圧となるように、フィードバックアンプ50はフィードバック動作を行う。
撮像装置100では、第1の垂直走査回路52により選択された1行分の単位画素30が選択される。選択された単位画素30内の第1の光電変換部43で光電変換された信号電荷が増幅トランジスタ40によって増幅される。単位画素30内の信号電荷が、アドレストランジスタ42を介して垂直信号線45に出力される。
出力された信号電荷は、第1の水平走査回路53により選択されて外部に出力される。また、第1の撮像セル31内の信号電荷は、リセットトランジスタ41をオン状態とすることにより排出される。その際、リセットトランジスタ41からkTC雑音と呼ばれる大きな熱雑音(ランダムノイズ)が発生する。この熱雑音は、リセット動作後においても電荷蓄積ノード44に残留している。
この熱雑音を抑えるために、垂直信号線45をフィードバックアンプ50の負側の入力端子に接続させている。負側の入力端子への電圧値は、フィードバックアンプ50により反転増幅される。電荷蓄積ノード44の電荷がリセットトランジスタ41によってリセットされるとき、3つのトランジスタは導通状態になる。反転増幅された信号はフィードバック信号線49を介してリセットトランジスタ41のソース電極にフィードバックされている。具体的には、電荷蓄積ノード44に発生するランダムノイズは、増幅トランジスタ40、アドレストランジスタ42、垂直信号線45、フィードバックアンプ50およびフィードバック信号線49を介してリセットトランジスタ41のソース電極に負帰還される。電荷蓄積ノード44のノイズ成分が打ち消され、ランダムノイズを負帰還制御により抑圧することができる。なお、熱雑音の交流成分がリセットトランジスタ41のソース電極にフィードバックされる。直流成分は、0V近傍の正電圧である。
上述したように、飽和電子数は光電変換膜9で発生した電荷(正孔)を蓄積する電荷蓄積ノード44の容量によって決定される。
再び、図6を参照する。
第1の撮像セル31における電荷蓄積ノード44の容量は主に、第1の画素電極7と上部電極10との間の容量、第1の画素電極7と第2の画素電極8との間の容量、第1の画素電極7と、隣接する単位画素30の第1の画素電極7との間の容量、Cu配線間の寄生容量、第1の増幅トランジスタ40のゲート容量、および第1の拡散層22の接合容量の成分を含んでいる。第2の撮像セル31’における電荷蓄積ノード44’の容量は主に、第2の画素電極8と上部電極10との間の容量、第1の画素電極7と第2の画素電極8との間の容量、Cu配線間の寄生容量、第2の増幅トランジスタ40’のゲート容量、および第2の拡散層23の接合容量の成分を含んでいる。この内、電荷蓄積ノード44および44’のそれぞれの容量に占める割合が大きい成分は、第1の画素電極7と第2の画素電極8とに関係する容量成分である。
第1の撮像セル31は光量の高い、明るい被写体を撮像する撮像領域として機能する。第1の撮像セル31に求められる望ましい特性は、飽和電子数が高いこと(高飽和)である。本実施形態では、図7に示されるように、入射光がマイクロレンズ12により集光される単位画素30の中央領域を避けるようにその領域の外側に第1の画素電極7を配置しているので、第1の画素電極7の面積を十分に確保できる。その結果、第1の撮像セル31において電荷蓄積ノード44の容量が増えるので、高飽和な望ましい特性を得ることができる。
また、図6に示されるように、第1の画素電極7にMOM容量6を電気的に接続することにより、第1の撮像セル31の電荷蓄積ノード44の容量をさらに大きくしている。第2の撮像セル31’の電荷蓄積ノード44’の容量は、ノイズを抑制するため小さくする必要がある。電荷蓄積ノード44’の容量が小さいと、隣接する電荷蓄積ノード44’間の、電気的な容量カップリングは小さくなる。しかし、電荷蓄積ノード44’の電圧に対する互いの影響は大きくなる。MOM容量6を、隣接する第2の撮像セル31’のCu配線間に配置することにより、隣接する電荷蓄積ノード44’間の容量カップリングを抑制し、混色を抑制することができる。なお、MOM容量6により、第1の撮像セル31の電荷蓄積ノード44と、第2の撮像セル31’の電荷蓄積ノード44’との間の容量カップリングは増加する。しかし、第1の撮像セル31の電荷蓄積ノード44の容量が大きいため、電荷蓄積ノード44の電圧の振れ幅は小さくなり、混色への影響は軽微である。
一方、第2の撮像セル31’は光量の低い、暗い被写体を撮像する撮像領域として機能する。第2の撮像セル31’に求められる望ましい特性は、ランダムノイズが小さいことである。飽和電子数は低くても、つまり低飽和でも良い。
図7および図8に示されたように、第2の画素電極8では、マイクロレンズ12による集光を利用して、比較的小さい面積で高感度を実現できる。また、図3に示されるように、第2の画素電極8の面積を小さくすることにより、第2の撮像セル31’では電荷蓄積ノード44’の容量が抑制され、増幅トランジスタ40’において比較的大きな変換ゲインが確保される。図5のフィードバック回路では、この変換ゲインが大きいほど、フィードバック回路の動作が有効となり、ランダムノイズを効果的に抑制することができる。
また、フィードバック回路では、増幅トランジスタ40’の相互コンダクタンスgmを大きくするとトランジスタの駆動能力が高くなり、ランダムノイズをより抑制し易くなる。本実施形態では、第2の電荷検出回路51’の面積を、第1の電荷検出回路51の面積よりも大きくしている。具体的には、第2の撮像セル31’内の増幅トランジスタ40’のゲート幅を、第1の撮像セル31内の増幅トランジスタ40のゲート幅よりも大きくしている。その結果、増幅トランジスタ40’に流れるドレイン電流が増えるので、増幅トランジスタ40’の駆動能力を高めることができる。第2の撮像セル31’では、低ノイズによる撮像を実現できる。
第2の撮像セル31’と比べて、第1の撮像セル31ではノイズが比較的大きくなる。ただし、高ダイナミックレンジの処理において、第1の撮像セル31で得られた画像と、第2の撮像セル31’で得られた画像とは合成される。その結果、合成後のS/Nは改善され、合成画像では第1の撮像セル31に起因したノイズは問題とはならない。
図9は、単位画素30における第1の電荷検出回路51および第2の電荷検出回路51’のそれぞれの占有面積を模式的に示している。領域60は、第1の電荷検出回路51の面積を示し、領域61は、第2の電荷検出回路51’の面積を示している。第1の電荷検出回路51および第2の電荷検出回路51’の面積のそれぞれは、P型シリコン基板1に形成された各トランジスタの面積の総和を意味する。第1の電荷検出回路51を構成するトランジスタの占有面積を抑えることにより、第2の電荷検出回路51’のトランジスタの占有面積を大きくすることができる。その結果、第2の電荷検出回路51’の駆動能力を高めることができ、第2の撮像セル31’では低ノイズによる撮像を実現できる。
(撮像装置100の駆動方法)
図10を参照しながら、撮像装置100の動作シーケンスの一例を説明する。
図10は、撮像装置100における1サイクル(1フレーム)期間の露光および読み出し動作を模式的に示している。横軸は時間を示し、縦軸は読み出し行を示している。図10は、いわゆるローリングシャッタ読み出しの様子を示している。撮像装置100において、第1の撮像セル31と第2の撮像セル31’とを用いて同じタイミングで露光および読み出し動作を行えば、原則、ダイナミックレンジを拡大させることができる。
図6に示したデバイス構成においては第1の撮像セル31と第2の撮像セル31’との間において略1桁の感度差を生じさせたが、同じ露光および読み出しを行った場合でも、通常画素に対して略1桁ダイナミックレンジを向上させることができる。
本実施形態では、ダイナミックレンジをさらに拡大するために、第1の撮像セル31と第2の撮像セル31’とはそれぞれ独立した露光および読み出しタイミングを有している。撮像動作の1サイクルで、第2の撮像セル31’に第1の蓄積時間T1において露光させて、第1の撮像セル31に第1の蓄積時間T1よりも短い第2の蓄積時間T2、T3において露光させている。以下、具体的に説明する。
本実施形態では、例えば1サイクルは1/60秒である。まず、第2の撮像セル31’では、1サイクルに近い蓄積時間T1において露光がなされ、蓄積時間経過後、第2の撮像セル31’内の電荷が行毎に順次読み出される(読み出し1)。行毎の読み出しが完了すると、その読み出し対象の行すべての第2の撮像セル31’に蓄積された電荷がリセットされる。
第1の撮像セル31では、いわゆる非破壊読み出しが1サイクルに少なくとも2回行われる。例えば、1サイクル期間の1/30(1/1800秒)の蓄積時間T2で1回目の露光が行われ、露光完了後に読み出しが行われる(読み出し2)。その後、蓄積電荷のリセットを行わずに、1サイクル期間の1/2(1/120秒)の蓄積時間T3で2回目の露光が行われ、露光完了後に読み出しが行われる(読み出し3)。このような動作シーケンスでは、1サイクル期間において露光時間の異なる3つの撮像データを取得できる。同じ露光および読み出しを行った場合には略1桁のダイナミックレンジ向上が可能であったが、これらの撮像データを合成することにより更に略1桁半、トータルで略2桁半、高ダイナミックレンジの画像を生成できる。
以下、図11Aから図12Bを参照して、撮像装置100の変形例を説明する。
図11Aから図11Cはそれぞれ、第2の画素電極8の平面形状の変形例を示している。図示するように、第2の画素電極8の平面形状は円形状でなくてもよく、例えば図11Aに示されるようなドーナツ形状、図11Bに示されるような十字形状、または図11Cに示されるような切り欠き形状であってもよい。さらに、切り欠きは、矩形でなく円形であってもよい。このような形状によれば、光の入射角度の変化による、第1の撮像セル31の感度の変化を抑えることができる。また、光の入射角度が変化しても、第2の撮像セル31’の感度と、第1の撮像セル31の感度との比を一定に維持できる。
本実施形態では、マイクロレンズ12を用いて入射光を単位画素30の中央に集光する例を説明したが、本開示はこれに限定されない。撮像装置100はマイクロレンズ12を備えていなくてもよい。光を集光しないとき、感度および飽和電子数は、画素電極の面積だけに依存し、それに略比例する。従って、マイクロレンズ12をなくし、画素電極の面積比のみで感度比を設定することも可能である。
図12Aおよび図12Bは、マイクロレンズ12をなくしたときの画素電極の形状の一例を示している。図12Aに示すように第2の画素電極8を単位画素30の中央に配置し
、間隙を介してその周囲に第1の画素電極7を配置してもよい。または、図12Bに示すように第1の画素電極7を単位画素30の中央に配置し、間隙を介してその周囲に第2の画素電極8を配置してもよい。第2の画素電極8の面積が第1の画素電極7の面積よりも大きい限りにおいて、画素電極の形状を任意に決定し得る。
なお、この構成によれば、第1の画素電極7の面積は小さくなり、セル感度および容量の両方が低下する。そこで、第1の画素電極7にMOM容量6を接続することにより、第1の撮像セル31における電荷蓄積ノード44の容量を大きくすることができる。
本実施形態では、第1の撮像セル31と第2の撮像セル31’との間で、ランダムノイズおよび飽和電子数が互いに異なる例を説明した。しかし、本開示はこれに限定されず、ランダムノイズおよび容量の少なくとも一方が互いに異なっていてもよい。本実施形態ではフィードバック回路を用いてランダムノイズを抑制するために第2の撮像セル31’の電荷蓄積ノードの容量を抑制し、変換ゲインを高くしている。その結果として第2の撮像セル31’の飽和電子数を小さくすることができる。ただし、外部メモリーを用いて撮像前後のデータの差分を取ることによりランダムノイズをキャンセルする場合は、第2の撮像セル31’の電荷蓄積ノードの容量を抑制しなくてもよい。第2の撮像セル31’にも容量素子(例えば、MOM容量)を接続して飽和電子数を高くすることにより画像合成を容易化できる。また、例えば、マイクロレンズ12を含まない構成において、第1の画素電極7と第2の画素電極との面積を同じにすれば、感度および容量は略同一になる。そこで、第1の画素電極7にMOM容量を接続することにより、第1の撮像セル31における電荷蓄積ノード44の容量が増える。つまり、第1の撮像セル31と第2の撮像セル31’との間で、容量だけを異ならせることができる。その場合、感度性能は劣ってしまうが、画像合成は容易化できる。
本開示において、「蓄積容量(storage capacitance)」とは、画素電極に接続された全ての容量成分を意味する。本実施形態において、第1の蓄積容量は、電荷蓄積ノード44およびMOM容量6によって例示される。第2の蓄積容量は、電荷蓄積ノード44’によって例示される。容量素子(capacitor)は、MOM容量6によって例示される。
(第2の実施形態)
図13から図16を参照しながら、第2の実施形態による撮像装置100を説明する。
第2の実施形態による単位画素30Aは、第1の撮像セル31は容量素子としてMIM(Metal Insulator Metal)容量素子13を有している点で第1の実施形態による単位画素30とは異なる。以下、単位画素30との差異点を中心に説明する。
図13は、本実施形態による単位画素30Aのデバイス構造の断面を模式的に示している。第1の撮像セル31は、容量素子としてMIM容量素子13を有している。MIM容量素子13は、上部電極14、下部電極16および上部電極14と下部電極16とに挟まれた絶縁体15を含む積層構造を有している。
絶縁体15には、シリコン窒化膜、酸化ハフニウム(HfO2)、酸化ジルコニウム(ZrO2)、チタン酸ストロンチウム(SrTiO)および酸化チタン(TiO2)などの高誘電率材料が用いられる。なお、シリコン窒化膜は、アナログ回路用の容量として一般的に用いられている。酸化ハフニウム(HfO2)、酸化ジルコニウム(ZrO2)は、DRAM(Dynamic Random Access Memory)の容量絶縁膜に用いられている。絶縁体15にリーク電流があると、それに寄与した電荷は電荷蓄積
ノードに蓄積される。その結果、そのリーク電流は暗時のノイズ成分となってしまう。
高誘電率材料の膜組成は成膜後の熱処理により変化し易い。例えば400℃程度の熱処理によっても結晶化が進み、電流リーク特性が悪化する場合がある。従って、MIM容量素子13は、画素において配置配線が完了した後で形成することが望ましく、または、配線層のできるだけ上層部に形成することが望ましい。また、成膜温度が400℃を超えるポリシリコンまたはタングステンの材料を用いる、配線およびコンタクトプラグは、MIM容量素子13を形成する前に形成しておく。
MIM容量素子13には、配線とは独立した材料及び構造を採用できる。MIM容量13は、高い比誘電率を有する材料から形成され、厚さ数十nmの絶縁体15を用いることにより、第1の実施形態で説明したMOM容量6よりも十分に大きな容量を確保することができる。ただし、MIM容量素子を形成するための追加プロセスが要求される。その結果、製造コストはその分上昇してしまうので留意されたい。これに対し、容量素子としてMOM容量6を用いると、画素内または画素間で信号をやり取りするための配置配線に用いられる配線構造を流用できる。そのため、製造コストの上昇を抑制できる。ただし、MOM容量6の容量密度が、流用される配線構造に制限されてしまい、また、配置配線が混雑してくると、MOM容量6を配置できるスペースを確保できなくなり、その結果、充分な容量が得られない場合がある。このような場合には、配線の混雑とは無関係に配置するスペースを確保できるMIM容量素子13を、容量素子として用いることが望ましい。最終的には設計仕様などに応じて最適な容量素子を適宜選択すればよい。
MIM容量素子13により、第1の撮像セル31の電荷蓄積ノード44の容量は増加する。その結果、第1の実施形態と同様に、第1の撮像セル31の飽和電子数を増大させることができる。第1の撮像セル31は高飽和に対応した撮像セルとして機能する。なお、第2の撮像セル31’は、第1の実施形態による単位画素30の第2の撮像セル31’と同一の構造を有しているので、第2の撮像セル31’は低ノイズに対応した撮像セルとして機能する。
図14は、本実施形態の変形例による3×3の単位画素30Bに着目し、撮像装置100におけるそのレイアウトの様子を模式的に示している。図15は、単位画素30Bのデバイス構造の断面を模式的に示している。図16は、図14に示されるA−A’線に沿った単位画素30Bの断面を模式的に示している。
単位画素30Bは、第1の画素電極7を有する第1の撮像セル31および第2の画素電極8を有する第2の撮像セル31’を有している。3×3の単位画素30Bに着目すると、図14に示されるA−A’線(図中のx軸となす角度が略45°の方向)に沿って、3つの単位画素30Bが配置されている。2×2の行列状に位置する第2の画素電極8の略中心に1つの第1の画素電極7は位置している。第2の画素電極8の面積は、第1の画素電極7のそれよりも大きい。このように、第1の撮像セル31と第2の撮像セル31’とを密に配置することができて、レイアウトの効率化が図れる。
図15に示されるように、マイクロレンズ12は、第1の実施形態とは異なり、第2の光電変換部43’を覆うようにP型シリコン基板1に支持されている。P型シリコン基板1の法線方向から見たとき、MIM容量素子13は、第1の光電変換部43と第2の光電変換部43’との間に配置されている。換言すると、MIM容量素子13は、第1の画素電極7と第2の画素電極8との間に配置されている。また、図示されるように、MIM容量素子13の少なくとも一部は、第1の画素電極7および第2の画素電極8の両方または一方に重なるようにMIM容量素子13を形成してもよい。これにより、MIM容量素子13のサイズが大きくなり、その容量を増加させることができる。
その変形例によると、第2の実施形態と同様に、第1の撮像セル31の電荷蓄積ノード44の容量を増加させることができる。その結果、第1の撮像セル31の飽和電子数は増大し、第1の撮像セル31を高飽和に対応した撮像セルとして機能させることができる。
図17は、本実施形態の他の変形例による単位画素30Cのデバイス構造の断面を模式的に示している。2つのマイクロレンズ12のそれぞれが、第1の光電変換部43および第2の光電変換部43’をそれぞれ覆うようにP型シリコン基板1に支持されていてもよい。その場合、第2の撮像セル31’のマイクロレンズの集光面積は、第1の撮像セル31のマイクロレンズの集光面積よりも大きい。このように、第1の撮像セル31にもマイクロレンズを配置することで、第1の撮像セル31と第2の撮像セル31’との入射角特性を揃えることができ、より自然な合成画像を得ることができる。
第2の撮像セル31’は、MIM容量素子13よりも小さい容量を有するMIM容量13’を含んでいてもよい。第2の電荷蓄積ノード44’にMIM容量素子13’を接続する目的は以下のとおりである。第2の電荷蓄積ノード44’に接続されたMIM容量素子13’の端子と反対側の端子55に制御電圧を印加する。これによるMIM容量素子13’を介した容量カップリングを利用して第2の電荷蓄積ノード44’の電圧を制御することで、ランダムノイズおよびリーク電流を抑制する。
例えば、MIM容量素子13’を接続していない第2の電荷蓄積ノード44’の容量は0.5fFから3fFである。ただし、電荷蓄積ノードの容量は画素サイズに大きく依存する。MIM容量素子13’を接続する場合には、第2の電荷蓄積ノード44’の容量を、ランダムノイズの増大を回避できる容量に設定する。なお、MIM容量素子13は、第1の電荷蓄積ノード44の容量を増大させる目的で用いられる。そのため、その容量は、MIM容量素子13が接続されていない第1の電荷蓄積ノード44の容量を超える容量に設定される。例えば、第1の電荷蓄積ノード44の容量は、MIM容量素子13’を接続していない第2の電荷蓄積ノード44’の容量と同様に、0.5fFから3fFである。
(第3の実施形態)
図18を参照しながら、本実施形態による撮像モジュール200を説明する。
図18は、撮像装置100を搭載した撮像モジュール200の機能ブロックを模式的に示している。
撮像モジュール200は、第1の実施形態による撮像装置100とDSP(Digital Signal Processor)300とを備える。撮像モジュール200は、撮像装置100で得られた信号を処理して外部に出力する。
DSP300は、撮像装置100からの出力信号を処理する信号処理回路として機能する。DSP300は、撮像装置100から出力されたデジタル画素信号を受け取る。DSP300は、例えばガンマ補正、色補間処理、空間補間処理、およびオートホワイトバランスなどの処理を行う。なお、信号処理回路は、ユーザにより指定された各種設定に従い撮像装置100を制御し、撮像モジュール200の全体動作を統合するマイクロコンピュータなどによっても実現され得る。
DSP300は、撮像装置100から出力されたデジタル画素信号を処理して最適なリセット電圧(VRG、VRBおよびVRR)を算出する。DSP300は、そのリセット電圧を撮像装置100にフィードバックしている。ここで、VRG、VRBおよびVRRはそれぞれ、G画素に関するリセット電圧、B画素に関するリセット電圧およびR画素に
関するリセット電圧を示す。なお、リセット電圧は、フィードバック信号線49または垂直信号線45から伝達されたフィードバック信号であってもよい。撮像装置100とDSP300とは、一つの半導体装置(いわゆるSoC(System on a Chip))として製造することも可能である。これにより、撮像装置100を用いた電子機器を小型化することができる。
なお、モジュール化せずに、撮像装置100だけを製品化することも当然可能である。その場合、信号処理回路を撮像装置100に外部接続して、撮像装置100の外部で信号処理を行えばよい。また、第1および第2の実施形態では、シリコン基板1の表面側に光電変換膜を配置し、その表面側からの入射光を検知する例を示した。しかしながら、本開示はこれに限定されず、光電変換膜をシリコン基板1の裏面側に配置して、その裏面側からの入射光を検知するBSI(Backside Illumination)方式によるイメージセンサも含む。
本開示による撮像装置およびその駆動方法は、例えばデジタルカメラおよび車載カメラなどのカメラに用いられるイメージセンサおよびその駆動方法に有用である。
1 p型半導体基板
2 STI分離層
3 ゲート電極
4 ローカル配線
5 コンタクトプラグ
6 MOM容量
7 第1の画素電極
8 第2の画素電極
9 光電変換膜
10 上部電極
11 カラーフィルタ
12 マイクロレンズ
13、13’ MIM容量素子
14 上部電極
15 絶縁体
16 下部電極
22 第1の拡散層
23 第2の拡散層
30、30A、30B、30C 単位画素
31 第1の撮像セル
31’ 第2の撮像セル
32 第1の電荷蓄積ノード
32’ 第2の電荷蓄積ノード
33 第1の光電変換領域
33’ 第2の光電変換領域
40、40’ 増幅トランジスタ
41、41’ リセットトランジスタ
42、42’ アドレストランジスタ
43、 第1の光電変換部
43’ 第2の光電変換部
44、44’ 電荷蓄積ノード
45、45’ 垂直信号線
46、46’ 電源配線
47、47’ リセット信号線
48、48’ アドレス信号線
49、49’ フィードバック信号線
50、50’ フィードバックアンプ
51 第1の電荷検出回路
51’ 第2の電荷検出回路
52 第1の垂直走査回路
52’ 第2の垂直走査回路
53 第1の水平走査回路
53’ 第2の水平走査回路
54 第1の列AD変換回路
54’ 第2の列AD変換回路
55 端子
60 第1の電荷検出回路の面積
61 第2の電荷検出回路の面積
100 撮像装置
200 撮像モジュール
300 DSP

Claims (19)

  1. 入射光を電荷に変換する第1光電変換部と、
    前記第1光電変換部と接続する第1容量素子と、
    入射光を電荷に変換する第2光電変換部と、
    前記第2光電変換部の上方に位置する第1マイクロレンズと、
    備え、
    平面視において、前記第2光電変換部の面積は、前記第1光電変換部の面積よりも大きく、前記第1マイクロレンズは前記第1容量素子の少なくとも一部と重なる、撮像装置。
  2. 入射光を電荷に変換する第1光電変換部と、
    前記第1光電変換部と接続する第1容量素子と、
    入射光を電荷に変換する第2光電変換部と、
    前記第2光電変換部に光を集める第1マイクロレンズと、
    備え、
    平面視において、前記第2光電変換部の面積は、前記第1光電変換部の面積よりも大きく、前記第1マイクロレンズは前記第1容量素子の少なくとも一部と重なる、撮像装置。
  3. 前記第1光電変換部の上方に位置する第2マイクロレンズをさらに有し、
    前記第1マイクロレンズの集光面積は、前記第2マイクロレンズの集光面積よりも大きい、請求項1に記載の撮像装置。
  4. 前記第1光電変換部に光を集める第2マイクロレンズをさらに有し、
    前記第1マイクロレンズの集光面積は、前記第2マイクロレンズの集光面積よりも大きい、請求項2に記載の撮像装置。
  5. 平面視において、前記第1容量素子は前記第1光電変換部と前記第2光電変換部との間に少なくとも位置する、請求項1から4のいずれか一項に記載の撮像装置。
  6. 前記第1光電変換部は、第1画素電極と、前記第1画素電極の上方に位置する第1上部電極と、前記第1画素電極と前記第1上部電極とに挟まれる第1光電変換膜と、を含み、
    前記第2光電変換部は、第2画素電極と、前記第2画素電極の上方に位置する第2上部電極と、前記第2画素電極と前記第2上部電極とに挟まれる第2光電変換膜と、を含む、請求項1からのいずれか一項に記載の撮像装置。
  7. 前記第1画素電極は、前記第2画素電極とは異なる面積を有する、請求項に記載の撮像装置。
  8. 前記第1容量素子はMIM容量素子である、請求項1から7のいずれか一項に記載の撮像装置。
  9. 平面視において、前記第1光電変換部の面積は、前記第2光電変換部の面積よりも小さい、請求項1から8のいずれか一項に記載の撮像装置。
  10. 前記第1光電変換部と接続する第1電荷蓄積ノードと、前記第2光電変換部と接続する第2電荷蓄積ノードと、をさらに有し、
    前記第1電荷蓄積ノードの容量は、前記第2電荷蓄積ノードの容量よりも大きい、請求項1から9のいずれか一項に記載の撮像装置。
  11. 前記第1容量素子の面積は、前記第1光電変換部の面積より大きい、請求項1から10のいずれか一項に記載の撮像装置。
  12. 平面視において、前記第1マイクロレンズは、前記第1光電変換部と重ならない、請求項1から11のいずれか一項に記載の撮像装置。
  13. 平面視において、前記第1マイクロレンズと前記第1容量素子との重なる面積は、前記第2マイクロレンズと前記第1容量素子との重なる面積より大きい、請求項3または4に記載の撮像装置。
  14. 平面視において、前記第2光電変換部と前記第1容量素子との重なる面積は、前記第1光電変換部と前記第1容量素子との重なる面積より大きい、請求項1から13のいずれか一項に記載の撮像装置。
  15. 入射光を電荷に変換する第1光電変換部と、
    前記第1光電変換部と接続する第1容量素子と、
    を有する第1セルと、
    入射光を電荷に変換する第2光電変換部を有する第2セルと、
    を備え、
    平面視において、前記第1容量素子は、前記第2セル内に位置する、撮像装置。
  16. 前記第2光電変換部の面積は、前記第1光電変換部の面積よりも大きい、請求項15に記載の撮像装置。
  17. 前記第1セルの感度は、前記第2セルの感度より小さい、請求項15または16に記載の撮像装置。
  18. 前記第1セルの飽和電子数は、前記第2セルの飽和電子数より大きい、請求項15から17のいずれか一項に記載の撮像装置。
  19. 前記第1セルと前記第2セルとで単位画素を構成する、請求項15から18のいずれか一項に記載の撮像装置。
JP2020025651A 2014-10-08 2020-02-18 撮像装置およびその駆動方法 Active JP6982823B2 (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
JP2021180964A JP7241308B2 (ja) 2014-10-08 2021-11-05 撮像装置およびその駆動方法
JP2023025760A JP7555056B2 (ja) 2014-10-08 2023-02-22 撮像装置およびその駆動方法

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP2014207305 2014-10-08
JP2014207305 2014-10-08
JP2017170281A JP6671056B2 (ja) 2014-10-08 2017-09-05 撮像装置およびその駆動方法

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
JP2017170281A Division JP6671056B2 (ja) 2014-10-08 2017-09-05 撮像装置およびその駆動方法

Related Child Applications (1)

Application Number Title Priority Date Filing Date
JP2021180964A Division JP7241308B2 (ja) 2014-10-08 2021-11-05 撮像装置およびその駆動方法

Publications (2)

Publication Number Publication Date
JP2020109971A JP2020109971A (ja) 2020-07-16
JP6982823B2 true JP6982823B2 (ja) 2021-12-17

Family

ID=55951868

Family Applications (5)

Application Number Title Priority Date Filing Date
JP2015165895A Active JP6213743B2 (ja) 2014-10-08 2015-08-25 撮像装置およびその駆動方法
JP2017170281A Active JP6671056B2 (ja) 2014-10-08 2017-09-05 撮像装置およびその駆動方法
JP2020025651A Active JP6982823B2 (ja) 2014-10-08 2020-02-18 撮像装置およびその駆動方法
JP2021180964A Active JP7241308B2 (ja) 2014-10-08 2021-11-05 撮像装置およびその駆動方法
JP2023025760A Active JP7555056B2 (ja) 2014-10-08 2023-02-22 撮像装置およびその駆動方法

Family Applications Before (2)

Application Number Title Priority Date Filing Date
JP2015165895A Active JP6213743B2 (ja) 2014-10-08 2015-08-25 撮像装置およびその駆動方法
JP2017170281A Active JP6671056B2 (ja) 2014-10-08 2017-09-05 撮像装置およびその駆動方法

Family Applications After (2)

Application Number Title Priority Date Filing Date
JP2021180964A Active JP7241308B2 (ja) 2014-10-08 2021-11-05 撮像装置およびその駆動方法
JP2023025760A Active JP7555056B2 (ja) 2014-10-08 2023-02-22 撮像装置およびその駆動方法

Country Status (1)

Country Link
JP (5) JP6213743B2 (ja)

Families Citing this family (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2017119477A1 (ja) * 2016-01-08 2017-07-13 株式会社ニコン 撮像素子および撮像装置
JP6808463B2 (ja) * 2016-11-30 2021-01-06 キヤノン株式会社 光電変換装置および光電変換システム
JP6929643B2 (ja) * 2016-12-27 2021-09-01 キヤノン株式会社 撮像装置および撮像システム
CN108337409B (zh) * 2017-01-19 2021-06-22 松下知识产权经营株式会社 摄像装置及照相机系统
JP6920652B2 (ja) 2017-02-03 2021-08-18 パナソニックIpマネジメント株式会社 撮像装置
CN109300923B (zh) 2017-07-25 2023-11-17 松下知识产权经营株式会社 摄像装置
TWI785043B (zh) * 2017-09-12 2022-12-01 日商松下知識產權經營股份有限公司 電容元件、影像感測器、電容元件之製造方法及影像感測器之製造方法
CN109494302B (zh) 2017-09-12 2024-04-05 松下知识产权经营株式会社 电容元件、图像传感器以及电容元件的制造方法
JP7249552B2 (ja) * 2017-11-30 2023-03-31 パナソニックIpマネジメント株式会社 撮像装置
JP7005331B2 (ja) * 2017-12-21 2022-01-21 キヤノン株式会社 撮像装置及び撮像システム
WO2019131028A1 (ja) 2017-12-28 2019-07-04 パナソニックIpマネジメント株式会社 撮像装置
CN111656511B (zh) 2018-04-04 2024-08-27 松下知识产权经营株式会社 电子设备
CN108646499B (zh) * 2018-06-21 2024-04-05 上海中航光电子有限公司 阵列基板、电子纸显示面板及其驱动方法与显示装置
JP2020136813A (ja) 2019-02-15 2020-08-31 ソニーセミコンダクタソリューションズ株式会社 撮像装置
WO2022070815A1 (ja) * 2020-09-29 2022-04-07 パナソニックIpマネジメント株式会社 撮像装置
CN116711321A (zh) * 2021-01-15 2023-09-05 松下知识产权经营株式会社 摄像装置及相机系统
JPWO2023026565A1 (ja) * 2021-08-26 2023-03-02
WO2023074068A1 (ja) * 2021-10-27 2023-05-04 パナソニックIpマネジメント株式会社 撮像装置

Family Cites Families (22)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7423679B2 (en) * 2002-12-20 2008-09-09 Eastman Kodak Company Imaging system having extended useful latitude
JP2004320119A (ja) * 2003-04-11 2004-11-11 Fuji Photo Film Co Ltd 画像記録装置
JP4500574B2 (ja) * 2004-03-30 2010-07-14 富士フイルム株式会社 広ダイナミックレンジカラー固体撮像装置及びこの固体撮像装置を搭載したデジタルカメラ
JP2007116437A (ja) * 2005-10-20 2007-05-10 Nikon Corp 撮像素子および撮像システム
JP2007201009A (ja) * 2006-01-24 2007-08-09 Fujifilm Corp 固体撮像素子
JP2007324405A (ja) * 2006-06-01 2007-12-13 Fujifilm Corp 固体撮像素子
JP2009038263A (ja) * 2007-08-02 2009-02-19 Sharp Corp 固体撮像素子および電子情報機器
JP2011015219A (ja) * 2009-07-02 2011-01-20 Toshiba Corp 固体撮像装置
US8648948B2 (en) * 2009-09-30 2014-02-11 Infrared Newco, Inc. Imaging systems with multiple imaging pixel types and related methods
JP5537905B2 (ja) * 2009-11-10 2014-07-02 富士フイルム株式会社 撮像素子及び撮像装置
JP4779054B1 (ja) * 2010-03-31 2011-09-21 富士フイルム株式会社 固体撮像素子及び撮像装置
FR2959320B1 (fr) * 2010-04-26 2013-01-04 Trixell Detecteur de rayonnement electromagnetique a selection de gamme de gain
JP5470181B2 (ja) * 2010-07-09 2014-04-16 パナソニック株式会社 固体撮像装置
JP5857444B2 (ja) * 2011-05-12 2016-02-10 株式会社ニコン 撮像装置
JP5646421B2 (ja) * 2011-09-22 2014-12-24 株式会社東芝 固体撮像装置および固体撮像システム
WO2013065645A1 (ja) * 2011-10-31 2013-05-10 富士フイルム株式会社 放射線画像撮影装置、プログラムおよび放射線画像撮影方法
WO2013065515A1 (ja) * 2011-11-01 2013-05-10 富士フイルム株式会社 放射線撮影装置、放射線撮影システム及び放射線撮影方法
JP6057511B2 (ja) * 2011-12-21 2017-01-11 キヤノン株式会社 撮像装置及び放射線撮像システム
JP2014112580A (ja) 2012-12-05 2014-06-19 Sony Corp 固体撮像素子および駆動方法
JP2013258168A (ja) * 2012-06-11 2013-12-26 Fujifilm Corp 固体撮像素子および撮像装置
JP5925713B2 (ja) * 2013-02-26 2016-05-25 株式会社東芝 固体撮像装置
WO2015012098A1 (ja) * 2013-07-22 2015-01-29 ソニー株式会社 固体撮像素子および電子機器

Also Published As

Publication number Publication date
JP2020109971A (ja) 2020-07-16
JP2023065500A (ja) 2023-05-12
JP6213743B2 (ja) 2017-10-18
JP6671056B2 (ja) 2020-03-25
JP2022010091A (ja) 2022-01-14
JP2018014740A (ja) 2018-01-25
JP7555056B2 (ja) 2024-09-24
JP7241308B2 (ja) 2023-03-17
JP2016076921A (ja) 2016-05-12

Similar Documents

Publication Publication Date Title
JP6982823B2 (ja) 撮像装置およびその駆動方法
US11895419B2 (en) Imaging device
JP7496512B2 (ja) 撮像装置
JP5934930B2 (ja) 固体撮像装置およびその駆動方法
US10186535B2 (en) Image sensors with stacked photodiodes
JP6399488B2 (ja) 撮像装置および画像取得装置
JP2018195803A (ja) 撮像装置、および、カメラシステム
KR20070043656A (ko) 고체 촬상 장치 및 카메라
JP2014165286A (ja) フォトダイオード、固体撮像素子及び撮像装置
US10727268B1 (en) CMOS image sensor with compact pixel layout
US20230215882A1 (en) Imaging device
JP6083977B2 (ja) 固体撮像装置および撮像装置
JP2012227889A (ja) 固体撮像装置
US10477126B1 (en) Dual eclipse circuit for reduced image sensor shading
WO2023199560A1 (ja) 撮像装置およびカメラシステム
JP5619093B2 (ja) 固体撮像装置及び固体撮像システム

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20200218

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20201207

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20210119

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20210312

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20210413

A601 Written request for extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A601

Effective date: 20210607

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20210720

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20211012

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20211105

R151 Written notification of patent or utility model registration

Ref document number: 6982823

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R151