JP6731996B2 - 装置および方法 - Google Patents
装置および方法 Download PDFInfo
- Publication number
- JP6731996B2 JP6731996B2 JP2018227937A JP2018227937A JP6731996B2 JP 6731996 B2 JP6731996 B2 JP 6731996B2 JP 2018227937 A JP2018227937 A JP 2018227937A JP 2018227937 A JP2018227937 A JP 2018227937A JP 6731996 B2 JP6731996 B2 JP 6731996B2
- Authority
- JP
- Japan
- Prior art keywords
- clock signal
- time
- delay setting
- setting information
- signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING OR CALCULATING; COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/04—Generating or distributing clock signals or signals derived directly therefrom
- G06F1/12—Synchronisation of different clock signals provided by a plurality of clock generators
-
- G—PHYSICS
- G06—COMPUTING OR CALCULATING; COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/04—Generating or distributing clock signals or signals derived directly therefrom
- G06F1/14—Time supervision arrangements, e.g. real time clock
-
- G—PHYSICS
- G06—COMPUTING OR CALCULATING; COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
- G06F13/42—Bus transfer protocol, e.g. handshake; Synchronisation
- G06F13/4282—Bus transfer protocol, e.g. handshake; Synchronisation on a serial bus, e.g. I2C bus, SPI bus
- G06F13/4291—Bus transfer protocol, e.g. handshake; Synchronisation on a serial bus, e.g. I2C bus, SPI bus using a clocked protocol
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04J—MULTIPLEX COMMUNICATION
- H04J3/00—Time-division multiplex systems
- H04J3/02—Details
- H04J3/06—Synchronising arrangements
- H04J3/0635—Clock or time synchronisation in a network
- H04J3/0638—Clock or time synchronisation among nodes; Internode synchronisation
- H04J3/0658—Clock or time synchronisation among packet nodes
- H04J3/0661—Clock or time synchronisation among packet nodes using timestamps
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L7/00—Arrangements for synchronising receiver with transmitter
- H04L7/04—Speed or phase control by synchronisation signals
-
- G—PHYSICS
- G06—COMPUTING OR CALCULATING; COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F2213/00—Indexing scheme relating to interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F2213/0016—Inter-integrated circuit (I2C)
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Synchronisation In Digital Transmission Systems (AREA)
- Information Transfer Systems (AREA)
- Bus Control (AREA)
Description
Claims (16)
- クロック信号を伝達する通信リンクに連結し、前記通信リンクを介して同期コマンド及び第1の遅延設定情報を受信するインタフェースと、
前記同期コマンド後の前記クロック信号の選択推移数を追跡し、当該選択推移数が前記第1の遅延設定情報に示される遅延設定に達したことに応じてトリガ信号を生成する制御回路とを備える装置。 - 前記制御回路は、
前記同期コマンドの検出に応じてリセットされ、前記クロック信号の選択推移毎にインクリメントされる値を有する計数器回路と、
前記計数器回路の前記値と前記第1の遅延設定情報との比較を行う比較器回路とをさらに備え、前記トリガ信号は、前記比較に基づいて生成される請求項1に記載の装置。 - 前記インタフェースは、前記通信リンクを介して第2の遅延設定情報をさらに受信するものであり、前記制御回路は、
前記クロック信号の周波数より高い周波数を有する発振器信号を生成する発振器回路をさらに備え、
前記制御回路は、前記クロック信号の前記選択推移数が前記第1の遅延設定情報に示される遅延設定に達した後に発生する前記発振器信号の選択推移数を追跡するものであり、
前記制御回路は、さらに前記発振器信号の選択推移数が前記第2の遅延設定情報に示される遅延設定に達したことに応じて、前記トリガ信号を生成するものである請求項1に記載の装置。 - 前記トリガ信号は、当該装置に関連付けられた変換器の動作のトリガとなる請求項1に記載の装置。
- クロック信号を伝達する通信リンクを介して、同期コマンド及び第1の遅延設定情報を受信することと、
前記同期コマンド後の前記クロック信号の選択推移数を追跡することと、
当該選択推移数が前記第1の遅延設定情報に示される遅延設定に達したことに応じて、トリガ信号を生成することとを含む方法。 - 前記同期コマンドの検出に応じて値をリセットすることと、
前記クロック信号の選択推移毎に前記値をインクリメントすることと、
前記値と前記第1の遅延設定情報との比較を行うことと、
前記比較に基づき、前記トリガ信号を生成することとをさらに含む請求項5に記載の方法。 - 前記通信リンクを介して、第2の遅延設定情報を受信することと、
前記クロック信号の周波数より高い周波数を有する発振器信号を生成することと、
前記クロック信号の前記選択推移数が前記第1の遅延設定情報に示される遅延設定に達した後に発生する前記発振器信号の選択推移数を追跡することと、
さらに前記発振器信号の前記選択推移数が前記第2の遅延設定情報に示される遅延設定に達したことに応じて、前記トリガ信号を生成することとをさらに含む請求項6に記載の方法。 - 通信リンクに連結し、
前記通信リンクを介して、クロック信号及び同期コマンドを送信し、
前記通信リンクを介して、前記同期コマンドと前記通信リンクに連結された1つ以上のスレーブデバイスにおけるトリガ信号の生成との間に発生する前記クロック信号の選択推移数を示す遅延設定情報を送信する、
インタフェース回路を備える装置。 - 前記インタフェース回路は、前記通信リンクを介して、前記同期コマンドの送信に先立ち、前記遅延設定情報を含むコマンドを送信するものである請求項8に記載の装置。
- 前記遅延設定情報は、
前記クロック信号の、前記同期コマンドと前記トリガ信号の生成との間に生じる前記選択推移数を示す、粗い遅延設定情報と、
発振器回路によって生成される発振器信号の、前記発振器回路のイネーブル信号の選択推移と前記トリガ信号の発生との間に生じる選択推移数を示す、細かい遅延設定情報と
を含み、
前記イネーブル信号の前記選択推移は、前記クロック信号の、前記同期コマンド後の選択推移数が、前記粗い遅延設定情報に示される前記選択推移数に達するときに発生する請求項8に記載の装置。 - 前記インタフェース回路は、
前記通信リンクを介して、前記同期コマンドと前記1つ以上のスレーブデバイスのうちの第1のスレーブデバイスにおける第1のトリガ信号の生成との間に発生する前記クロック信号の選択推移数を示す第1の遅延設定情報を送信し、
前記通信リンクを介して、前記同期コマンドと前記1つ以上のスレーブデバイスのうちの第2のスレーブデバイスにおける第2のトリガ信号の生成との間に発生する前記クロック信号の選択推移数を示す第2の遅延設定情報を送信するものである請求項8に記載の装置。 - 前記同期コマンド後に発生することが期待される前記クロック信号の周波数変化に基づき、前記遅延設定情報を生成するトリガ遅延設定回路をさらに備える請求項8に記載の装置。
- マスタデバイスから、通信リンクを介して、クロック信号及び同期コマンドを送信することと、
前記通信リンクを介して、前記同期コマンドと前記通信リンクに連結された1つ以上のスレーブデバイスにおけるトリガ信号の生成との間に発生する前記クロック信号の選択推移数を示す遅延設定情報を送信することとを含む方法。 - 前記遅延設定情報を送信することは、
前記同期コマンドを送信することに先立って、前記通信リンクを介して、前記遅延設定情報を含むコマンドを送信することを含む請求項13に記載の方法。 - 前記遅延設定情報は、
前記クロック信号の、前記同期コマンドと前記トリガ信号の生成との間に生じる前記選択推移数を示す、粗い遅延設定情報と、
発振器回路によって生成される発振器信号の、前記発振器回路のイネーブル信号の選択推移と前記トリガ信号の発生との間に生じる選択推移数を示す、細かい遅延設定情報と
を含み、
前記イネーブル信号の前記選択推移は、前記クロック信号の、前記同期コマンド後の選択推移数が、前記粗い遅延設定情報に示される前記選択推移数に達するときに発生する請求項13に記載の方法。 - 前記同期コマンド後に発生することが期待される前記クロック信号の周波数変化に基づき、前記遅延設定情報を生成することをさらに備える請求項13に記載の方法。
Applications Claiming Priority (8)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| US201562194733P | 2015-07-20 | 2015-07-20 | |
| US62/194,733 | 2015-07-20 | ||
| US201562208041P | 2015-08-21 | 2015-08-21 | |
| US62/208,041 | 2015-08-21 | ||
| US201562209999P | 2015-08-26 | 2015-08-26 | |
| US62/209,999 | 2015-08-26 | ||
| US201562217180P | 2015-09-11 | 2015-09-11 | |
| US62/217,180 | 2015-09-11 |
Related Parent Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2018502805A Division JP6449518B2 (ja) | 2015-07-20 | 2016-07-18 | 低速バスタイムスタンプの方法及び回路 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JP2019061709A JP2019061709A (ja) | 2019-04-18 |
| JP6731996B2 true JP6731996B2 (ja) | 2020-07-29 |
Family
ID=57834566
Family Applications (2)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2018502805A Active JP6449518B2 (ja) | 2015-07-20 | 2016-07-18 | 低速バスタイムスタンプの方法及び回路 |
| JP2018227937A Active JP6731996B2 (ja) | 2015-07-20 | 2018-12-05 | 装置および方法 |
Family Applications Before (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2018502805A Active JP6449518B2 (ja) | 2015-07-20 | 2016-07-18 | 低速バスタイムスタンプの方法及び回路 |
Country Status (6)
| Country | Link |
|---|---|
| US (2) | US10466738B2 (ja) |
| EP (2) | EP3326073B1 (ja) |
| JP (2) | JP6449518B2 (ja) |
| KR (1) | KR101912135B1 (ja) |
| CN (2) | CN107851081B (ja) |
| WO (1) | WO2017015222A1 (ja) |
Families Citing this family (30)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP6846111B2 (ja) * | 2016-02-26 | 2021-03-24 | オムロン株式会社 | マスタ装置、スレーブ装置、情報処理装置、イベントログ収集システム、マスタ装置の制御方法、スレーブ装置の制御方法、および制御プログラム |
| US10872055B2 (en) * | 2016-08-02 | 2020-12-22 | Qualcomm Incorporated | Triple-data-rate technique for a synchronous link |
| US20180224887A1 (en) * | 2017-02-06 | 2018-08-09 | Qualcomm Incorporated | Apparatus and method for asynchronous event timestamping |
| US20180285292A1 (en) * | 2017-03-28 | 2018-10-04 | Qualcomm Incorporated | System and method of sending data via additional secondary data lines on a bus |
| DE102017209132A1 (de) * | 2017-05-31 | 2018-12-06 | Robert Bosch Gmbh | Sensordaten-Verarbeitungseinrichtung |
| US10863469B2 (en) * | 2017-10-11 | 2020-12-08 | Google Llc | System and method for accurate timestamping of virtual reality controller data |
| TWI654521B (zh) * | 2018-04-26 | 2019-03-21 | 技嘉科技股份有限公司 | 照明假卡模組 |
| US10969821B2 (en) * | 2018-05-29 | 2021-04-06 | Xilinx, Inc. | Latency synchronization across clock domains |
| GB201810478D0 (en) * | 2018-06-26 | 2018-08-08 | Nordic Semiconductor Asa | Precision timing between systems |
| EP4310516A3 (en) * | 2018-06-28 | 2024-04-24 | Synaptec Limited | Methods and apparatus for making a time-synchronised phasor measurement |
| US11249536B2 (en) * | 2018-12-17 | 2022-02-15 | Qualcomm Incorporated | Reducing power consumption of communication interfaces by clock frequency scaling and adaptive interleaving of polling |
| US10824188B2 (en) * | 2019-01-14 | 2020-11-03 | Groq, Inc. | Multichip timing synchronization circuits and methods |
| JP6707209B1 (ja) * | 2019-04-22 | 2020-06-10 | 三菱電機株式会社 | 時刻同期システム、マスタ装置、スレーブ装置およびプログラム |
| US10606794B1 (en) * | 2019-05-14 | 2020-03-31 | Infineon Technologies Ag | Clock signal monitor for slave device on a master-slave bus |
| WO2021003685A1 (zh) * | 2019-07-10 | 2021-01-14 | 深圳市大疆创新科技有限公司 | 时间同步方法、多传感器系统及可移动平台 |
| GB2586496A (en) * | 2019-08-21 | 2021-02-24 | Univ Oxford Innovation Ltd | Method and apparatus for synchronisation and data transmission |
| AT522764B1 (de) * | 2019-08-29 | 2021-01-15 | Plasser & Theurer Export Von Bahnbaumaschinen Gmbh | Verfahren und Messfahrzeug zur Ermittlung einer Ist-Lage eines Gleises |
| EP3839695A1 (en) * | 2019-12-19 | 2021-06-23 | Microsoft Technology Licensing, LLC | Method and apparatus for synchronizing two systems |
| US11405173B2 (en) | 2020-01-30 | 2022-08-02 | Roku, Inc. | Receiver for high precision synchronization in a shared medium |
| US10999176B1 (en) * | 2020-02-16 | 2021-05-04 | Mellanox Technologies Tlv Ltd. | Burst score |
| CN116235433B (zh) * | 2020-10-12 | 2025-08-01 | 宝马汽车股份有限公司 | 时间同步的验证 |
| US11513994B2 (en) * | 2021-01-14 | 2022-11-29 | Qualcomm Incorporated | Timed-trigger synchronization enhancement |
| CN113009248A (zh) * | 2021-02-08 | 2021-06-22 | 天津云遥宇航科技有限公司 | 测试方法、测试设备和测试系统 |
| TWI748892B (zh) * | 2021-03-08 | 2021-12-01 | 瑞昱半導體股份有限公司 | 時脈同步系統及操作時脈同步系統的方法 |
| JP7621146B2 (ja) * | 2021-03-18 | 2025-01-24 | ローム株式会社 | 電源システム |
| US11625064B2 (en) * | 2021-08-16 | 2023-04-11 | Qualcomm Incorporated | Systems and methods for sleep clock edge-based global counter synchronization in a chiplet system |
| CN114114210B (zh) * | 2021-11-25 | 2022-08-26 | 武汉市聚芯微电子有限责任公司 | 时间戳数据读写电路以及测距系统 |
| EP4258124B1 (en) * | 2022-04-08 | 2026-01-21 | Melexis Technologies SA | Synchronous electronic circuit devices |
| US11929750B2 (en) | 2022-08-05 | 2024-03-12 | Ams-Osram Ag | Device with clock terminal and method for operating a device |
| CN117155530B (zh) * | 2023-09-19 | 2024-09-24 | 成都立思方信息技术有限公司 | 一种级联触发系统的触发同步精度提升方法 |
Family Cites Families (34)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US4986183A (en) * | 1989-10-24 | 1991-01-22 | Atlas Powder Company | Method and apparatus for calibration of electronic delay detonation circuits |
| US6512990B1 (en) * | 2000-01-05 | 2003-01-28 | Agilent Technologies, Inc. | Distributed trigger node |
| JP2001267890A (ja) | 2000-03-22 | 2001-09-28 | Hitachi Ltd | クロック発生装置、バスインタフェース制御装置及び情報処理装置 |
| US20030084360A1 (en) * | 2001-08-21 | 2003-05-01 | Grant David Alexander | Method of synchronizing and phase staggering two or more sampled data systems |
| US6759911B2 (en) * | 2001-11-19 | 2004-07-06 | Mcron Technology, Inc. | Delay-locked loop circuit and method using a ring oscillator and counter-based delay |
| US6727740B2 (en) * | 2002-08-29 | 2004-04-27 | Micron Technology, Inc. | Synchronous mirror delay (SMD) circuit and method including a ring oscillator for timing coarse and fine delay intervals |
| US6687185B1 (en) * | 2002-08-29 | 2004-02-03 | Micron Technology, Inc. | Method and apparatus for setting and compensating read latency in a high speed DRAM |
| DE10333934A1 (de) * | 2003-07-25 | 2005-02-17 | Robert Bosch Gmbh | Synchronisation von datenverarbeitenden Einheiten |
| JP2008502974A (ja) * | 2004-06-14 | 2008-01-31 | コーニンクレッカ フィリップス エレクトロニクス エヌ ヴィ | 共働する1つまたは複数のマスタと1つまたは複数のスレーブとを有するコンピュータ・システムをデバッグおよび/またはトレースするためのインターフェイス装置 |
| GB2424093B (en) * | 2005-03-08 | 2007-01-17 | Elan Digital Systems Ltd | Instrument and communications controller for instrument |
| US7170819B2 (en) * | 2005-05-04 | 2007-01-30 | Infineon Technologies Ag | Integrated semiconductor memory device for synchronizing a signal with a clock signal |
| US7461190B2 (en) * | 2005-08-11 | 2008-12-02 | P.A. Semi, Inc. | Non-blocking address switch with shallow per agent queues |
| US7558156B2 (en) * | 2006-01-06 | 2009-07-07 | Agilent Technologies, Inc. | Acoustic location and enhancement |
| DE102008062865B4 (de) * | 2008-05-30 | 2016-09-22 | Continental Teves Ag & Co. Ohg | Serial-Peripheral-Interface-Schnittstelle mit verminderter Verbindungsleitungsanzahl |
| JP5166203B2 (ja) * | 2008-10-24 | 2013-03-21 | 株式会社日立製作所 | センサネットワークシステム、センサノード、及び基地局 |
| US8224602B2 (en) | 2008-11-11 | 2012-07-17 | Nxp B.V. | Automatic on-demand prescale calibration across multiple devices with independent oscillators over an I2C Bus interface |
| JP5458719B2 (ja) * | 2009-07-24 | 2014-04-02 | 日本電気株式会社 | クロック同期システムと通信装置と方法とプログラム |
| CN102035639B (zh) * | 2009-09-30 | 2014-09-17 | 华为技术有限公司 | 时间同步方法、装置和系统 |
| US8205017B2 (en) * | 2009-11-17 | 2012-06-19 | Aptina Imaging Corporation | Systems and methods for addressing and synchronizing multiple devices |
| JP5430469B2 (ja) | 2010-03-31 | 2014-02-26 | 三菱電機株式会社 | マスタ装置及びスレーブ装置及び時刻同期方法及びプログラム |
| US8868960B2 (en) * | 2010-07-02 | 2014-10-21 | International Business Machines Corporation | Synchronous clock stop in a multi nodal computer system |
| US8731002B2 (en) | 2011-03-25 | 2014-05-20 | Invensense, Inc. | Synchronization, re-synchronization, addressing, and serialized signal processing for daisy-chained communication devices |
| EP2764631B1 (en) * | 2011-10-07 | 2020-11-25 | Audinate Pty Limited | Systems, methods and devices for networking over high impedance cabling |
| DE102012207138A1 (de) * | 2012-04-27 | 2013-10-31 | Robert Bosch Gmbh | Sensorzeit-Synchronisation |
| US20140003564A1 (en) | 2012-06-27 | 2014-01-02 | Broadcom Corporation | Multichip synchronization system |
| CN110138488A (zh) * | 2013-02-22 | 2019-08-16 | 瑞典爱立信有限公司 | 时间同步的可插拔收发信机及其同步方法 |
| US9292036B2 (en) * | 2013-05-24 | 2016-03-22 | Arm Limited | Data processing apparatus and method for communicating between a master device and an asynchronous slave device via an interface |
| US9436214B2 (en) * | 2013-11-12 | 2016-09-06 | Qualcomm Incorporated | System and methods of reducing energy consumption by synchronizing sensors |
| US20170041688A1 (en) * | 2013-11-12 | 2017-02-09 | Qualcomm Incorporated | Apparatus and methods for timestamping in a system synchronizing controller and sensors |
| JP6018040B2 (ja) | 2013-12-26 | 2016-11-02 | Necプラットフォームズ株式会社 | クロック供給システム、クロックバッファ群および制御方法 |
| CN104155640B (zh) * | 2014-08-15 | 2016-08-17 | 中国科学院上海技术物理研究所 | 一种具备采样点时间定位的激光雷达回波全波形采集器 |
| US10764026B2 (en) * | 2015-07-20 | 2020-09-01 | Lattice Semiconductor Corporation | Acoustic gesture recognition systems and methods |
| WO2018049280A1 (en) * | 2016-09-08 | 2018-03-15 | Lattice Semiconductor Corporation | Clock recovery and data recovery for programmable logic devices |
| US20180224887A1 (en) * | 2017-02-06 | 2018-08-09 | Qualcomm Incorporated | Apparatus and method for asynchronous event timestamping |
-
2016
- 2016-07-18 US US15/742,850 patent/US10466738B2/en active Active
- 2016-07-18 WO PCT/US2016/042827 patent/WO2017015222A1/en not_active Ceased
- 2016-07-18 CN CN201680043146.1A patent/CN107851081B/zh active Active
- 2016-07-18 EP EP16828374.5A patent/EP3326073B1/en active Active
- 2016-07-18 CN CN202011556392.1A patent/CN112650355B/zh active Active
- 2016-07-18 EP EP20150677.1A patent/EP3657344B1/en active Active
- 2016-07-18 JP JP2018502805A patent/JP6449518B2/ja active Active
- 2016-07-18 KR KR1020187005002A patent/KR101912135B1/ko active Active
-
2018
- 2018-12-05 JP JP2018227937A patent/JP6731996B2/ja active Active
-
2019
- 2019-09-24 US US16/581,715 patent/US10884452B2/en active Active
Also Published As
| Publication number | Publication date |
|---|---|
| EP3326073A1 (en) | 2018-05-30 |
| WO2017015222A1 (en) | 2017-01-26 |
| JP2019061709A (ja) | 2019-04-18 |
| US20200019209A1 (en) | 2020-01-16 |
| CN107851081A (zh) | 2018-03-27 |
| CN112650355A (zh) | 2021-04-13 |
| US10466738B2 (en) | 2019-11-05 |
| EP3657344B1 (en) | 2024-04-10 |
| JP2018523236A (ja) | 2018-08-16 |
| EP3326073B1 (en) | 2020-04-08 |
| KR20180023024A (ko) | 2018-03-06 |
| EP3657344A1 (en) | 2020-05-27 |
| EP3326073A4 (en) | 2019-03-20 |
| JP6449518B2 (ja) | 2019-01-09 |
| CN112650355B (zh) | 2025-07-18 |
| KR101912135B1 (ko) | 2018-10-26 |
| CN107851081B (zh) | 2021-01-15 |
| US20180196465A1 (en) | 2018-07-12 |
| US10884452B2 (en) | 2021-01-05 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JP6731996B2 (ja) | 装置および方法 | |
| US10764026B2 (en) | Acoustic gesture recognition systems and methods | |
| JP2018523236A5 (ja) | ||
| US10863469B2 (en) | System and method for accurate timestamping of virtual reality controller data | |
| CN112214065B (zh) | 设备同步校准方法、装置、设备及存储介质 | |
| CN101646986B (zh) | 基于usb的同步和定时系统 | |
| JP2008525761A5 (ja) | ||
| US11075743B2 (en) | Adjustable high resolution timer | |
| JP2003329485A (ja) | 位置エンコーダの遅延補正システムおよび方法 | |
| JP2009523620A5 (ja) | ||
| JP2006322840A (ja) | デジタルデータ記録装置、及び、そのサンプリングデータ特定方法並びにサンプリングデータ特定用プログラム | |
| US20130346022A1 (en) | Physical quantity measuring apparatus and physical quantity measuring method | |
| JP2004530120A (ja) | 位置測定装置を作動させる方法及びこの方法に適した位置測定装置 | |
| JP2009077042A5 (ja) | ||
| JP2003134098A (ja) | シリアル受信装置 | |
| JP2010212763A (ja) | データ再生装置 | |
| CN208780221U (zh) | 传感器的计时修正系统 | |
| TWI779921B (zh) | 修正1秒脈衝信號的方法及授時接收器 | |
| JP6845522B2 (ja) | 情報通信システム、情報通信装置 | |
| JP2021158608A (ja) | 計測システム、及びその制御方法 | |
| JP3347987B2 (ja) | シリアル通信制御装置 | |
| JP2000138588A (ja) | パルス幅信号変換回路 | |
| JP2003198519A (ja) | クロック生成方法及びクロック生成器 | |
| CN120915406A (zh) | 用于计算机断层扫描系统的信号同步方法 | |
| CN116125781A (zh) | 修正1秒脉冲信号的方法及授时接收器 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20181211 |
|
| A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20190104 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20200204 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20200430 |
|
| TRDD | Decision of grant or rejection written | ||
| A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20200609 |
|
| A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20200707 |
|
| R150 | Certificate of patent or registration of utility model |
Ref document number: 6731996 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
